新聞中心

EEPW首頁 > 模擬技術 > 設計應用 > 基于FPGA的多普勒測振計信號采集與處理系統設計方案

基于FPGA的多普勒測振計信號采集與處理系統設計方案

作者: 時間:2013-11-05 來源:網絡 收藏
0px; PADDING-RIGHT: 0px; FONT: 14px/25px 宋體, arial; WHITE-SPACE: normal; ORPHANS: 2; LETTER-SPACING: normal; COLOR: rgb(0,0,0); WORD-SPACING: 0px; PADDING-TOP: 0px; -webkit-text-size-adjust: auto; -webkit-text-stroke-width: 0px">  激光與處理系統采用MentorGraphics公司Modelsim軟件進行仿真驗證。數據通信模塊仿真波形如圖5所示。其中,first發(fā)生跳變會引起數據發(fā)送使能信號的翻轉,從而給UART傳輸系統中數據發(fā)送模塊一個使能信號。clk16x_rx,clk16x_tx是由波特率發(fā)送器產生的16倍于系統時鐘的信號,分別作用于數據接收模塊和數據發(fā)送模塊。按照時間順序由低字節(jié)到高字節(jié)發(fā)送一幀數據0,1,0,0,1,1,1,0,1,1,當數據發(fā)送使能信號低電平有效時,被采樣的數據經由數據發(fā)送模塊發(fā)送出來。由此證明數據通信模塊能夠正常工作。

  數據通信模塊仿真波形

  系統仿真波形如圖6 所示。dina,dinb 是由計算機隨機產生的兩路多普勒正交信號,經過ADS1174 模數轉換輸出給,經過信號處理模塊、雙口RAM 模塊以及DA控制模塊,從dout口輸出給DAC8551芯片進行數模轉換。

  系統仿真波形

  4 結語

  本文主要提出了一種基于與實時處理的系統的設計方案,采集系統采樣精度為16 b,每路采樣速率為50 KSPS,兩路信號經過 處理后解調出多普勒頻移信息,處理后的數據存儲在雙口RAM 中,通過RS 232接口快速傳輸至上位機或者數模轉換成模擬信號輸出。測試表明該設計方案能夠保證設計要求的采樣速度和精度,對于信號的實時解調和處理具有實際應用價值。


上一頁 1 2 3 下一頁

評論


相關推薦

技術專區(qū)

關閉