新聞中心

EEPW首頁(yè) > 模擬技術(shù) > 設(shè)計(jì)應(yīng)用 > 基于TLK10002的 SERDES FIFO 溢出解決方案

基于TLK10002的 SERDES FIFO 溢出解決方案

作者: 時(shí)間:2013-10-16 來(lái)源:網(wǎng)絡(luò) 收藏
高速側(cè) SERDES 的 CDR 主要用于從輸入串行數(shù)據(jù)中恢復(fù)時(shí)鐘信號(hào),恢復(fù)的時(shí)鐘信號(hào)從CLKOUTAP/N 和 CLKOUTBP/N 輸出。輸出信號(hào)頻率有多種選擇:通過(guò)寄存器配置,用恢復(fù)時(shí)鐘頻率除以 1, 2, 4, 5, 8, 10, 16, 20, 或者 25 均可。

  對(duì)于每個(gè)通道而言,高速側(cè) SERDES 和低速側(cè) SERDES 可以工作在一個(gè)時(shí)鐘域,即兩者使用同一參考時(shí)鐘;同時(shí), 也提供了另外一種時(shí)鐘模式,即高速側(cè) SERDES 和低速側(cè)SERDES 使用不同的參考時(shí)鐘,這種情況下,高速側(cè)鎖相環(huán)和低速側(cè)鎖相環(huán)會(huì)工作在不同的時(shí)鐘域。

  基于TLK10002的 SERDES FIFO 溢出解決方案

  圖 2 內(nèi)部時(shí)鐘架構(gòu)

  2.2 雙時(shí)鐘系統(tǒng)方案

  基于雙時(shí)鐘 TLK10002 構(gòu)建的系統(tǒng)級(jí)聯(lián)方案如圖 3 所示。在這種方案中,TLK10002 高速側(cè)SERDES 和低速側(cè) SERDES 采用不同的參考時(shí)鐘。

  在 BBU 一側(cè),高速側(cè)鎖相環(huán)采用本地的參考時(shí)鐘,一旦高速側(cè)鎖相環(huán)鎖定,并且 BBU 和 RRU 之間建立穩(wěn)定的鏈路,BBU 一側(cè) TLK10002 的 CDR 會(huì)有穩(wěn)定輸出,這個(gè)輸出給 BBU 上的 Jitter Cleaner 提供參考輸入。 一旦 Jitter Cleaner 正常鎖定,它的輸出又會(huì)作為低速側(cè)鎖相環(huán)的參考輸入。

  采用這種配置,由于 SERDES 本身可以處理最高 200ppm 的頻率偏移,發(fā)射和接收通道的速率是完全相互獨(dú)立的。這樣, 的兩側(cè)完全工作在同一時(shí)鐘域, 就不會(huì)存在的風(fēng)險(xiǎn)。在這種情況下, 僅僅用來(lái)吸收不同時(shí)鐘之間的相位偏移和補(bǔ)償 jitter cleaner 的跟蹤能力。

  TLK10002雙系統(tǒng)時(shí)鐘方案

  2.3 雙系統(tǒng)時(shí)鐘方案的具體實(shí)現(xiàn)

  以 BBU 一側(cè)為例,雙系統(tǒng)時(shí)鐘方案具體實(shí)現(xiàn)方式如下圖 4 所示。在這個(gè)方案中,由于 LMK04808具有超低相位噪聲特性,我們使用它作為抖動(dòng)消除器。

  基于TLK10002的 SERDES FIFO 溢出解決方案

  圖 4 采用雙時(shí)鐘方案構(gòu)建 BBU SERDES 系統(tǒng)

  對(duì)圖 4 所示的系統(tǒng),系統(tǒng)配置及操作順序如下:

  1) 正常配置 TLK10002 0X00 到 0X0D 寄存器。

  2) 等待 TLK10002 高速側(cè)鎖相環(huán) HS PLL 正常鎖定。//只要本地參考時(shí)鐘準(zhǔn)備就緒,高速側(cè)鎖相環(huán)即可鎖定(此時(shí)并不需要建立穩(wěn)定的 10G 鏈路)。

  3) 切換 TLK10002 ENRX:先置為 0,再置為 1。//使 HS SERDES 自適應(yīng)鏈路狀況。

  4) 等待 10ms。 //等待 HS SERDES 設(shè)置參數(shù),確保 CDR 為 LMK04808 提供有效的參考時(shí)鐘。



關(guān)鍵詞: TLK10002 FIFO 溢出

評(píng)論


相關(guān)推薦

技術(shù)專(zhuān)區(qū)

關(guān)閉