新聞中心

EEPW首頁(yè) > 模擬技術(shù) > 設(shè)計(jì)應(yīng)用 > JGD24-5固體式限時(shí)保護(hù)繼電器的設(shè)計(jì)方案

JGD24-5固體式限時(shí)保護(hù)繼電器的設(shè)計(jì)方案

作者: 時(shí)間:2013-09-28 來(lái)源:網(wǎng)絡(luò) 收藏
style="PADDING-RIGHT: 0px; PADDING-LEFT: 0px; PADDING-BOTTOM: 0px; MARGIN: 0px 0px 20px; WORD-SPACING: 0px; FONT: 14px/24px 宋體, arial; TEXT-TRANSFORM: none; COLOR: rgb(0,0,0); TEXT-INDENT: 2em; PADDING-TOP: 0px; WHITE-SPACE: normal; LETTER-SPACING: normal; BACKGROUND-COLOR: rgb(255,255,255); webkit-text-size-adjust: auto; orphans: 2; widows: 2; webkit-text-stroke-width: 0px">  限時(shí)保護(hù)在關(guān)斷時(shí)產(chǎn)生的干擾電壓峰值較高, 因此, 在輸出電路中增加吸收電路對(duì)功率場(chǎng)效應(yīng)管Q1 進(jìn)行保護(hù), 本電路中采用VRC 吸收電路。其中, V12 為快恢復(fù)二極, 管R15 為功率電阻, C6 為高頻無(wú)感電容。Q1 導(dǎo)通時(shí), V12 反偏,C6 通過(guò)R15 放電, R 消耗能量并限制放電電流;Q1 關(guān)斷時(shí), C6 通過(guò)V12 吸收干擾電壓, 使Q1 的尖峰電壓不會(huì)過(guò)高。

  Q1 在關(guān)斷時(shí)產(chǎn)生的干擾電壓較高, 可由下式進(jìn)行計(jì)算:

  JGD24-5固體式限時(shí)保護(hù)繼電器的設(shè)計(jì)方案

  式中, Vcep為集-射極間的尖峰電壓, 單位為V; Vcc為負(fù)載電源電壓, 單位為V; L 為主電路和引線電路電感之和, 單位為H; di/dt 為MOSFET集電極電流變化速率, 單位為A/s.

  由此可見(jiàn), 在大電流、關(guān)斷速度很快時(shí), 尖峰更大。因此, 在輸出電路中增加吸收電路對(duì)MOSFET進(jìn)行保護(hù)。VRC 吸收電路中R、C 由下式進(jìn)行計(jì)算:

JGD24-5固體式限時(shí)保護(hù)繼電器的設(shè)計(jì)方案

  4 結(jié)束語(yǔ)

  本文介紹了限時(shí)保護(hù)的電路設(shè)計(jì), 并詳細(xì)介紹了輸入電路設(shè)計(jì)、延時(shí)濾波電路設(shè)計(jì)、限時(shí)保護(hù)電路設(shè)計(jì)、隔離電路設(shè)計(jì)、驅(qū)動(dòng)電路設(shè)計(jì)、串聯(lián)輸出電路設(shè)計(jì), 并經(jīng)過(guò)技術(shù)攻關(guān), 研制出JGD24 -5 型限時(shí)保護(hù)。經(jīng)試驗(yàn)驗(yàn)證, 其各項(xiàng)技術(shù)指標(biāo)均達(dá)到了該方案的設(shè)計(jì)要求。

繼電器相關(guān)文章:繼電器工作原理


時(shí)間繼電器相關(guān)文章:時(shí)間繼電器



上一頁(yè) 1 2 3 4 5 6 下一頁(yè)

關(guān)鍵詞: JGD24-5 固體式 繼電器

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉