新聞中心

EEPW首頁(yè) > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 一種基于FPGA技術(shù)的雷達(dá)現(xiàn)行調(diào)頻信號(hào)的實(shí)現(xiàn)方法

一種基于FPGA技術(shù)的雷達(dá)現(xiàn)行調(diào)頻信號(hào)的實(shí)現(xiàn)方法

——
作者:邱軍海,宋杰,關(guān)鍵,唐小明 時(shí)間:2007-01-26 來(lái)源:《電子工程師》 收藏

引言

線性調(diào)頻信號(hào)可以獲得較大的壓縮比,有著良好的距離分辨率和徑向速度分辨率,作為一種常用的脈沖壓縮信號(hào),已廣泛應(yīng)用于高分辨率雷達(dá)領(lǐng)域[1]。傳統(tǒng)的獲得線性調(diào)頻信號(hào)主要借助模擬方法,由于模擬方法對(duì)環(huán)境溫度比較敏感、信號(hào)波形比較單一、難以實(shí)現(xiàn)高的線性調(diào)頻度、電路復(fù)雜及信號(hào)間的相關(guān)性不理想等,從而制約了雷達(dá)整機(jī)性能的提高[1]。

本文引用地址:http://butianyuan.cn/article/21442.htm

dds(直接數(shù)字頻率合成)技術(shù)是解決這一問(wèn)題的最好辦法,dds技術(shù)從相位的概念出發(fā)進(jìn)行頻率合成,采用數(shù)字采樣存儲(chǔ)技術(shù),可以產(chǎn)生點(diǎn)頻、線性調(diào)頻、ask、fsk等各種形式的信號(hào),并且其幅度和相位一致性都很好,具有電路控制簡(jiǎn)單、方便靈活、可靠性高、相位精確、頻率分辨率高、頻率切換速度快、輸出信號(hào)相位噪聲低、易于實(shí)現(xiàn)全數(shù)字化設(shè)計(jì)等突出的優(yōu)點(diǎn)。

在雷達(dá)系統(tǒng)中采用dds技術(shù)可以靈活地產(chǎn)生不同載波頻率、不同脈沖寬度、不同脈沖重復(fù)頻率等參數(shù)的信號(hào),為雷達(dá)的設(shè)計(jì)者提供了全新的思路。

1 dds技術(shù)的基本原理

dds是一種全數(shù)字化的頻率合成器,由相位累加器、正弦波形rom存儲(chǔ)器、d/a轉(zhuǎn)換器和低通濾波器構(gòu)成,如圖1所示。

輸出信號(hào)波形的頻率表達(dá)式為:

式中,fclk為參考時(shí)鐘頻率,δφ為相位增量,表現(xiàn)以多大的間隔對(duì)信號(hào)相位進(jìn)行累加,也稱為頻率控制字,n為相位累加器的位數(shù)。

由式(1)看出,dds的頻率分辨率即最低頻率為:

所以,只要n足夠大,dds可得到很小的頻率間隔,要改變dds的輸出信號(hào)的頻率,只要改變?chǔ)摩占纯伞?/p>

可見(jiàn),當(dāng)參考時(shí)鐘頻率給定后,輸出信號(hào)的頻率取決于頻率的控制字,頻率分辨率取決于累加器的位數(shù),相位分辨率取決于rom的地址線位數(shù),幅度量化取決于rom的數(shù)據(jù)字長(zhǎng)和d/a轉(zhuǎn)換器的位數(shù)。

2 基于fpga的dds軟件編程產(chǎn)生線性調(diào)頻信號(hào)

利用專用dds芯片是目前比較流行的信號(hào)產(chǎn)生方法,專用dds芯片把所有功能集中在一塊芯片上,需要設(shè)計(jì)者依次為平臺(tái)進(jìn)行開(kāi)發(fā)[3]。而基于fpga(現(xiàn)場(chǎng)可編程門(mén)陣列)的dds軟件編程則根據(jù)dds技術(shù)的基本原理,充分利用了fpga作為大規(guī)模芯片的資源優(yōu)勢(shì)和高速運(yùn)算能力,除了能產(chǎn)生專用dds芯片所具備的單頻連續(xù)波、非連續(xù)波、各種形式的線性調(diào)頻信號(hào)以外,還可以借助fpga龐大的資源優(yōu)勢(shì)和內(nèi)部存儲(chǔ)器,使非線性調(diào)頻等更復(fù)雜的信號(hào)更容易實(shí)現(xiàn)。

2.1 系統(tǒng)構(gòu)成

在具體實(shí)現(xiàn)過(guò)程中主要采用一塊基于fpga的雷達(dá)信號(hào)處理卡,既可以采集來(lái)自雷達(dá)接收機(jī)的中頻、視頻信號(hào)并對(duì)其進(jìn)行數(shù)字信號(hào)處理,又可以自身模擬產(chǎn)生雷達(dá)中頻、視頻信號(hào)進(jìn)行數(shù)字信號(hào)處理或不處理直接送往雷達(dá)信號(hào)處理機(jī)。雷達(dá)信號(hào)處理卡的硬件電路結(jié)構(gòu)圖如圖2所示。

fpga采用xilinx公司的10萬(wàn)門(mén)fpga芯片xc2s100e,其配置芯片為xilinx公司的1mbit容量prom芯片xc18v01,以主動(dòng)串行方式對(duì)fpga進(jìn)行上電配置,a/d、d/a轉(zhuǎn)換器分別為adi公司12位高速a/d數(shù)轉(zhuǎn)換芯片ad9224與14位高速d/a轉(zhuǎn)換芯片ad9764。sram采用cypress公司的256k×16bits sram芯片cy7c1041。

設(shè)計(jì)中利用fpga實(shí)現(xiàn)32位/33mhz的pci接口邏輯,進(jìn)行實(shí)時(shí)信號(hào)采集和傳輸控制,由于fpga具有層次化的存儲(chǔ)器系統(tǒng),其基本邏輯功能塊可以配置成16×1、16×2或32×1的同步ram,或16×1的端口同步ram。因此,可以在fpga內(nèi)部配置高速雙口sam用來(lái)作為信號(hào)傳輸?shù)臄?shù)據(jù)緩沖器。同時(shí),為了節(jié)省fpga的內(nèi)部邏輯資源,在fpga外圍配置了適當(dāng)?shù)膕ram用來(lái)存儲(chǔ)數(shù)據(jù)。

結(jié)合本處理卡的結(jié)構(gòu)特點(diǎn),硬件采用fpga與高速d/a方案產(chǎn)生線性調(diào)頻信號(hào),在fpga內(nèi)部實(shí)現(xiàn)dds電路,fpga輸出全數(shù)字線性調(diào)頻信號(hào)送往高速d/a轉(zhuǎn)換器得到最終的模擬線性調(diào)頻信號(hào),由于本處理卡采用pci總線結(jié)構(gòu),因此可通過(guò)計(jì)算機(jī)實(shí)時(shí)修改線性調(diào)頻信號(hào)的參數(shù)設(shè)置,改善了人機(jī)接口,提高了系統(tǒng)的靈活性。

2.2 fpga軟件編程實(shí)現(xiàn)線性調(diào)頻信號(hào)的原理

圖1所示的dds電路產(chǎn)生的是固定頻率的正弦波信號(hào),信號(hào)頻率受相位增量δφ控制,若要產(chǎn)生線性調(diào)頻信號(hào),則必須實(shí)時(shí)改變?chǔ)摩?,使δφ根?jù)頻率步進(jìn)量fstep而線性變成,因此,基于fpga軟件編程實(shí)現(xiàn)線性調(diào)頻信號(hào)時(shí),需要在fpga內(nèi)部實(shí)現(xiàn)頻率累加器、相位累加器、正弦波形rom存儲(chǔ)器等電路,fpga軟件編程實(shí)現(xiàn)線性調(diào)頻信號(hào)的原理圖如圖3所示。

產(chǎn)生線性調(diào)頻信號(hào)時(shí),每來(lái)一個(gè)時(shí)鐘脈沖,軟件編程控制頻率累加器產(chǎn)生線性增加的瞬時(shí)頻率,然后經(jīng)過(guò)相位累加器運(yùn)算輸出線性調(diào)頻信號(hào)的瞬時(shí)相位,以此相位值尋址正弦值存儲(chǔ)表,通過(guò)查表得到與相位值對(duì)應(yīng)的幅度量化值;在下一個(gè)周期來(lái)臨時(shí),頻率累加寄存器一方面將在上一個(gè)時(shí)鐘周期作用后所產(chǎn)生的新的頻率數(shù)據(jù)反饋到頻率加法器的輸入端,以使頻率加法器繼續(xù)累加,頻率累加的瞬時(shí)值與上一個(gè)周期相位累加器反饋到相位加法器輸入端的數(shù)據(jù)累加,然后再依此周期累加的相位值重新尋址正弦值存儲(chǔ)表,得到對(duì)應(yīng)的幅度量化值。依此循環(huán),幅度量化值經(jīng)累加,并經(jīng)d/a轉(zhuǎn)換器得到連續(xù)的階梯波,經(jīng)低通濾波器濾除高頻分量,最后即可得到所需線性調(diào)頻信號(hào)[4]。

已知系統(tǒng)工作時(shí)鐘fclk、頻率累加器與相位累加器位數(shù)n,要產(chǎn)生中頻為f0、帶寬為b、時(shí)寬為t的線性調(diào)頻信號(hào),其頻率步進(jìn)編程見(jiàn)圖4。在fpga軟件編程時(shí)只需計(jì)算起始頻率fstart和頻率步進(jìn)量fstep即可。

起始頻率fstart和頻率步進(jìn)量fstep計(jì)算公式如下:

vhdl語(yǔ)言中數(shù)值表示方法采用二進(jìn)制,所以通過(guò)式(3)、式(4)計(jì)算的結(jié)果二進(jìn)制數(shù),無(wú)量綱。

經(jīng)過(guò)頻率累加器輸出的是嚴(yán)格線性增長(zhǎng)的瞬時(shí)頻率。在實(shí)際過(guò)程中,相位累加器的輸出是經(jīng)過(guò)相位截?cái)嘣龠M(jìn)行尋址,從而引入了一定的相位誤差,雖然這一誤差會(huì)影響到線性調(diào)頻信號(hào)的線性度,但是調(diào)頻斜率為相位的二次導(dǎo)數(shù),相位截?cái)嗾`差本身已很小,所以對(duì)調(diào)頻線性度的影響就更小了。

2.3 fpga的軟件編程實(shí)現(xiàn)線性調(diào)頻信號(hào)的部分程序

本程序完全遵照上述的fpga軟件編程實(shí)現(xiàn)現(xiàn)行調(diào)頻信號(hào)的原理編寫(xiě),采用vhdl語(yǔ)言來(lái)進(jìn)行描述,以下是部分源程序。

1)線性調(diào)頻脈沖信號(hào)產(chǎn)生(系統(tǒng)時(shí)鐘頻率40mhz,線性調(diào)頻脈沖信號(hào)脈寬25μs,中頻1.5mhz、調(diào)頻帶寬1mhz)

dds_fstart<=“000001100110011001100110”,//設(shè)置線性調(diào)頻信號(hào)初始頻率為1mhz,由式(3)可計(jì)算出

dds_phase_start<=“0000000000000000000000”;//設(shè)置線性調(diào)頻信號(hào)初始化初始相位為0

dds_fstep<=conv_std_vector(419,43);//設(shè)置線性調(diào)頻信號(hào)頻率步進(jìn)為419.43,對(duì)應(yīng)調(diào)頻帶寬為1mhz,時(shí)寬為25μs,由式(4)可計(jì)算出

2.4 與dds專用芯片方法的比較

由于基于fpga的dds軟件編程同樣利用了dds技術(shù)的基本原理,主要部分均由頻率累加器、相位累加器、相位幅度轉(zhuǎn)換器組成,所以與dds專用芯片方法的方法一樣,所產(chǎn)生的信號(hào)具有可通過(guò)編程靈活控制參數(shù)、具有高的調(diào)頻線性度、頻率穩(wěn)定度等dds技術(shù)特有的優(yōu)點(diǎn)。但是與dds專用芯片方法相比,有自己的優(yōu)勢(shì)和不足。

由輸出信號(hào)的頻率分辨率δf=fclk/2n可知,本系統(tǒng)的參考時(shí)鐘頻率為fclk為40mhz,相位累加器的位數(shù)n為24位,而dds專用芯片,如ad9854的相位累加器的位數(shù)n為48位,雖然本系統(tǒng)產(chǎn)生的線性調(diào)頻信號(hào)在精度和速度上略有不足,但已能基本滿足絕大多數(shù)系統(tǒng)的使用要求。若要產(chǎn)生更低頻率及更精確的波形,可以提高分辨率并相應(yīng)減小基準(zhǔn)時(shí)鐘,這在fpga中實(shí)現(xiàn)起來(lái)相比比較容易。

另一方面,基于fpga的系統(tǒng)功能完全取決于設(shè)計(jì)需求,可以復(fù)雜也可以簡(jiǎn)單,而且fpga芯片還可在系統(tǒng)現(xiàn)場(chǎng)升級(jí),使系統(tǒng)具有較大的可擴(kuò)展性。另外,將dds設(shè)計(jì)嵌入到fpga芯片所構(gòu)成的系統(tǒng)中,只是充分利用了fpga的系統(tǒng)的軟件資源,其系統(tǒng)的硬件成本并不會(huì)增加多少,而購(gòu)買專用dds芯片則使系統(tǒng)的硬件成本和體積等增加很多,因此,采用基于fpga的dds軟件編程技術(shù)具有較高的性價(jià)比,并提高了系統(tǒng)的性能和可靠性。

3 實(shí)驗(yàn)結(jié)果

首先對(duì)vhdl代碼進(jìn)行了時(shí)序仿真,然后將編譯綜合后的bit文件下載到fpga芯片中進(jìn)行系統(tǒng)聯(lián)調(diào)。實(shí)驗(yàn)表明,采用fpga軟件編程技術(shù)較好地實(shí)現(xiàn)了線性調(diào)頻信號(hào)的產(chǎn)生,而且信號(hào)波形比較穩(wěn)定。

圖5為利用modelsim軟件對(duì)比設(shè)計(jì)所產(chǎn)生的信號(hào)進(jìn)行仿真得到的時(shí)序仿真圖,從中可以看出,在每個(gè)觸發(fā)周期內(nèi),所產(chǎn)生信號(hào)的變成頻率在不斷線性增加,可較明顯地看出產(chǎn)生的是線性調(diào)頻信號(hào)。

圖6為實(shí)際調(diào)試過(guò)程中產(chǎn)生的一個(gè)脈寬為7μs,中頻為7.5mhz,調(diào)頻帶寬為5mhz的線性調(diào)頻脈沖信號(hào)在示波器上的截圖。從圖中可以看出,本系統(tǒng)所產(chǎn)生的線性調(diào)頻信號(hào)取得了較好的效果,能夠滿足實(shí)際工程中的應(yīng)用,在雷達(dá)系統(tǒng)中有較好的應(yīng)用前景。

本文原理以及基本系統(tǒng)亦可用于構(gòu)成產(chǎn)生相位編碼脈沖信號(hào)等其他形式的復(fù)雜雷達(dá)信號(hào)形式,具有較大的可擴(kuò)展性。



關(guān)鍵詞:

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉