新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 基于FPGA的變頻器慣性輸出技術(shù)

基于FPGA的變頻器慣性輸出技術(shù)

作者: 時(shí)間:2011-07-01 來源:網(wǎng)絡(luò) 收藏
1 引 言

節(jié)能降耗是國家的基本國策,而電廠節(jié)能是電力系統(tǒng)節(jié)能降耗的重要環(huán)節(jié),采用高壓變頻技術(shù)對(duì)電廠重要用電設(shè)備的驅(qū)動(dòng)電源進(jìn)行技術(shù)改造,是火電廠節(jié)能降耗有效途徑。隨著高壓已經(jīng)在電廠中得到越來越廣泛的應(yīng)用,運(yùn)行的穩(wěn)定可靠性將直接影響整個(gè)電廠的安全。在實(shí)際運(yùn)行中如果的主控制器死機(jī)或者復(fù)位將引起變頻器停止輸出,使負(fù)荷電動(dòng)機(jī)停機(jī),這將給電廠造成巨大的損失。針對(duì)目前使用最廣泛的級(jí)聯(lián)多電平變頻器,本文采用基于fpga的變頻器,即fpga在檢測(cè)到主控制器異常時(shí),根據(jù)記憶值維持變頻器的輸出直至控制器恢復(fù)正常,將大大提高變頻器的穩(wěn)定可靠性。

2 級(jí)聯(lián)多電平變頻器工作原理

級(jí)聯(lián)多電平變頻器又稱單元串聯(lián)多電平變頻器或完美無諧波變頻器,通過串聯(lián)若干低壓功率單元的方式來實(shí)現(xiàn)高壓輸出,電壓電流的諧波含量低,對(duì)電網(wǎng)諧波污染較小,輸入功率因數(shù)較高,并且不必采用輸入諧波濾波器和功率因數(shù)變換器,在實(shí)際中應(yīng)用較為廣泛。以6kv變頻器為例,每相由6個(gè)額定電壓為577v的功率單元串聯(lián),三相共有18個(gè)功率單元,分別由輸入隔離變壓器的18個(gè)二次繞組供電,18個(gè)二次繞組分3組,每組之間存在20°相位差,形成相當(dāng)于18脈沖整流。使得電壓總畸變率只有3%,電流總畸變率小于4%。其結(jié)構(gòu)圖如圖1所示。

基于FPGA的變頻器慣性輸出技術(shù)

圖1 級(jí)聯(lián)式6kv變頻器結(jié)構(gòu)圖

功率單元的結(jié)構(gòu)如圖2所示,三相交流電整流后經(jīng)濾波電容濾波形成直流母線電壓,逆變器由4個(gè)耐壓為1700v的igbt模塊組成h橋式單相逆變電路,通過pwm控制,在輸出端得到變壓變頻的交流輸出,輸出電壓為單相交流0~577v,頻率為0~50hz。旁路功能是一種當(dāng)設(shè)備出現(xiàn)故障后斷開故障點(diǎn)而使設(shè)備繼續(xù)正常運(yùn)行功能。當(dāng)需要旁路時(shí),通過晶閘管v導(dǎo)通,旁路該功率單元輸出,平常正常工作時(shí),晶閘管v處于關(guān)斷狀態(tài)。

基于FPGA的變頻器慣性輸出技術(shù)

圖2 級(jí)聯(lián)式變頻器功率單元結(jié)構(gòu)圖

3 基于fpga的相位移載波spwm調(diào)制方法

相位移載波技術(shù)的基本原理是使用幾個(gè)1.2khz三角載波信號(hào)和一個(gè)正弦參考信號(hào)(每相) 比較,產(chǎn)生spwm信號(hào)。將三角載波進(jìn)行合適的移相,可以消除特定次數(shù)的諧波。以a相為例,正弦調(diào)制波和三角載波如圖3所示。六級(jí)功率單元使用的正弦調(diào)制波的幅值和相位相同,而每級(jí)功率單元的三角載波形狀相同相位不同,各載波間相角依次移動(dòng)2π/6即60°,這樣就可以有效抑制輸出電壓和電流變化率。h橋單元左右橋臂的調(diào)制波相位相反,有助于提高整個(gè)系統(tǒng)的等效載波比。試驗(yàn)已證明n級(jí)單元串聯(lián)時(shí)的等效載波頻率為三角載波的頻率的2n倍,并且在該種方式控制下的直流電壓利用率高。

基于FPGA的變頻器慣性輸出技術(shù)

圖3 相位移載波調(diào)制原理圖

目前所使用的變頻器一般將上述比較過程放在cpu中完成,當(dāng)cpu遇到干擾復(fù)位或程序出錯(cuò)的時(shí)候,變頻器將停止輸出。由fpga來完成三角波和正弦波的比較過程將很好的解決這個(gè)問題,利用cpu的強(qiáng)大計(jì)算能力實(shí)時(shí)計(jì)算參與比較的正弦波,利用fpga高速度的時(shí)鐘精確產(chǎn)生移相三角波,然后在fpga中進(jìn)行比較輸出。

4 fpga脈沖發(fā)生器及慣性輸出原理

由fpga實(shí)現(xiàn)相位移載波spwm調(diào)制的結(jié)構(gòu)框圖如圖4所示。fpga與cpu的接口由數(shù)據(jù)總線、地址總線和控制總線實(shí)現(xiàn),cpu上電后首先對(duì)fpga的控制寄存器進(jìn)行初始化,設(shè)置spwm的輸出周期,各路三角波的初始相位和幅值。地址發(fā)生器根據(jù)周期寄存器的值產(chǎn)生ram讀取地址,輸出數(shù)據(jù)進(jìn)入緩存。在每個(gè)三角波的谷值處給cpu一個(gè)中斷,通知cpu更新數(shù)據(jù),在每個(gè)三角波的峰值處從ram中讀取數(shù)據(jù)進(jìn)入緩存。cpu每次更新數(shù)據(jù)的同時(shí)也更新地址寄存器,指明當(dāng)前輸出數(shù)據(jù)的地址長度,此地址長度決定了變頻器輸出的頻率。多路比較器實(shí)時(shí)將緩存數(shù)據(jù)與對(duì)應(yīng)三角波進(jìn)行比較產(chǎn)生spwm波形,光纖信號(hào)組合器將每一個(gè)功率單元所需信號(hào)即左臂信號(hào)、右臂信號(hào)、閉鎖信號(hào)、旁路信號(hào)組合編碼成一路串行信號(hào)送入光接口。

基于FPGA的變頻器慣性輸出技術(shù)

圖4 fpga實(shí)現(xiàn)變頻器慣性輸出結(jié)構(gòu)圖

在fpga內(nèi)部實(shí)現(xiàn)了一個(gè)看門狗(控制器狀態(tài)檢測(cè)器)對(duì)cpu進(jìn)行監(jiān)視,cpu在正常工作時(shí),在每ms之內(nèi)必須給fpga一個(gè)喂狗信號(hào),當(dāng)檢測(cè)器在2ms沒有檢測(cè)到此信號(hào)變化則給地址發(fā)生器一個(gè)信號(hào),地址發(fā)生器則根據(jù)當(dāng)前的地址寄存器產(chǎn)生地址從雙口ram中讀取數(shù)據(jù),從而實(shí)現(xiàn)cpu死機(jī)時(shí)變頻器輸出的相位和頻率能夠繼續(xù),即具有慣性輸出功能。fpga實(shí)現(xiàn)慣性輸出時(shí),狀態(tài)寄存器保存當(dāng)前輸出頻率值和故障標(biāo)志,以供cpu復(fù)位之后讀取。

5 verilog設(shè)計(jì)與仿真

根據(jù)圖4的結(jié)構(gòu)框圖應(yīng)用verilog語言進(jìn)行設(shè)計(jì),選用lattice的xp3系列fpga進(jìn)行設(shè)計(jì),與傳統(tǒng)的基于sram的fpga不同,latticexp3器件不需要外接引導(dǎo)存儲(chǔ)器,因此能提供單芯片的解決方案,從而減少了電路板面積,并簡化了系統(tǒng)制造過程。以控制狀態(tài)檢測(cè)器為例,當(dāng)fpga在一段時(shí)間內(nèi)檢測(cè)到cpu的喂狗信號(hào)沒有改變時(shí),給出cpu異常信號(hào),改變地址控制器的輸出策略。其仿真圖形如圖5所示。

基于FPGA的變頻器慣性輸出技術(shù)

圖5 cpu狀態(tài)檢測(cè)器仿真時(shí)序圖

6 實(shí)驗(yàn)結(jié)果

依據(jù)本文所述的慣性輸出理論所研制的6kv變頻器樣機(jī),在運(yùn)行時(shí)手動(dòng)復(fù)位主cpu,輸出的電壓波形能夠與復(fù)位前的頻率和幅值一致,主cpu復(fù)位之后根據(jù)fpga中保持的復(fù)位前數(shù)據(jù)維持變頻器輸出的連續(xù)。上述實(shí)驗(yàn)驗(yàn)證了變頻器主cpu死機(jī)復(fù)位時(shí)的慣性輸出理論。

7 結(jié)束語

本文詳細(xì)論述了在級(jí)聯(lián)式多電平變頻器設(shè)計(jì)中的應(yīng)用,通過仿真和實(shí)際樣機(jī)的研制驗(yàn)證了該技術(shù)的可行性,采用此技術(shù)可以大大提高變頻器輸出的穩(wěn)定可靠性。雖然目前在高壓變頻器中的應(yīng)用僅限于樣機(jī),但隨著行業(yè)的逐漸認(rèn)同和實(shí)際運(yùn)行的檢驗(yàn)后,慣性輸出技術(shù)必將成為檢驗(yàn)下一代變頻器的重要技術(shù)指標(biāo)。



評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉