新聞中心

EEPW首頁(yè) > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > FPGA電路動(dòng)態(tài)老化技術(shù)研究

FPGA電路動(dòng)態(tài)老化技術(shù)研究

作者: 時(shí)間:2011-03-31 來(lái)源:網(wǎng)絡(luò) 收藏
電路加載配置過(guò)程的流程和原理進(jìn)行研討,設(shè)計(jì)了 電路動(dòng)態(tài)的試驗(yàn)方法,并在工程實(shí)踐中得到了成功的實(shí)現(xiàn)和運(yùn)用。

雖然這里設(shè)計(jì)的電路和配置過(guò)程針對(duì)Xilinx 公司的Qpro Hi-Rel系列電路,但是對(duì)其他系列和其他公司的動(dòng)態(tài)配置也有參考作用。本方法雖然實(shí)現(xiàn)了動(dòng)態(tài)的目的,但還是存在著缺陷:現(xiàn)有電路的內(nèi)部門(mén)數(shù)已經(jīng)超過(guò)了100萬(wàn)門(mén),一般的配置程序只能占用FPGA 電路的部分內(nèi)部資源,并且用到的D 觸發(fā)器多了,則移位寄存器就少,通常是顧此失彼,因此要做到100%的動(dòng)態(tài)試驗(yàn)還存在著一定的困難。


上一頁(yè) 1 2 下一頁(yè)

關(guān)鍵詞: FPGA XQV100 Virtex 老化 xilinx

評(píng)論


相關(guān)推薦

技術(shù)專(zhuān)區(qū)

關(guān)閉