新聞中心

EEPW首頁(yè) > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 基于CPLD器件的單穩(wěn)態(tài)脈沖展寬電路的設(shè)計(jì)

基于CPLD器件的單穩(wěn)態(tài)脈沖展寬電路的設(shè)計(jì)

作者: 時(shí)間:2010-07-17 來(lái)源:網(wǎng)絡(luò) 收藏

  2 基于器件脈沖展寬電路的特點(diǎn)

  從上面的電路原理圖和時(shí)序仿真波形圖可以看出,利用isp器件構(gòu)成的脈沖展寬電路具有如下特點(diǎn):

  (1)對(duì)輸入脈沖信號(hào)的寬度適應(yīng)能力較強(qiáng)。最窄可以到ns量級(jí),因其僅與所采用的器件的工作速度有關(guān)。因此,特別適用于對(duì)窄脈沖雷達(dá)信號(hào)進(jìn)行展寬。

  (2)展寬脈沖的寬度可以根據(jù)需要任意設(shè)定,亦可改變電路(例如與單片機(jī)相結(jié)合)使其做到現(xiàn)場(chǎng)實(shí)時(shí)自動(dòng)加載。

  (3)展寬脈沖的寬度穩(wěn)定、準(zhǔn)確。因無(wú)外接R、C定時(shí)元器件,其脈沖寬度僅與所采用的時(shí)鐘頻率和器件的性能有關(guān)。

  (4)展寬脈沖的前沿與輸入窄脈沖的前沿之間的延遲時(shí)間基本恒定,即這個(gè)延遲時(shí)間是信號(hào)從D1的時(shí)鐘輸入端到D1的輸出端Q的延遲時(shí)間。

  (5)電路調(diào)試簡(jiǎn)單。當(dāng)需要調(diào)整展寬脈沖的寬度時(shí),不需更換元器件,只要將重新設(shè)計(jì)、仿真通過(guò)后的JED熔絲圖文件,通過(guò)加載電纜適時(shí)加載到CPLD器件內(nèi)即可。這在對(duì)電路進(jìn)行高、低溫等例行試驗(yàn)時(shí)變得極為簡(jiǎn)單、方便和高效。

  從圖1還可以看出,這種單穩(wěn)態(tài)脈沖展寬電路產(chǎn)生的脈寬精度是小于"+"或"-"一個(gè)CP時(shí)鐘周期。若要提高展寬脈沖寬度的精度,可以采用圖3所示的改進(jìn)型單穩(wěn)態(tài)脈沖展寬電路,即在圖1電路的基礎(chǔ)上,將進(jìn)入isp器件的時(shí)鐘脈沖信號(hào)經(jīng)反相器反相后,作為另一個(gè)相同脈寬控制電路的計(jì)數(shù)器的時(shí)鐘脈沖。

改進(jìn)型單穩(wěn)態(tài)脈沖展寬電路



關(guān)鍵詞: FPGA CPLD 寬脈沖信號(hào) ISP

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉