無線傳感器網(wǎng)絡(luò)SOC芯片的低功耗設(shè)計(jì)
5. RTL級(jí)及物理設(shè)計(jì)的低功耗實(shí)現(xiàn)
RTL級(jí)物理設(shè)計(jì)低功耗實(shí)現(xiàn)跟選用的EDA軟件有很大關(guān)系。在0.35um CMOS工藝下,采用synopsys的Design Compiler進(jìn)行低功耗綜合,布局布線基于Cadence的SOC Encounter平臺(tái)。用Cadence的Voltage Storm對其進(jìn)行門級(jí)功耗分析,動(dòng)態(tài)功耗為103.6617mw。
6. 結(jié)束語
無線傳感器網(wǎng)絡(luò)SOC芯片與傳統(tǒng)的MSP430+TRF6903方案比較起來更有優(yōu)勢,前者在可靠性,功耗,面積方面都更好。此方案在FPGA驗(yàn)證平臺(tái)上驗(yàn)證成功,設(shè)計(jì)的工作頻率為20Mhz,速度傳輸率達(dá)到64kbps,滿足了無線傳感器網(wǎng)絡(luò)傳輸速度要求;并在Cadence的數(shù)字后端平臺(tái)實(shí)現(xiàn)芯片的后端設(shè)計(jì),工作頻率可達(dá)到100Mhz。
參考文獻(xiàn):
[1] 吳微威,王衛(wèi)東,衛(wèi)國.基于超寬帶技術(shù)的無線傳感
器網(wǎng)絡(luò).中興通訊技術(shù),2005.4
[2] 戴紅衛(wèi),郭煒,韓澤耀.一款低功耗SoC芯片的時(shí)鐘管理策略.微電子學(xué)與計(jì)算,2005 Vol.22 No.3
[3] 王祚棟,魏少軍.SOC時(shí)代低功耗設(shè)計(jì)的研究與進(jìn)展.微電子學(xué),2005 Vol.35 No.2
[4] Keshab K.Parhi.VLSI Digital Signal Processing
Systems Design and Implementation.機(jī)械工業(yè)出版社,2003
[5] 陸希玉,唐昆,崔慧娟.基于嵌入式系統(tǒng)的低功耗設(shè)計(jì).微計(jì)算機(jī)信息,2005 No.20
評(píng)論