新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 標(biāo)準(zhǔn)接口的基本技術(shù)知識

標(biāo)準(zhǔn)接口的基本技術(shù)知識

作者: 時間:2013-05-23 來源:網(wǎng)絡(luò) 收藏

  DDR2/移動DDR

  DDR2 是雙陪數(shù)據(jù)速率 (DDR) SDRAM規(guī)范的后繼標(biāo)準(zhǔn),這兩個標(biāo)準(zhǔn)互不兼容。DDR2 在總線時鐘信號的上升沿與下降沿傳輸數(shù)據(jù),并能夠以更高的總線速度運(yùn)行,從而可實(shí)現(xiàn)每個內(nèi)部時鐘周期四次的數(shù)據(jù)傳輸。

  簡化型 DDR2 控制器包括以下設(shè)計(jì)塊:

  · 存儲器控制;

  · 讀取接口;

  · 寫入接口;

  · 以及 IO 塊。

  這些塊以及它們與 DDR2 存儲器芯片及核心邏輯的關(guān)系見圖 2 所示。

圖 2:簡化型 DDR2 控制器的實(shí)施

  存儲器控制塊發(fā)出存儲器對專用核心邏輯的訪問,反過來也是如此。讀取物理塊負(fù)責(zé)處理在各個讀取周期中采集數(shù)據(jù)的外部信號時序,而寫入物理塊則使用適當(dāng)?shù)耐獠啃盘枙r序管理時鐘與數(shù)據(jù)的發(fā)出。

  字節(jié)寬度雙向數(shù)據(jù)選通 (DQS) 隨數(shù)據(jù) (DQ) 通過外部方式傳輸,用于采集目的。DQS 在讀取存儲器時由控制器通過邊緣對齊的方式傳輸,而在寫入存儲器時則采用中心對齊的方式。片上延遲鎖相環(huán) (DLL) 用于鎖住 DQS 及相應(yīng)的 DQ.這可在電壓及溫度發(fā)生變化時確保它們能夠彼此跟蹤。

路由器相關(guān)文章:路由器工作原理


路由器相關(guān)文章:路由器工作原理


交換機(jī)相關(guān)文章:交換機(jī)工作原理


存儲器相關(guān)文章:存儲器原理




評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉