新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 利用FPGA處理TMS320C54x與SDRAM的接口問題

利用FPGA處理TMS320C54x與SDRAM的接口問題

作者: 時間:2012-04-25 來源:網(wǎng)絡(luò) 收藏
SD_CMD模塊包括刷新、讀、寫功能。當DSP芯片發(fā)出SDRAM讀命令時,128字節(jié)的數(shù)據(jù)從SDRAM中讀出來并被存儲到B0或B1中,當DSP發(fā)出寫命令之時,128字節(jié)的數(shù)據(jù)傳到B0或B1之中并被最終寫到SDRAM中。


4 軟件設(shè)計

TMS626812A SDRAM有兩兆字節(jié)的存儲容量。所以DSP用兩個I/O地址向傳送訪問SDRAM的高低地址。此文中,該兩個I/O地址對應(yīng)用圖4中的03h(DMA_ADDH)和04h(DMA_ADDL)。另外,還有一個I/O地址(圖4中的05h)用來向傳送命令產(chǎn)生SDRAM訪問的信號。

DSP向SDRAM寫數(shù)據(jù)時的操作步驟如下:

(1)數(shù)據(jù)先被寫到B0或B1。

(2)SDRAM的訪問地址經(jīng)由DSP的I/O地址DMA_ADDH和DMA_ADDL發(fā)送到中。

(3)DSP向FPGA發(fā)出一個命令(I/O地址為DMA_CTL)產(chǎn)生控制信號,使SDRAM從B0或B1中讀取數(shù)值。

DSP從SDRAM讀數(shù)據(jù)的操作步驟如下:

(1)DSP傳送訪問SDRAM的地址。

(2)DSP經(jīng)由FPGA傳送一個命令,使得數(shù)據(jù)從SDRAM中讀到FPGA中。

(3)DSP從B0或B1中讀得數(shù)據(jù)。

圖4為DSP中與數(shù)據(jù)傳送相關(guān)的各類存儲器的分配情況。

具體設(shè)計時,應(yīng)參考相關(guān)資料進行補充。不同的DSP與不同類型的SDRAM接口時,會有細微的區(qū)別,電路設(shè)計完畢后要進行認真而多方面的測試。

上一頁 1 2 下一頁

關(guān)鍵詞: FPGA TMS320C54x SDRM

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉