新聞中心

EEPW首頁(yè) > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 基于FPGA的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

基于FPGA的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

作者: 時(shí)間:2014-05-28 來(lái)源:網(wǎng)絡(luò) 收藏

 

本文引用地址:http://butianyuan.cn/article/247519.htm

圖7 仿真波形

由圖7可見(jiàn),從data_out這個(gè)并行的數(shù)據(jù)端口讀出的數(shù)據(jù)正是在Testbench仿真測(cè)試文件中給定的那一組測(cè)試數(shù)據(jù),仿真得到的結(jié)果是正確的。

4 數(shù)據(jù)采集系統(tǒng)的實(shí)驗(yàn)

控制A/D芯片接口的軟件設(shè)計(jì)中,是通過(guò)內(nèi)部的邏輯電路實(shí)現(xiàn)了分頻,并將分頻后的信號(hào)作為A/D芯片工作的采樣時(shí)鐘,經(jīng)過(guò)測(cè)試,得知A/D芯片的采樣頻率為1.08 MHz,通過(guò)信號(hào)發(fā)生器,將輸入的模擬信號(hào)設(shè)為10 kHz、幅度為3 V的正弦波,采樣轉(zhuǎn)換后的數(shù)據(jù)上傳到上位機(jī)中,顯示的波形如圖8所示。

 

 

圖8 10KHZ信號(hào)輸入時(shí)得到的波形

在同等條件下,把輸入的模擬信號(hào)的頻率調(diào)整為5 kHz。A/D芯片的采樣頻率仍然為1.08 MHz。得到的顯示波形如圖9所示。

 

 

圖9 5 kHz信號(hào)輸入時(shí)得到的波形

由圖8和圖9可知,在對(duì)模擬信號(hào)采樣時(shí),當(dāng)采樣率不變時(shí),輸入模擬信號(hào)的頻率越低,相對(duì)地就提高了采樣點(diǎn)、減小了采樣間隔,在圖形中就越能體現(xiàn)出原始模擬信號(hào)的信息,得到的波形就更加的理想。

5 結(jié)束語(yǔ)

本文在研究了和USB2.0技術(shù)的基礎(chǔ)上,提出了數(shù)據(jù)采集系統(tǒng)的總體設(shè)計(jì)方案,以FPGA和USB2.0為技術(shù)核心,設(shè)計(jì)了硬件電路和軟件代碼并在ModelSim環(huán)境下通過(guò)了仿真測(cè)試。該系統(tǒng)不僅能夠?qū)崿F(xiàn)一般用途的數(shù)據(jù)采集,還實(shí)現(xiàn)了系統(tǒng)的高速化、集成化和低功耗工作,為便攜化數(shù)據(jù)采集系統(tǒng)提供了一種設(shè)計(jì)思路。

鎖相環(huán)相關(guān)文章:鎖相環(huán)原理

上一頁(yè) 1 2 3 下一頁(yè)

關(guān)鍵詞: FPGA FPGA

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉