新聞中心

EEPW首頁(yè) > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 基于DSP的TETRA話音編碼系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)

基于DSP的TETRA話音編碼系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)

作者: 時(shí)間:2012-08-09 來(lái)源:網(wǎng)絡(luò) 收藏

1 引 言
  
是ETSI制定的一種全新的數(shù)字集群系統(tǒng),他可以提供語(yǔ)音和快速數(shù)據(jù)傳輸業(yè)務(wù)。集成了移動(dòng)數(shù)據(jù)終端、PMR調(diào)度電話、蜂窩電話和尋呼機(jī)的功能,并且可以直接傳送Internet協(xié)議報(bào)文,支持可視電話功能,而語(yǔ)音又是最主要的業(yè)務(wù)。無(wú)線系統(tǒng)中,帶寬是影響語(yǔ)音服務(wù)質(zhì)量最關(guān)鍵的因素,為降低語(yǔ)音傳輸所要求的帶寬,系統(tǒng)采用代數(shù)碼激勵(lì)線性預(yù)測(cè)編碼(ACELP)壓縮算法,保證了高質(zhì)量的語(yǔ)音服務(wù),其編碼速率為4.567 kb/s。

本文引用地址:http://butianyuan.cn/article/257297.htm

ACELP是一種改進(jìn)型的CELP,繼承了傳統(tǒng)CELP的主要優(yōu)點(diǎn),并克服了其缺點(diǎn)。傳統(tǒng)CELP用固定的隨機(jī)碼本來(lái)逼近語(yǔ)音信號(hào)的余量信號(hào),缺乏靈活性,不能很好地控制碼本的頻域特性。ACELP采用代數(shù)碼本結(jié)構(gòu),不僅降低了碼本的存儲(chǔ)量和搜索量,還提供了頻域控制函數(shù),從而增強(qiáng)了碼字的靈活性和多樣性,能更好地逼近余量信號(hào),具體算法可參見(jiàn)TETRA標(biāo)準(zhǔn)ETS395-2。

2 系統(tǒng)設(shè)計(jì)
  
針對(duì)TETRA的算法實(shí)時(shí)要求高,運(yùn)算量 大,核心處理器采用了TI公司的TMS320系列的5409芯片,該芯片主要特點(diǎn)有:速度快,處理能力可達(dá)到100 MI/s;低功耗,3 V電壓供電,內(nèi)核電壓1.8 V;提供32 kBRAM,16 kBROM;3個(gè)多通道自動(dòng)緩沖串口(McBsp)。

A/D轉(zhuǎn)換芯片采用TI公司的AIC20芯片,完成模擬話音與數(shù)字話音的轉(zhuǎn)換工作。由于采用了過(guò)采樣技術(shù),AIC20可提供高分辨率的A/D,D/A 轉(zhuǎn)換;3 V供電,功耗低于30 mW;具有軟件可編程寄存器,配置方便,不改變硬件電路,僅改寫軟件就可滿足多種需求。

存儲(chǔ)芯片選用Atmel公司的AT49LV001,用于存儲(chǔ)程序,加電便可從Flash中引導(dǎo)程序運(yùn)行。AT49LV001讀寫電壓均為3 V,可大大簡(jiǎn)化電源設(shè)計(jì),存儲(chǔ)空間為128 kB,足以存儲(chǔ)TETRA的算法。

2.1 硬件設(shè)計(jì)

2.1.1 時(shí)鐘電路設(shè)計(jì)
  
這里為5409提供2種時(shí)鐘電路設(shè)計(jì)方法:

(1)將晶振產(chǎn)生的外部時(shí)鐘源直接輸入到X2/CLKIN引腳,X1懸空。
(2)利用5409內(nèi)部提供的鎖相環(huán)(PLL)時(shí)鐘產(chǎn)生電路將內(nèi)部時(shí)鐘倍頻或分頻得到。

在此采用第二種方法,如圖1所示。在X1和X2/CLKIN之間接一個(gè)16.384 MHz的晶振,同時(shí)將CLKMD1,CLKMD2,CLKMD3通過(guò)上拉電阻設(shè)置為邏輯0,1,0,即倍頻數(shù)為5,工作在80 MHz,若需改變的工作頻率,可通過(guò)軟件修改地址0x58的CLKMD寄存器的值設(shè)置倍頻數(shù)。   

2.1.2 DSP與Codec接口設(shè)計(jì)
  
5409與AIC20接口如圖2所示,由DSP的CLKOUT提供MCLK,Codec工作在主模式,SCLK和FS為輸出,為DSP提供BCLK和 BFS。值得注意的是,由于AIC20有2個(gè)采樣通道,在與DSP串口連接時(shí),為配合codec的時(shí)序,DSP串口需配置成接收2個(gè)通道的采樣值(即32 b),但只取一個(gè)通道的采樣值;串口發(fā)送時(shí),也要向2個(gè)通道發(fā)送數(shù)據(jù)。McBsp中的部分控制比特位配置如下:

  



當(dāng)AIC20工作在主模式時(shí),F(xiàn)S=MCLK/(16×P×N×M),通過(guò)設(shè)置控制寄存器4可改變P,N,M的值。FS=8 kHz,MCLK=81.92 MHz,取P=8,N=8,M=10。


上一頁(yè) 1 2 下一頁(yè)

關(guān)鍵詞: DSP TETRA 話音編碼

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉