新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 業(yè)界動(dòng)態(tài) > TI與賽靈思公司聯(lián)合推出基于 FPGA 的解串器參考設(shè)計(jì)

TI與賽靈思公司聯(lián)合推出基于 FPGA 的解串器參考設(shè)計(jì)

作者:電子設(shè)計(jì)應(yīng)用 時(shí)間:2004-11-03 來源:電子設(shè)計(jì)應(yīng)用 收藏

日前, (TI) 與可編程邏輯解決方案的全球領(lǐng)先供應(yīng)商賽靈思公司 (Xilinx) 聯(lián)合宣布推出基于 FPGA 的解串器參考設(shè)計(jì),該設(shè)計(jì)由 TI 與 Xilinx 聯(lián)合開發(fā)而成。這款全新的參考設(shè)計(jì)能夠?qū)?TI ADS527x 模數(shù)轉(zhuǎn)換器 (ADC) 系列的碼流進(jìn)行解串,其附帶的應(yīng)用手冊(cè)可為設(shè)計(jì)人員介紹一種快速而簡便的解決方案,即將高速串行 LVDS 接收機(jī)集成到 XilinxÒ Virtex-IIÔ 系列、Virtex-II ProÔ 及 Spartan-3Ô FPGA 等。

本文引用地址:http://butianyuan.cn/article/3704.htm

如今,系統(tǒng)設(shè)計(jì)人員能夠高效利用 FPGA 的串行/并行處理能力以及軟件可編程性,加速專用的高性能處理功能的操作進(jìn)程。對(duì)于超聲波、儀表以及無線通信等多通道應(yīng)用而言,擁有更高總體系統(tǒng)性能的能力尤為重要。通過訪問 www.ti.com/ADS527x,設(shè)計(jì)人員可獲得有關(guān)如何以最佳的方式使 Xilinx FPGA 與 TI 高速數(shù)據(jù)轉(zhuǎn)換器相連接的詳細(xì)信息。此外,還可訪問 Xilinx 網(wǎng)站直接下載 LVDS 參考設(shè)計(jì)文件,網(wǎng)址是:http://www.xilinx.com/bvdocs/appnotes/xapp774.pdf。

高性能 LVDS 接口
該解串器參考設(shè)計(jì)可同時(shí)接受多達(dá) 8 個(gè)通道,并且能提供自動(dòng)的通道校正與時(shí)鐘調(diào)整功能。每個(gè) ADC 輸出均可通過單獨(dú)的 LVDS 雙串行進(jìn)行串行化與傳輸。另外,該解串器參考設(shè)計(jì)還可提供獨(dú)立的幀時(shí)鐘與串行數(shù)據(jù)時(shí)鐘,進(jìn)行輕松解串。Xilinx 參考設(shè)計(jì)能夠提供必需的時(shí)序,以接受這些極其快速的輸入信號(hào),并將其轉(zhuǎn)換成通用的并行輸出總線。


串行 LVDS 接口格式為系統(tǒng)制造商提供了幾種顯而易見的優(yōu)勢(shì)。同時(shí),ADC 與 FPGA 上較少的引腳數(shù)意味著所需的路由線路更少,電路板成本更低。LVDS 接口本身是一種差動(dòng)電流模式接口,不僅能夠提供抗外部噪聲能力,而且還能在印刷電路板中實(shí)現(xiàn)極低的串?dāng)_噪聲。這些優(yōu)勢(shì)最終可以實(shí)現(xiàn)更低的成本以及更高的系統(tǒng)可靠性。



關(guān)鍵詞: 德州儀器

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉