新聞中心

MOS集成電壓比較器

——
作者: 時(shí)間:2008-01-03 來源:電子元器件網(wǎng) 收藏

  電壓比較器是用于比較兩模擬輸入信號(hào)電壓相對(duì)大小的電路,是一種模擬輸入、數(shù)字輸出的模擬電路。采用高增益的集成運(yùn)放可用來比較兩模擬信號(hào),而直接采用集成電壓比較器,能獲得更高的比較性能,而且使用更為方便。集成電壓比較器已成為模擬集成電路中的重要單元電路。

  MOS電壓比較器包括差動(dòng)比較、放大及輸出鎖存等電路。電路設(shè)計(jì)時(shí)利用MOS技術(shù)易于將模擬電路和數(shù)字電路兼容于同一芯片上的特點(diǎn),內(nèi)設(shè)時(shí)鐘振蕩器及開關(guān)電路,使放大、輸出級(jí)分時(shí)工作,即工作于斬波穩(wěn)零方式,使失調(diào)電壓Vos大大地降低,構(gòu)成自穩(wěn)零電壓比較器。

一、NMOS自穩(wěn)零電壓比較器

  圖1為全NMOS自穩(wěn)零電壓比較器原理電路(時(shí)鐘、振蕩器沒畫出)及其等效電路。其中,T2和T1、T5、T6、T7、T8構(gòu)成分別受時(shí)鐘控制的開關(guān)SWB和SWA1、SWA2、SWA3、SWA4、SWA5。T9和T10、T11和T12、T13和T14、T15和T16各構(gòu)成E/E型共源放大級(jí)A1、A2、A3、A4,級(jí)間采用電容耦合,不存在直流失調(diào)電壓及其溫漂。T17~T19構(gòu)成僅在時(shí)鐘期間才有輸出的選通輸出級(jí)。T3、T4構(gòu)成偏置電路,產(chǎn)生偏置電壓Vbias。T20~T23分別與開關(guān)管T5~T8對(duì)稱,用于補(bǔ)償開關(guān)管柵漏電容Cgd引入的時(shí)鐘驅(qū)動(dòng)的微分尖峰。

圖1 NMOS自穩(wěn)零電壓比較器原理電路及其等效電路

  從圖1可知,基準(zhǔn)信號(hào)VR和比較信號(hào)vI是在時(shí)鐘、控制下分時(shí)輸入進(jìn)行比較。在時(shí)鐘正半周(則為負(fù)半周)期間,SWA閉合,SWB斷開,vI經(jīng)SWA1輸送到C1左端;而偏置電壓Vbias經(jīng)SWA2~SWA5接到放大極A1~A4的輸入端,各放大管及其有源負(fù)載管均工作于放大區(qū);同時(shí)極間耦合電容C1~C4存貯Vbias。這時(shí)C1中存貯電壓為。{{分頁}}

  在負(fù)半周(則為正半周)期間,SWA斷開,SWB閉合,VR經(jīng)SWB輸送到C1左端,使A1輸入端產(chǎn)生一個(gè)電壓增量ΔvIA1

                          (1)

  ΔvIA1經(jīng)A1~A4放大后,

                                   (2)

  從上式可見,只要總增益AV足夠大,便能推動(dòng)輸出管T17負(fù)半周充分飽和導(dǎo)通或完全截止,而輸出vo為邏輯“1”或“0”,而且能使誤差足夠小。

二、CMOS自穩(wěn)零電壓比較起

  圖2為CMOS自穩(wěn)零電壓比較器原理電路。它也是斬波穩(wěn)零方式電壓比較器,與圖1相比,主要區(qū)別在于放大級(jí)A1~A4及輸出級(jí)是CMOS共源放大器,而偏置電路采用NMOS管N3和PMOS管P9構(gòu)成互補(bǔ)電路。如前所述CMOS放大器不存在襯底調(diào)制效應(yīng),在相同靜態(tài)電流下單級(jí)增益比E/E型放大器高幾倍~十幾倍,故CMOS電壓比較器總電壓增益Av更高,精度較高。

圖2  CMOS自穩(wěn)零電壓比較器原理電路



關(guān)鍵詞: MOS集成電壓比較器 模擬IC

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉