新聞中心

EEPW首頁 > 測試測量 > 業(yè)界動態(tài) > Xilinx “2008可編程解決方案中國巡演” 即將拉開序幕

Xilinx “2008可編程解決方案中國巡演” 即將拉開序幕

作者: 時間:2008-01-30 來源:電子產(chǎn)品世界 收藏

  賽靈思公司宣布 “2008可編程解決方案中國巡演 ”將于2008年3月11日從北京正式拉開序幕, 隨后通過在杭州和深圳的巡演覆蓋華東華南地區(qū)。應(yīng)中國設(shè)計行業(yè)不斷增長的可編程技術(shù)需求,該巡演由賽靈思公司聯(lián)合其合作伙伴安富利,世健科技,好利順電子,明導(dǎo)電子,The MathWorks等共同打造,旨在通過 “即學(xué)即用”的技術(shù)演講和展示,加強賽靈思領(lǐng)先技術(shù)與中國客戶和合作伙伴的戰(zhàn)略合作關(guān)系,推動可編程技術(shù)在中國消費類市場、通信、第三方設(shè)計公司、 醫(yī)療、工業(yè)、測試測量等行業(yè)的更廣泛應(yīng)用。

本文引用地址:http://butianyuan.cn/article/78230.htm

  為期一天的研討會將提供多種技術(shù)演講,覆蓋工程設(shè)計人員最關(guān)注的安全,功耗、存儲器接口解決方案、PCIe, DSP, 嵌入式解決方案等主題,并設(shè)計數(shù)字顯示、手持式設(shè)備、監(jiān)控、廣播、醫(yī)療等多個熱門領(lǐng)域。來自賽靈思及多家合作伙伴的資深技術(shù)人員將現(xiàn)身說法,結(jié)合實際案例向您介紹可編程領(lǐng)域最新的技術(shù)與發(fā)展趨勢。其次,賽靈思及其合作伙伴還將展示多款針對不同應(yīng)用領(lǐng)域而優(yōu)化的演示板和電路板,可以幫助您更好地了解最新的設(shè)計方案以及解決設(shè)計難題所必須的實用技能。

  “隨著工藝的進步和技術(shù)的發(fā)展,可編程技術(shù)正在向更多、更廣泛的應(yīng)用領(lǐng)域擴展,越來越多的設(shè)計也開始從ASIC轉(zhuǎn)向FPGA” 賽靈思全球市場營銷副總裁Sandeep Vij表示“作為可編程應(yīng)用領(lǐng)域的領(lǐng)導(dǎo)廠商,賽靈思公司看到了中國設(shè)計行業(yè)對先進可編程技術(shù)的強大需求。我們希望通過這種主要城市巡演的方式,聯(lián)合業(yè)內(nèi)的合作伙伴給中國的設(shè)計人員帶去可編程領(lǐng)域最先進的技術(shù)和最熱門的應(yīng)用,致力于推動這個行業(yè)的進一步發(fā)展和進步”

  主題演講: 迎接市場挑戰(zhàn)——使賽靈思成為您的戰(zhàn)略技術(shù)伙伴

  演講人:賽靈思公司高層管理人員

  演講內(nèi)容:從世界、亞太地區(qū)和中國這三個層次,演講者將與觀眾探討市場趨勢和數(shù)字融合的影響并提出展望。演講者還將從各種終端市場、關(guān)鍵技術(shù)趨勢以及賽靈思在幫助客戶利用商業(yè)機遇和應(yīng)對挑戰(zhàn)方面將起到的作用等方面,提出賽靈思的價值主張和解決方案,

  技術(shù)演講內(nèi)容

  了解賽靈思最低功耗解決方案背后的技術(shù) - 了解賽靈思低成本FPGA如何在90nm工藝節(jié)點達到可與競爭產(chǎn)品在65nm工藝節(jié)點實現(xiàn)的功耗相媲美的水平,同時了解專為高性能、低功耗而優(yōu)化的Virtex-5系列器件的架構(gòu)優(yōu)勢。

  如何利用DMA引擎設(shè)計賽靈思 PCI Express® 解決方案 - 一步一步教您創(chuàng)建一個真正的高性能PCI Express設(shè)計,并作為免費軟件獲得一個完整的可用于Spartan和Virtex系列產(chǎn)品的DMA實例設(shè)計,包括軟件和FPGA邏輯源代碼。您可以學(xué)習到如何利用Virtex™-5 PCI Express® 硬模塊(Hard Block)快速設(shè)計高性能PCI Express應(yīng)用。

  利用賽靈思Virtex 和 Spartan™ FPGA輕松實現(xiàn)低成本高性能 存儲接口設(shè)計 - 指導(dǎo)如何解決從低成本實施到高帶寬以及低延遲內(nèi)存控制器等多種形式的不同存儲器接口所面臨的設(shè)計挑戰(zhàn),包括怎樣利用賽靈思軟件和硬件驗證工具縮短設(shè)計周期的技術(shù)和技巧。

  利用賽靈思FPGA實現(xiàn)DSP設(shè)計自動化 - 介紹利用賽靈思硬件和軟件解決方案來降低DSP設(shè)計工作量的優(yōu)勢。

  賽靈思安全解決方案 - 概述基于賽靈思PLD的靈活可靠解決方案以及這些解決方案如何幫助保護您的產(chǎn)品和利潤,以及如何保護并避免與其它市場競爭廠商的設(shè)計造成重構(gòu)。

  在賽靈思Microblaze™ 嵌入式處理器上運行實時Linux - 討論如何采用 Xilinx EDK 9.2i 工具通過MicroBlaze處理器設(shè)計高性能系統(tǒng)?,F(xiàn)在,實際客戶設(shè)計就可以基于具有存儲管理開發(fā)周期單元的MicroBlaze處理器上運行Linux操作系統(tǒng),尤其是在國防相關(guān)應(yīng)用中。EDK 9.2i 工具支持MPMC3、TEMAC 和 PCIe硬及軟內(nèi)核,以及USB。

  使用 The MathWorks Simulink 和 Xilinx System Generator 基于模型的設(shè)計 -該演講內(nèi)容適合于在Xilinx FPGAs上進行設(shè)計、仿真、測試/驗證和實現(xiàn)復(fù)雜的信號處理、視頻、通信以及控制系統(tǒng)的工程師們。我們將介紹一種方法幫助您在數(shù)周內(nèi)完成通常需要數(shù)月完成的設(shè)計。主要內(nèi)容為:使用The MathWorks MATLAB和 Simulink進行基于模型設(shè)計;視頻處理設(shè)計和執(zhí)行實例;Simulink 和 Video and Image Processing Blockset 用于視頻系統(tǒng)的設(shè)計和仿真, 以及如何使用Xilinx System Generator在Xilinx FPGAs上進行設(shè)計實現(xiàn)。

  賽靈思廣播解決方案 – 總體介紹賽靈思在視頻、音頻、廣播領(lǐng)域為客戶提供的解決方案。其中包括連接解決方案、IP 網(wǎng)絡(luò)視頻、視頻處理解決方案和編碼與 Xilinx 合作伙伴解決方案。另外,還將深入介紹高級視頻開發(fā)平臺(AVDP),并描述所提供的參考設(shè)計,包括圖片縮放的詳細技術(shù)資料、適應(yīng)運動的去交錯掃描器和鍵控器/組合器,都將與解決方案一起提供。

  賽靈思Virtex 5 在醫(yī)療行業(yè)的解決方案 – 該演講將匯集高端醫(yī)療成像應(yīng)用共有的技術(shù)要求,并簡單介紹 Xilinx Virtex-5 如何提供滿足這些要求的最佳方案。演示文稿還將討論在醫(yī)療成像和增強方面的 DSP 要示,它們可用于 Virtex-5 架構(gòu)以提供卓越的 DSP 性能。最后將討論可用的處理功耗、存儲器和 I/O,并通過對于可用工具和IP的簡介完成討論。

  Mentor Graphics 公司的總體 FPGA 設(shè)計解決方案–Mentor Graphics公司強大的FPGA設(shè)計功能,為設(shè)計者架設(shè)了一條通途之路。其仿真(ModelSim)、綜合(Precision Synthesis)與后仿真(ModelSim)的完美結(jié)合,極大地提高了設(shè)計效率;自動數(shù)據(jù)交換、調(diào)試、交叉訪問功能以及附加的IP核生成與嵌入、數(shù)據(jù)管理、PCB板自動鏈接、FPGA Vendors無縫集成等特性縮短了設(shè)計周期、減輕了設(shè)計人員壓力。

  基于 FPGA 實現(xiàn)的視頻監(jiān)控解決方案 – 概述賽靈思基于 FPGA 而實現(xiàn)的具有靈活性、節(jié)約成本、產(chǎn)品差異化和快速面市時間優(yōu)勢的視頻監(jiān)控解決方案。下一代視頻監(jiān)視系統(tǒng)將不再是簡單的監(jiān)視照相機系統(tǒng),而且還是視頻通信系統(tǒng),將采用帶有 IP LAN 照相機、復(fù)雜的成像處理、新型視頻壓縮技術(shù)和以太網(wǎng)供電布線的元件。作為 FPGA 方面的市場領(lǐng)軍人,賽靈思將為您提供基于 FPGA 的主要用于監(jiān)視照相機和 DVR的 IP 解決方案, 同時也提供用于基于 PC 的 DVR 和視頻成像處理的成品 PCI / PCIe 解決方案(例如:視頻標量、去交錯掃描器、多通道多路復(fù)用器和 H.264 編解碼器)。

  基于 CPLD 實現(xiàn)的智能手持設(shè)備解決方案 - 對于智能手持式設(shè)備的需要在逐年提高,這些產(chǎn)品包括智能電話,PND(便攜式導(dǎo)航器件)和 PMP(便攜式媒體播放器)。Xilinx 提供了基于 Marvell 和 TI OMAP 平臺的低成本 CoolRunner™-II 參考設(shè)計,可以增強 I/O 外設(shè)性能(例如,I/O 加速、擴展、接口轉(zhuǎn)換和電壓轉(zhuǎn)換)。CPLD 實現(xiàn)的優(yōu)勢為低成本、小型化、附加值和縮短的設(shè)計周期。



關(guān)鍵詞: 賽靈思 Xilinx 可編程

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉