基于LEON3處理器和Speed協(xié)處理器的復(fù)雜SoC設(shè)計(jì)實(shí)現(xiàn)*
利用AHB實(shí)現(xiàn)通信
本文引用地址:http://butianyuan.cn/article/94563.htm為了實(shí)現(xiàn)可編程,需要將C/C++程序表達(dá)的信息經(jīng)過(guò)編譯器、LEON3處理器、AHB總線、DMA控制器和必要的HDL代碼,轉(zhuǎn)化成Speed能夠識(shí)別的信息,進(jìn)入Speed模塊中,如圖2。其中AHB總線是LEON3 Core和Speed Core結(jié)合的關(guān)鍵。
圖2 實(shí)現(xiàn)軟件可編程的過(guò)程
AHB總線及AHB控制器
AMBA總線是一種應(yīng)用廣泛的層次化總線結(jié)構(gòu),有高速的AHB和低速APB之分,其中AHB是一種流水式高速總線結(jié)構(gòu),地址和數(shù)據(jù)總線相互獨(dú)立,可掛載16個(gè)Master和Slaver設(shè)備,常用來(lái)組織和連接高性能模塊,如處理器、DMA控制器、協(xié)處理器等[5~7]。AHB總線的核心是AHB控制器,主要包括仲裁器,譯碼器和多路復(fù)用器,其中仲裁器選擇AHB Master,而譯碼器選擇AHB Slave,實(shí)現(xiàn)寫(xiě)數(shù)據(jù)WDATA和讀數(shù)據(jù)RDATA分開(kāi),如圖3所示。
評(píng)論