新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 基于LEON3處理器和Speed協(xié)處理器的復雜SoC設計實現*

基于LEON3處理器和Speed協(xié)處理器的復雜SoC設計實現*

作者:徐欣鋒 中國科學院微電子研究所專用集成電路與系統(tǒng)研究室 時間:2009-05-20 來源:電子產品世界 收藏
 

  圖9 觸發(fā)中斷響應的zero_flag信號  

本文引用地址:http://www.butianyuan.cn/article/94563.htm

  圖10 在Altera StratixII 2S180中的仿真結果

  結語

  本項目利用的高性能、易編程、開源等優(yōu)點,開發(fā)了總線接口和控制器,實現了Speed專用信號處理器的軟件可編程,大大簡化了Speed用戶的開發(fā)過程。有待改進之處是,1)當前Speed可處理40bit數據,而Leon3是32bit,沒有最大限度發(fā)揮Speed的運算能力;2)如果在上運行RTEMS (Real Time Executive for Multiprocessor Systems) 操作系統(tǒng),將進一步方便用戶擴展的利用價值。

  參考文獻:

  [1]Gaisler Research, www.gaisler.com

  [2]王振榮, 王偉勛. 基于CPCI總線的通用信號處理平臺研究[J],現代電子技術,2007.7

  [3]郭二輝, 洪一, 汪顥等. GA3816器件在時域脈沖壓縮處理中的應用[J], China Science and Technology Information, 2006.6



評論


相關推薦

技術專區(qū)

關閉