時序電路 文章 進(jìn)入時序電路技術(shù)社區(qū)
FPGA/CPLD狀態(tài)機(jī)穩(wěn)定性研究
- 在FPGA/CPLD設(shè)計中,狀態(tài)機(jī)是最典型、應(yīng)用最廣泛的時序電路模塊,如何設(shè)計一個穩(wěn)定可靠的狀態(tài)機(jī)是我們必須面對的問題.
- 關(guān)鍵字: 時序電路 狀態(tài)機(jī) FPGA
一款基于門控時鐘的低功耗時序電路設(shè)計
- 在傳統(tǒng)設(shè)計中,所有計算機(jī)運(yùn)算(算法、邏輯和存儲進(jìn)程)都參考時鐘同步執(zhí)行,時鐘增加了設(shè)計中的時序電路數(shù)量。在這個電池供電設(shè)備大行其道的移動時代,為了節(jié)省每一毫瓦(mW)的功耗,廠商間展開了殘酷的競爭,因此將電路分成多個電源域并根據(jù)要求關(guān)閉它們,并且在設(shè)計每個時序電路的同時節(jié)省功耗,這兩點(diǎn)至關(guān)重要。時序電路(如計數(shù)器和寄存器)在現(xiàn)代設(shè)計中無處不在。本文以約翰遜計數(shù)器為例介紹了如何采用有效門控時鐘來設(shè)計高能效的時序電路。 約翰遜計數(shù)器系統(tǒng),可同步提供多種特殊類型的數(shù)據(jù)序列,這對于大多數(shù)重要應(yīng)用(如D/
- 關(guān)鍵字: 門控時鐘 時序電路 觸發(fā)器
基于數(shù)據(jù)選擇器和D觸發(fā)器的多輸入時序電路
- 在SSI時序邏輯電路設(shè)計中,遵循的設(shè)計準(zhǔn)則是:在保證所設(shè)計的時序邏輯電路具有正確功能的前提下,觸發(fā)器的激...
- 關(guān)鍵字: SSI 數(shù)據(jù)選擇器 D觸發(fā)器 時序電路
共6條 1/1 1 |
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473