fpga 文章 進(jìn)入fpga技術(shù)社區(qū)
Microchip發(fā)布適用于醫(yī)療成像和智能機(jī)器人的PolarFire FPGA和SoC解決方案協(xié)議棧
- 隨著物聯(lián)網(wǎng)、工業(yè)自動(dòng)化和智能機(jī)器人技術(shù)的興起,以及醫(yī)療成像解決方案向智能邊緣的普及,這類在功率與散熱方面受限的應(yīng)用設(shè)計(jì)正變得前所未有地復(fù)雜。為了解決加速產(chǎn)品開發(fā)周期和簡化復(fù)雜的開發(fā)流程的關(guān)鍵挑戰(zhàn),Microchip Technology Inc.(微芯科技公司)近日發(fā)布了用于智能機(jī)器人和醫(yī)療成像的PolarFire? FPGA和SoC解決方案協(xié)議棧。新發(fā)布的解決方案基于Microchip已經(jīng)可用的智能嵌入式視覺、工業(yè)邊緣和智能邊緣通信協(xié)議棧。新發(fā)布的解決方案協(xié)議棧包括用于A-assisted 4K60計(jì)算
- 關(guān)鍵字: Microchip 醫(yī)療成像 智能機(jī)器人 PolarFire FPGA
萊迪思推出全新中小型FPGA產(chǎn)品,進(jìn)一步提升低功耗FPGA的領(lǐng)先地位
- 近日在萊迪思2024年開發(fā)者大會(huì)上,萊迪思半導(dǎo)體推出全新硬件和軟件解決方案,拓展了公司在網(wǎng)絡(luò)邊緣到云端的FPGA創(chuàng)新領(lǐng)先地位。全新發(fā)布的萊迪思Nexus? 2下一代小型FPGA平臺和基于該平臺的首個(gè)器件系列萊迪思Certus?-N2通用FPGA提供先進(jìn)的互連、優(yōu)化的功耗和性能以及領(lǐng)先的安全性。萊迪思還發(fā)布了新的中端FPGA器件:Lattice Avant? 30和Avant? 50以及萊迪思設(shè)計(jì)軟件工具和應(yīng)用解決方案集合的全新版本,幫助客戶加快產(chǎn)品上市。萊迪思半導(dǎo)體首席戰(zhàn)略和營銷官Esam Elashma
- 關(guān)鍵字: 萊迪思 中小型FPGA FPGA 低功耗FPGA
將軟核 RISC-V 添加到 FPGA 提升可編程性
- 通過將軟核 RISC-V 處理器集成到現(xiàn)場可編程門陣列 (FPGA) 中,可以顯著增強(qiáng)其可編程性。Bluespec 的產(chǎn)品與業(yè)務(wù)發(fā)展副總裁 Loren Hobbs 分享了如何實(shí)現(xiàn)這一目標(biāo)及其潛在優(yōu)勢。為何選擇軟核 RISC-V 處理器?軟核 RISC-V 處理器在 FPGA 中有諸多優(yōu)勢,主要包括:硬件資源的靈活管理它可作為硬件資源的“指揮官”,在需要多個(gè)硬件加速器的復(fù)雜任務(wù)中協(xié)同管理硬件,使其高效運(yùn)行。軟件升級成本低與硬件更新相比,軟件更新的成本顯著降低,并且驗(yàn)證過程更簡便。某些復(fù)雜的功能,比如有限狀態(tài)
- 關(guān)鍵字: FPGA
做了個(gè)無線的FPGA調(diào)試器!支持Vivado!
- 做了一個(gè)AMD/Xilinx FPGA無線調(diào)試器可以使用Vivado無線調(diào)試FPGA!網(wǎng)友表示:具有智能配網(wǎng)功能,oled屏幕顯示連接狀態(tài)、IP地址等信息……主要參數(shù)基于ESP32-C3設(shè)計(jì),軟件兼容ESP32全系具備智能配網(wǎng)功能,連接路由器無需修改代碼支持Vivado調(diào)試、下載FPGA,無需額外插件具備電平轉(zhuǎn)換設(shè)計(jì),兼容低壓IO FPGA硬件設(shè)計(jì)思路原理圖PCB圖主控:ESP32因?yàn)楹糜帽阋?,且能連上WIFI,配合Arduino能大大降低軟件開發(fā)難度。LDO不再使用典中典1117因?yàn)楝F(xiàn)在有更好用的長晶C
- 關(guān)鍵字: FPGA 調(diào)試器 vivado
SGMII及其應(yīng)用
- SGMII是什么?串行千兆媒體獨(dú)立接口(SGMII)是連接千兆以太網(wǎng)(GbE)MAC(媒體訪問控制)和PHY(物理層)芯片的標(biāo)準(zhǔn),常用于需要高速數(shù)據(jù)傳輸?shù)木W(wǎng)絡(luò)應(yīng)用中,如以太網(wǎng)交換機(jī)、路由器和其他網(wǎng)絡(luò)設(shè)備。與提供MAC和PHY之間簡單互連的并行GMII(千兆媒體獨(dú)立接口)不同,SGMII使用串行接口進(jìn)行數(shù)據(jù)傳輸。它有助于將MAC和PHY之間通信所需的引腳數(shù)量減少一半以下,從而使其適用于高密度設(shè)計(jì)。SGMII還支持自動(dòng)協(xié)商,允許設(shè)備自動(dòng)配置和同步設(shè)置(如100 Mb/s與1Gb/s以太網(wǎng)),從而優(yōu)化通信。SG
- 關(guān)鍵字: SGMII FPGA 萊迪思
年度爆火的國產(chǎn) FPGA 芯片
- PGA 市場仍由美國三大巨頭 Xilinx(被 AMD 收購)、Altera(被 Intel 收購)、Lattice 主導(dǎo),占據(jù)八成以上的份額。然而近日,一則國際 FPGA 大廠即將漲價(jià)的消息在行業(yè)內(nèi)掀起波瀾。FPGA,漲價(jià)近日,Altera 宣布為應(yīng)對市場壓力和運(yùn)營成本上漲,將對部分 FPGA 產(chǎn)品系列價(jià)格進(jìn)行調(diào)整,新價(jià)格將于 2024 年 11 月 24 日生效。此次調(diào)整旨在確保 Altera 能夠持續(xù)提供可靠的產(chǎn)品供應(yīng),并保持其強(qiáng)大的 FPGA 解決方案組合,以支持客戶需求。調(diào)價(jià)產(chǎn)品系列包括:Cyc
- 關(guān)鍵字: FPGA
從5個(gè)方面 了解FPGA SoM 為啥這么受寵!
- 隨著數(shù)據(jù)中心、高性能計(jì)算機(jī)、醫(yī)學(xué)成像、精確布局線跡、專用 PCB 材料、外形限制以及熱管理等應(yīng)用的擴(kuò)展,對 FPGA 的需求也在不斷上升。以前,硬件設(shè)計(jì)人員會(huì)選擇“芯片向下”架構(gòu),為應(yīng)用選擇特定硅器件并開發(fā)完全定制的電路板。雖然這種方法可實(shí)現(xiàn)高度優(yōu)化的實(shí)施,但需要大量的開發(fā)時(shí)間和成本才能達(dá)到生產(chǎn)就緒狀態(tài)。為了節(jié)約時(shí)間和費(fèi)用,設(shè)計(jì)團(tuán)隊(duì)現(xiàn)在正在考慮更加集成的解決方案,例如多芯片模塊 (MCM)、系統(tǒng)級封裝 (SiP)、單板機(jī) (SBC) 或 系統(tǒng)級模塊 (SoM) 。FPGA SoM 市場
- 關(guān)鍵字: Digikey FPGA Som
長生命周期保障創(chuàng)新,米爾FPGA SoM產(chǎn)品的優(yōu)勢
- 文末有福利米爾電子作為行業(yè)領(lǐng)先的解決方案供應(yīng)商,致力于打造高可靠性、長生命周期的FPGA SoM(System on Module)產(chǎn)品,滿足工業(yè)、汽車、醫(yī)療,電力等嚴(yán)苛應(yīng)用領(lǐng)域的需求。米爾設(shè)計(jì)開發(fā)硬件平臺,接口驅(qū)動(dòng)等底層軟件作為中間件,客戶僅需關(guān)注自身業(yè)務(wù)與行業(yè)應(yīng)用層軟件開發(fā),極大減少設(shè)計(jì)難度,加快了上市周期。支持開發(fā)板樣件,POC,量產(chǎn)定制,靈活滿足客戶不同階段需求。1.產(chǎn)品升級與性能提升米爾從2012年成為AMD (Xilinx) 官方全球合作伙伴起,十幾年一直扎根FPGA SoM產(chǎn)品及解決方案,產(chǎn)
- 關(guān)鍵字: 米爾 FPGA SoM AMD
實(shí)際案例說明用基于FPGA的原型來測試、驗(yàn)證和確認(rèn)IP——如何做到魚與熊掌兼得?
- 本系列文章從數(shù)字芯片設(shè)計(jì)項(xiàng)目技術(shù)總監(jiān)的角度出發(fā),介紹了如何將芯片的產(chǎn)品定義與設(shè)計(jì)和驗(yàn)證規(guī)劃進(jìn)行結(jié)合,詳細(xì)講述了在FPGA上使用硅知識產(chǎn)權(quán)(IP)內(nèi)核來開發(fā)ASIC原型項(xiàng)目時(shí),必須認(rèn)真考慮的一些問題。全文從介紹使用IP核這種預(yù)先定制功能電路的必要性開始,通過闡述開發(fā)ASIC原型設(shè)計(jì)時(shí)需要考慮到的IP核相關(guān)因素,用八個(gè)重要主題詳細(xì)分享了利用ASIC IP來在FPGA上開發(fā)原型驗(yàn)證系統(tǒng)設(shè)計(jì)時(shí)需要考量的因素。同時(shí)還提供了實(shí)際案例來對這些話題進(jìn)行詳細(xì)分析。這八個(gè)主題包括:一款原型和最終ASIC實(shí)現(xiàn)之間的要求有何不同
- 關(guān)鍵字: 202411 FPGA FPGA原型 確認(rèn)IP ASIC SmartDV
FPGA能做什么?比單片機(jī)厲害嗎?
- 學(xué)習(xí)單片機(jī)的同學(xué),一般都會(huì)接觸FPGA。有讀者大概問了這樣的問題:FPGA能做什么?比單片機(jī)厲害嗎?這么說吧,F(xiàn)PGA在某方面也能實(shí)現(xiàn)單片機(jī)做的事,在某些領(lǐng)域,F(xiàn)PGA遠(yuǎn)比單片機(jī)強(qiáng)的多。當(dāng)然,F(xiàn)PGA和單片機(jī)各有各的特點(diǎn),在應(yīng)用上也有一些區(qū)別。下面說說FPGA 常見的幾大應(yīng)用的領(lǐng)域:1.通信系統(tǒng)FPGA 在通信領(lǐng)域的應(yīng)用可以說是無所不能,得益于 FPGA 內(nèi)部結(jié)構(gòu)的特點(diǎn),它可以很容易地實(shí)現(xiàn)分布式的算法結(jié)構(gòu),這一點(diǎn)對于實(shí)現(xiàn)無線通信中的高速數(shù)字信號處理十分有利。因?yàn)樵跓o線通信系統(tǒng)中,許多功能模塊通常都需要大量
- 關(guān)鍵字: 嵌入式 單片機(jī) FPGA
FPGA是什么 —— 它的工作原理及其用途
- FPGA是什么?現(xiàn)場可編程門陣列(Field Programmable Gate Array,簡稱 FPGA)是一種集成電路(IC),可以開發(fā)定制邏輯,用于快速原型設(shè)計(jì)和最終系統(tǒng)設(shè)計(jì)。FPGA與其他定制或半定制的集成電路不同,其自身的靈活性使其可以通過下載軟件進(jìn)行編程和重新編程,適應(yīng)所設(shè)計(jì)的大型系統(tǒng)不斷變化的需求。FPGA非常適合當(dāng)今各類快速發(fā)展的應(yīng)用,如網(wǎng)絡(luò)邊緣計(jì)算、人工智能(AI)、系統(tǒng)安全、5G、工廠自動(dòng)化和機(jī)器人技術(shù)。為什么使用FPGA而不是其他類型的集成電路?FPGA的主要優(yōu)勢在于其可編程架構(gòu),
- 關(guān)鍵字: FPGA
網(wǎng)絡(luò)安全宣傳月:與萊迪思一起應(yīng)對不斷變化的網(wǎng)絡(luò)安全環(huán)境
- 隨著全球互連程度加以及對數(shù)字技術(shù)依賴性的增加,網(wǎng)絡(luò)犯罪也日益猖獗。事實(shí)上,據(jù)《福布斯》報(bào)道,2023年的數(shù)據(jù)泄露事件比2021年增加了72%,而2021年就已經(jīng)創(chuàng)下紀(jì)錄。隨著網(wǎng)絡(luò)威脅變得越來越復(fù)雜和頻繁,企業(yè)必須采取積極主動(dòng)的方法來保護(hù)其系統(tǒng)、數(shù)據(jù)和運(yùn)營。其中一種方法包括實(shí)施網(wǎng)絡(luò)彈性:抵御攻擊、響應(yīng)威脅和從攻擊中恢復(fù)的能力,從而實(shí)現(xiàn)持續(xù)的保護(hù)和最小程度的中斷。每年十月是CISA.gov(網(wǎng)絡(luò)安全和基礎(chǔ)設(shè)施安全局)推出的網(wǎng)絡(luò)安全宣傳月,旨在促進(jìn)網(wǎng)絡(luò)彈性文化的發(fā)展。在萊迪思,我們常年致力于幫助我們的客戶和合作
- 關(guān)鍵字: 網(wǎng)絡(luò)安全 萊迪思 FPGA
英特爾傳將出售Altera少數(shù)股權(quán)換現(xiàn)金
- 英特爾(Intel)傳向多家私募股權(quán)與投資人詢問,有意出售Altera部分股權(quán),以尋求從中換得數(shù)十億美元的現(xiàn)金,而Altera為英特爾在2015年以167億美元收購的子公司,曾被看作是英特爾重要的核心業(yè)務(wù)之一。英特爾不斷尋求做出重大改變,如今將想法動(dòng)到2015年以167億美元收購的邏輯芯片設(shè)計(jì)廠Altera,傳將出售Altera部分股權(quán)換現(xiàn)金,并期望Altera估值能達(dá)170億美元來交易。Altera年初開始獨(dú)立運(yùn)營,預(yù)計(jì)2025年1月1日前完成分離,而英特爾執(zhí)行長基辛格(Pat Gelsinger)上個(gè)
- 關(guān)鍵字: 英特爾 Altera FPGA
將ASIC IP核移植到FPGA上——如何測試IP核的功能和考慮純電路以外的其他因素
- 本系列文章從數(shù)字芯片設(shè)計(jì)項(xiàng)目技術(shù)總監(jiān)的角度出發(fā),介紹了如何將芯片的產(chǎn)品定義與設(shè)計(jì)和驗(yàn)證規(guī)劃進(jìn)行結(jié)合,詳細(xì)講述了在FPGA上使用IP核來開發(fā)ASIC原型項(xiàng)目時(shí),必須認(rèn)真考慮的一些問題。文章從介紹使用預(yù)先定制功能即IP核的必要性開始,通過闡述開發(fā)ASIC原型設(shè)計(jì)時(shí)需要考慮到的IP 核相關(guān)因素,用八個(gè)重要主題詳細(xì)分享了利用ASIC IP來在FPGA上開發(fā)原型驗(yàn)證系統(tǒng)設(shè)計(jì)時(shí)需要考量的因素。在上篇文章中,我們分享了第五到第六主題,介紹了我們?nèi)绾未_保在FPGA上實(shí)現(xiàn)所需的性能和在時(shí)鐘方面必須加以考量的因素有哪些。本篇
- 關(guān)鍵字: 202409 ASIC IP核 FPGA SmartDV
fpga介紹
FPGA是英文Field-Programmable Gate Array的縮寫,即現(xiàn)場可編程門陣列,它是在PAL、GAL、EPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個(gè)新概念,內(nèi)部包括可 [ 查看詳細(xì) ]
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473