首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> asic-to-fpga

基于FPGA解決物聯(lián)網(wǎng)實(shí)現(xiàn)的核心3大挑戰(zhàn)

  • 物聯(lián)網(wǎng)(IoT)已成為一個(gè)廣受歡迎的名詞,幾乎每一個(gè)電子設(shè)備相互連接到互聯(lián)網(wǎng)上加以使用,并且呈現(xiàn)爆炸式增長(zhǎng)。但這種增長(zhǎng)卻恰恰帶來(lái)了它的實(shí)戰(zhàn)挑戰(zhàn),一
  • 關(guān)鍵字: FPGA  物聯(lián)網(wǎng)  

時(shí)序分析的一些基本概念

  • 時(shí)序分析時(shí)FPGA設(shè)計(jì)中永恒的話題,也是FPGA開發(fā)人員設(shè)計(jì)進(jìn)階的必由之路。慢慢來(lái),先介紹時(shí)序分析中的一些基本概念。
  • 關(guān)鍵字: FPGA  時(shí)序  

掌握三大原則,輕松分配FPGA引腳

  • 現(xiàn)在的FPGA正變得越來(lái)越復(fù)雜,向引腳分配信號(hào)的任務(wù)曾經(jīng)很簡(jiǎn)單,現(xiàn)在也變得相當(dāng)繁復(fù)。下面這些用于向多用途引腳指配信號(hào)的指導(dǎo)方針有助于設(shè)計(jì)師根據(jù)最
  • 關(guān)鍵字: FPGA  

Verilog的語(yǔ)言要素有哪些?

  • 本章介紹Verilog HDL的基本要素,包括標(biāo)識(shí)符、注釋、數(shù)值、編譯程序指令、系統(tǒng)任務(wù)和系統(tǒng)函數(shù)。另外,本章還介紹了Verilog硬件描述語(yǔ)言中的兩種數(shù)據(jù)類
  • 關(guān)鍵字: Verilog  FPGA  

詳細(xì)介紹數(shù)字時(shí)鐘管理模塊與嵌入式塊RAM

  • 3.數(shù)字時(shí)鐘管理模塊(DCM)業(yè)內(nèi)大多數(shù)FPGA 均提供數(shù)字時(shí)鐘管理( 賽靈思公司的全部FPGA 均具有這種特性)。賽靈思公司推出最先進(jìn)的FPGA 提供數(shù)字時(shí)鐘管理
  • 關(guān)鍵字: 數(shù)字時(shí)鐘  管理  FPGA  

詳解底層內(nèi)嵌功能單元與軟核、硬核以及固核

  • 6、底層內(nèi)嵌功能單元內(nèi)嵌功能模塊主要指DLL(Delay Locked Loop)、PLL(Phase Locked Loop)、DSP 等軟處理核(Soft Core)。現(xiàn)在越來(lái)越豐富的內(nèi)嵌功能單元
  • 關(guān)鍵字: 賽靈思  dll  FPGA  

如何設(shè)計(jì)基于FPGA和USB2.0的高精度數(shù)據(jù)采集系統(tǒng)?

  • 現(xiàn)代電子偵查技術(shù)要求能夠?qū)ν獠磕M信號(hào)進(jìn)行精確提取和分析,從而對(duì)數(shù)據(jù)采集的精度提出了很高的要求,本文提出了一種以FPGA 作為主控制器的高精度500
  • 關(guān)鍵字: FPGA  USB2.0  高精度  數(shù)據(jù)采集系統(tǒng)  

FPGA與CPU的關(guān)系

  • 說(shuō)起CPU,大家都已經(jīng)很熟悉了,是“中央處理器”的英文縮寫,它是用來(lái)“運(yùn)算”的。而技術(shù)上來(lái)說(shuō),F(xiàn)PGA也由非常多的核組成的,F(xiàn)PGA號(hào)稱“萬(wàn)能芯片”,那
  • 關(guān)鍵字: FPGA  CPU  

如何基于多DSP互聯(lián)技術(shù)研究頻譜監(jiān)測(cè)儀?

  • 0 引言隨著微波技術(shù)的廣泛發(fā)展,空間和地面電磁環(huán)境越來(lái)越復(fù)雜,無(wú)線電頻譜資源作為公共資源的一種,需要頻譜管理部門進(jìn)行有效的分配和監(jiān)控。特別是在
  • 關(guān)鍵字: DDR2內(nèi)存卡  頻譜監(jiān)測(cè)儀  FPGA  DSP  

AWS詳述FPGA基本原理和市場(chǎng)發(fā)展

  • 在2016年底一年快要結(jié)束的時(shí)候,AWS(亞馬遜網(wǎng)絡(luò)服務(wù))宣布通過(guò)借助云傳輸模型可以采用Xilinx高端FPGA器件了,首次以開發(fā)者的角度而不是擴(kuò)展高層次工具來(lái)
  • 關(guān)鍵字: AWS  FPGA  

幾組實(shí)用FPGA原理設(shè)計(jì)圖

  • FPGA(Field-Programmable Gate Array),即現(xiàn)場(chǎng)可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC
  • 關(guān)鍵字: FPGA  

采用FPGA方法的內(nèi)窺鏡系統(tǒng)解決方案

  • 醫(yī)療內(nèi)窺鏡的市場(chǎng)發(fā)展帶來(lái)了各種挑戰(zhàn),例如,要求增強(qiáng)功能,更高的精度,更好的處理性能,以及更小的體積等。本文采用基于FPGA 的方法縮短高級(jí)醫(yī)療內(nèi)窺
  • 關(guān)鍵字: FPGA  內(nèi)窺鏡  

ASIC設(shè)計(jì)的這些問(wèn)題不可忽視

  • 本文結(jié)合NCverilog,DesignCompile,Astro等ASIC設(shè)計(jì)所用到的EDA軟件,從工藝獨(dú)立性、系統(tǒng)的穩(wěn)定性、復(fù)雜性的角度對(duì)比各種ASIC的設(shè)計(jì)方法,介紹了在編
  • 關(guān)鍵字: ASIC  

關(guān)于FPGA原理圖設(shè)計(jì)

  • FPGA(Field-Programmable Gate Array),即現(xiàn)場(chǎng)可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC
  • 關(guān)鍵字: FPGA  

PCB設(shè)計(jì)中常見的錯(cuò)誤有哪些?

  •   電子工程師指從事各類電子設(shè)備和信息系統(tǒng)研究、教學(xué)、產(chǎn)品設(shè)計(jì)、科技開發(fā)、生產(chǎn)和管理等工作的高級(jí)工程技術(shù)人才。一般分為硬件工程師和軟件工程師。  硬件工程師:主要負(fù)責(zé)電路分析、設(shè)計(jì);并以電腦軟件為工具進(jìn)行PCB設(shè)計(jì),待工廠PCB制作完畢并且焊接好電子元件之后進(jìn)行測(cè)試、調(diào)試;  軟件工程師:主要負(fù)責(zé)單片機(jī)、DSP、ARM、FPGA等嵌入式程序的編寫及調(diào)試。FPGA程序有時(shí)屬硬件工程師工作范疇?! ∈侨司蜁?huì)犯錯(cuò),何況是工程師呢?雖然斗轉(zhuǎn)星移,工程師們卻經(jīng)常犯同樣的錯(cuò)誤!下面,就請(qǐng)各位對(duì)號(hào)入座,看看自己有沒(méi)有中
  • 關(guān)鍵字: PCB  FPGA  
共6768條 37/452 |‹ « 35 36 37 38 39 40 41 42 43 44 » ›|

asic-to-fpga介紹

您好,目前還沒(méi)有人創(chuàng)建詞條asic-to-fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)asic-to-fpga的理解,并與今后在此搜索asic-to-fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

ASIC-to-FPGA    樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473