首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> avant fpga

基于FPGA的軟件無線電調(diào)制器設(shè)計與實現(xiàn)

  • 針對數(shù)字基帶信號的特點和通信系統(tǒng)中對數(shù)字信號傳輸?shù)囊?,研究一種基于FPGA的DSP技術(shù)和DDS技術(shù)的軟件無線電調(diào)制器的設(shè)計方法。在FPGA平臺上設(shè)計具有ASK,F(xiàn)SK,PSK和QAM調(diào)制功能的軟件無線電調(diào)制器。該系統(tǒng)具有可重復(fù)編程和動態(tài)重構(gòu)的優(yōu)點,使系統(tǒng)易于修改和功能升級,靈活性強。
  • 關(guān)鍵字: FPGA  軟件無線電  制器設(shè)計    

FPGA全局時鐘資源相關(guān)原語及其使用

  • FPGA全局時鐘資源一般使用全銅層工藝實現(xiàn),并設(shè)計了專用時鐘緩沖與驅(qū)動結(jié)構(gòu),從而使全局時鐘到達芯片內(nèi)部的...
  • 關(guān)鍵字: FPGA  全局時鐘  BUFG  

基于FPGA及DDS技術(shù)的USM測試電源的設(shè)計

  • 超聲波電機的運轉(zhuǎn)需要一個兩相相差90°(或可調(diào))的高頻交流信號源。本方案采用DDS技術(shù)的設(shè)計思路,用VHDL硬件描述語言對FPGA器件編程產(chǎn)生了兩相四路高頻信號。該信號經(jīng)過驅(qū)動隔離電路施加于H橋逆變器中,在電感的平滑作用下,生成了滿足USM測試要求的可調(diào)頻、調(diào)相、調(diào)幅的兩相高頻交流信號源,成功地對USM45電機進行了驅(qū)動測試。該電路可用于研究超聲波電機的運行狀態(tài)的研究及獲取其最佳工作點參數(shù)。
  • 關(guān)鍵字: 測試  電源  設(shè)計  USM  技術(shù)  FPGA  DDS  基于  

基于DDS和FPGA技術(shù)的高動態(tài)擴頻信號源的研究

  • 提出一種基于DDS和FPGA技術(shù)的高動態(tài)擴頻仿真信號源的實現(xiàn)方案。采用了DDS技術(shù)的芯片AD9854和AD9850,能夠模擬多普勒頻移,實現(xiàn)高動態(tài)環(huán)境仿真。載波中心頻率變化范圍達到100kHz,變化率1.8kHz/s。
  • 關(guān)鍵字: FPGA  DDS  動態(tài)  擴頻    

一種基于FPGA的鎖相環(huán)位同步提取電路設(shè)計

  • 一般的位同步電路大多采用標準邏輯器件按傳統(tǒng)數(shù)字系統(tǒng)設(shè)計方法構(gòu)成,具有功耗大,可靠性低的缺點。用FPGA設(shè)計電路具有很高的靈活性和可靠性,可以提高集成度和設(shè)計速度,增強系統(tǒng)的整體性能。本文給出了一種基于fpga的數(shù)字鎖相環(huán)位同步提取電路。
  • 關(guān)鍵字: FPGA  鎖相環(huán)  電路設(shè)計  位同步    

基于FPGA的數(shù)字脈沖壓縮系統(tǒng)實現(xiàn)

  • 針對采用線性調(diào)頻信號的寬帶雷達系統(tǒng),完成單通道高速數(shù)據(jù)采集和數(shù)字脈沖壓縮系統(tǒng)的工程實現(xiàn)。系統(tǒng)使用ADS5500完成14位、60 MSPS的數(shù)據(jù)采集,使用FPGA實現(xiàn)1 024點的數(shù)字脈沖壓縮。脈沖壓縮模塊采用快速傅里葉變換IP核進行設(shè)計,可以在脈沖壓縮的不同階段對其進行復(fù)用,分別完成FFT和IFFT運算,從而使硬件規(guī)模大大減少。系統(tǒng)采用塊浮點數(shù)據(jù)格式以提高動態(tài)范圍,同時減小截斷(或舍入)誤差對輸出信噪比的影響。
  • 關(guān)鍵字: FPGA  數(shù)字脈沖  壓縮系統(tǒng)    

中型組機器人運動控制系統(tǒng)的FPGA設(shè)計

  • 以RoboCup中型組足球機器人為實驗平臺,提出一種基于FPGA的全方位移動足球機器人運動控制系統(tǒng)的實現(xiàn)方法。首先分析和研究三輪全方位移動機器人的運動學(xué)特性,建立其運動控制模型,然后以FPGA為主要處理器,設(shè)計了PID速度閉環(huán)控制算法,實現(xiàn)了對機器人的精確控制。實驗發(fā)現(xiàn),該設(shè)計方法具有很好的實時性,能夠?qū)θ轿灰苿訖C器人進行快速、準確的控制。
  • 關(guān)鍵字: FPGA  設(shè)計  控制系統(tǒng)  運動  機器人  中型  

FPGA在PCI Express總線接口中的應(yīng)用

  • 隨著高速數(shù)據(jù)采集設(shè)備傳輸帶寬的日益提高,開發(fā)者需要采用新的計算機總線進行數(shù)據(jù)傳輸。這里敘述了使用EP2SGX90系列FPGA完成PCI-Express協(xié)議轉(zhuǎn)換,多種DMA工作方式及相關(guān)寄存器的作用。以鏈式DMA傳輸方式為例,詳細介紹該傳輸方式下的寄存器設(shè)置及在驅(qū)動程序中的實現(xiàn)范例。實驗表明,用FPGA實現(xiàn)協(xié)議轉(zhuǎn)換,總線持續(xù)傳輸速率最高可以達到1.2 Gb/s,滿足大多數(shù)高速數(shù)據(jù)采集設(shè)備的要求。在此摒棄了采用專用總線接口芯片的傳統(tǒng)方法,將開發(fā)者的邏輯設(shè)計和總線協(xié)議轉(zhuǎn)換放到同一個FPGA芯片中,不但節(jié)省了硬件
  • 關(guān)鍵字: Express  FPGA  PCI  總線接口    

基于FPGA的SPI總線接口的實現(xiàn)

  • 在現(xiàn)代EDA外圍電子器件的接口中存在多種標準,已知的一些接口協(xié)議存在速度慢、協(xié)議復(fù)雜等問題。SPI總線是能夠克服上述缺點的一種外圍串行總線,其能很好地滿足要求。通過使用Lattice公司的FPGA芯片以及工程開發(fā)軟件,特別是在線邏輯分析儀這一先進的EDA工具,實現(xiàn)了基于FPGA的SPI接口的連接。將FPGA編程的靈活性和SPI總線的易用性結(jié)合,實現(xiàn)了FLASH的存取功能。同時也為同類型接口的芯片應(yīng)用提供了一個原型,為進一步的工程設(shè)計提供了支持。
  • 關(guān)鍵字: FPGA  SPI  總線接口    

愛特公司發(fā)布SmartFusion FPGA馬達控制參考設(shè)計

  •   愛特公司(Actel Corporation)宣布提供面向馬達控制應(yīng)用的SmartFusion™智能混合信號FPGA參考設(shè)計。這些靠單一SmartFusion器件中實現(xiàn)的參考設(shè)計詮釋了使用多種反饋方法的磁場定向控制(FOC),用于永磁同步馬達(permanent magnet synchronous motors, PMSM)。SmartFusion器件集成了一個FPGA、一個硬核ARM® Cortex™-M3微控制器和可編程模擬模塊,具有適合馬達控制應(yīng)用的獨特性能,可
  • 關(guān)鍵字: 愛特   FPGA  馬達控制  

FPGA 28納米激戰(zhàn) 臺積電可望受惠

  •   可程序邏輯閘陣列芯片(FPGA)雙雄賽靈思(Xilinx)與阿爾特拉(Altera)先后推出28納米FPGA產(chǎn)品,不僅使FPGA市場戰(zhàn)火升溫,也讓晶圓代工市場激烈角逐,在Xilinx首度與臺積電攜手合作后,Altera在28納米產(chǎn)品的布局上亦相當積極,近期亦展示在28納米 FPGA平臺上的25-Gbps收發(fā)器,F(xiàn)PGA雙雄的激烈競賽,預(yù)料臺積電將成為最大受惠者。   Altera指出,在28納米FPGA中展示25-Gbps收發(fā)器,是收發(fā)器產(chǎn)品的里程碑,該芯片是Altera用于在28納米FPGA上,成
  • 關(guān)鍵字: 臺積電  FPGA  28納米  

基于FPGA的兩種DDS實現(xiàn)

  • 闡述了兩種DDS的原理,頻率合成方式(DDFS)和直讀方式(DDWS),給出了FPGA實現(xiàn)方式,分析了DDS的幾個關(guān)鍵的技術(shù)指標,并通過Matlab仿真。頻率合成方式是比較常用的DDS產(chǎn)生方式,對它做了詳細的原理性介紹和實現(xiàn)說明,重點通過仿真詳細對比了兩種實現(xiàn)方式在性能指標上的優(yōu)劣,為后人的選擇提供技術(shù)參考。
  • 關(guān)鍵字: FPGA  DDS    

基于FPGA的片上系統(tǒng)和嵌入式系統(tǒng)的遠程監(jiān)控系統(tǒng)

  • 基于FPGA的片上系統(tǒng)和嵌入式系統(tǒng)的遠程監(jiān)控系統(tǒng),本系統(tǒng)立足于利用Intemet實現(xiàn)核環(huán)境信息的遠程采集。在實現(xiàn)上,采用了基于SOPC技術(shù)的嵌入式解決方案,通過在FPGA中嵌入NioslI軟核處理器和所需外設(shè)的IP Core(硅知識產(chǎn)權(quán)核),然后再配備相應(yīng)的網(wǎng)絡(luò)接口,實現(xiàn)利用互聯(lián)
  • 關(guān)鍵字: 系統(tǒng)  監(jiān)控系統(tǒng)  遠程  嵌入式  基于  FPGA  

基于FPGA的太陽跟蹤器的設(shè)計及實現(xiàn)

  • 在簡要介紹地日運行規(guī)律的基礎(chǔ)上,確定了視日運動跟蹤法的計算模型及跟蹤裝置的機械結(jié)構(gòu)。采用FPGA芯片XC3S1500為處理器,以步進電機為執(zhí)行機構(gòu),采用Verilog語言設(shè)計實現(xiàn)了高度角一方位角太陽跟蹤系統(tǒng)。根據(jù)系統(tǒng)的要求建立了計時模塊、太陽高度角方位角計算模塊、日出日落時間計算模塊和步進電機脈沖控制模塊。通過實驗測試該系統(tǒng)能夠達到預(yù)期的性能指標,對提高太陽能的利用率具有重要的現(xiàn)實意義。
  • 關(guān)鍵字: FPGA  跟蹤器    

基于FPGA芯片和頻率合成器ADF4360-4的GPS信號源的設(shè)計方案

  • 基于FPGA芯片和頻率合成器ADF4360-4的GPS信號源的設(shè)計方案, 頻率合成器是發(fā)射系統(tǒng)和接收系統(tǒng)中的核心器件,采用相位負反饋頻率控制技術(shù),具有良好的窄帶載波跟蹤性能和帶寬調(diào)制跟蹤性能,為系統(tǒng)上、下變頻提供本振信號,對相位噪聲和雜散具有很好的抑制作用,通過鎖相頻率合
  • 關(guān)鍵字: GPS  信號源  設(shè)計  方案  ADF4360-4  合成器  FPGA  芯片  頻率  
共6369條 300/425 |‹ « 298 299 300 301 302 303 304 305 306 307 » ›|

avant fpga介紹

您好,目前還沒有人創(chuàng)建詞條avant fpga!
歡迎您創(chuàng)建該詞條,闡述對avant fpga的理解,并與今后在此搜索avant fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473