首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> cpld/fpga

FPGA的系統(tǒng)架構(gòu)組成和器件互聯(lián)問題

  •   通常來講,“一個好漢三個幫”,一個完整的嵌入式系統(tǒng)中由單獨一個FPGA使用的情況較少。通常由多個器件組合完成,例如由一個FPGA+CPU來構(gòu)成。通常為一個FPGA+ARM,ARM負責軟件配置管理,界面輸入外設操作等操作,F(xiàn)PGA負責大數(shù)據(jù)量運算,可以看做CPU的專用協(xié)處理器來使用,也常會用于擴展外部接口。常用的有ARM+FPGA,DSP+FPGA,或者網(wǎng)絡處理器+FPGA等種種架構(gòu)形式,這些架構(gòu)形式構(gòu)成整個高速嵌入式設備的處理形態(tài)。   不得不說的是,隨著技術的進步,現(xiàn)在CP
  • 關鍵字: FPGA  DSP  

燈光里的三維世界

  •   Led的出現(xiàn),給顯示行業(yè)帶來了一場沖擊,它低功耗、多色彩、價格低廉等優(yōu)點逐漸顯現(xiàn),越來越廣泛的應用在了各種顯示設備上。在街上隨處都可見led做的商業(yè)牌子,就連公交車、出租車的后面都帶有l(wèi)ed的顯示裝置,用來顯示廣告等信息,尤其是在濟南泉城廣場那個大的led顯示屏,可以用來播放各種視頻和廣告,給我留下深刻印象,還有我們山大中心校區(qū)的新體育場上用到的led顯示,其效果很是玄幻,所以其有很好的開發(fā)前景。   但是這些led的應用僅限于平面顯示,效果沒有達到最佳,現(xiàn)在我要做的是將led的平面顯示做成立體顯示
  • 關鍵字: Led  FPGA  

漫談xilinx FPGA 配置電路

  •   這里要談的時xilinx的spartan-3系列FPGA的配置電路。當然了,其它系列的FPGA配置電路都是大同小異的,讀者可以類推,重點參考官方提供的datasheet,畢竟那才是最權(quán)威的資料。這里特權(quán)同學只是結(jié)合自己的理解,用通俗的語言作一點描述。   所謂典型,這里要列出一個市面上最常見的spartan-3的xc3s400的配置電路。所有spartan-3的FPGA配置電路的鏈接方式都是一樣的。Xc3s400是40萬門FPGA,它的Configuration   Bitstream雖然只有1.
  • 關鍵字: xilinx  FPGA  

一款自己DIY的遠程智能監(jiān)控機器人

  •   設計摘要:   本項目論述了基于網(wǎng)絡通信技術和FPGA實現(xiàn)家庭遠程控制的方案。用戶可以通過短信或Internet 網(wǎng)絡等方式,訪問家庭控制器,通過車載攝像頭監(jiān)控家庭,從而實現(xiàn)家庭防火防盜的目的。設想如果在辦公室想對家中的情況進行了解,而又束手無策時,本系統(tǒng)便很好的解決了這個問題,它可以通過PC機遠程操控家中的智能小車,把車載攝像頭采集的圖像數(shù)據(jù)通過以太網(wǎng)的方式傳送到PC端,而PC端又可以控制小車的移動以提取不同位置的信息,從而實現(xiàn)對家庭的遠程監(jiān)控。這實際是一項機器視覺的技術,在工業(yè)控制中有非常廣的應
  • 關鍵字: FPGA  機器人  

FPGA入門者必讀寶典:詳述開發(fā)流程每一環(huán)節(jié)的物理含義和實現(xiàn)目標

  •   要知道,要把一件事情做好,不管是做哪們技術還是辦什么手續(xù),明白這個事情的流程非常關鍵,它決定了這件事情的順利進行與否。同樣,我們學習FPGA開發(fā)數(shù)字系統(tǒng)這個技術,先撇開使用這個技術的基礎編程語言的具體語法、使用工具和使用技巧不談,咱先來弄清楚FPGA的開發(fā)流程是什么。   FPGA的開發(fā)流程是遵循著ASIC的開發(fā)流程發(fā)展的,發(fā)展到目前為止,F(xiàn)PGA的開發(fā)流程總體按照圖1進行,有些步驟可能由于其在當前項目中的條件的寬度的允許,可以免去,比如靜態(tài)仿真過程,這樣來達到項目時間上的優(yōu)勢。但是,大部分的流程步
  • 關鍵字: FPGA  RTL  

基于FPGA的TS over IP的設計與實現(xiàn)

  • 隨著互聯(lián)網(wǎng)的發(fā)展, 數(shù)字電視信號的網(wǎng)絡傳輸?shù)玫搅嗽絹碓蕉嗟年P注,本文設計與實現(xiàn)了一種基于FPGA和MCU(R8051XC2)的TS over IP系統(tǒng),并對傳統(tǒng)的TS over IP系統(tǒng)進行了改進。此系統(tǒng)通過從標準TS流接口接收TS流,將其以乒乓操作的方式存放在兩個雙口RAM中,再通過一定方法封裝IP包發(fā)送至網(wǎng)絡,實現(xiàn)了TS流和網(wǎng)絡IP數(shù)據(jù)包的相互轉(zhuǎn)換。通過向系統(tǒng)推送TS流數(shù)據(jù)并使用抓包軟件對經(jīng)過系統(tǒng)的數(shù)據(jù)進行分析統(tǒng)計的方法證明,得出以下結(jié)論,此系統(tǒng)在相同情況與有限的硬件條件下,相比傳統(tǒng)的使用FIFO作為
  • 關鍵字: FPGA  TS over IP  異步時鐘域通信  雙端口RAM  201509  

神級經(jīng)典設計案例:用ARM和FPGA搭建神經(jīng)網(wǎng)絡處理器通信方案

  •   引言   人工神經(jīng)網(wǎng)絡在很多領域得到了很好的應用,尤其是具有分布存儲、并行處理、自學習、自組織以及非線性映射等特點的網(wǎng)絡應用更加廣泛。嵌入式便攜設備也越來越多地得到應用,多數(shù)是基于ARM內(nèi)核及現(xiàn)場可編程門陣列FPGA的嵌入式應用。某人工神經(jīng)網(wǎng)絡的FPGA處理器能夠?qū)?shù)據(jù)進行運算處理,為了實現(xiàn)集數(shù)據(jù)通信、操作控制和數(shù)據(jù)處理于一體的便攜式神經(jīng)網(wǎng)絡處理器,需要設計一種基于嵌入式ARM內(nèi)核及現(xiàn)場可編程門陣列FPGA的主從結(jié)構(gòu)處理系統(tǒng)滿足要求。   1人工神經(jīng)網(wǎng)絡處理器   1.1人工神經(jīng)網(wǎng)絡模型   
  • 關鍵字: ARM  FPGA  

點燃產(chǎn)業(yè)創(chuàng)新之火,ICChina推動FPGA鼓勵創(chuàng)新

  •   在今天,創(chuàng)新能力是個熱門話題。各個國家在戰(zhàn)略、政策上對此也高度重視。今年,國務院印發(fā)《中國制造2025》明確提出提高國家制造業(yè)創(chuàng)新能力。今天,創(chuàng)新式思維對于所有工程領域的技術人員變得如此重要。這主要是全球范圍的技術進步所帶來的壓力,競爭已經(jīng)是在全球范圍了。發(fā)明創(chuàng)造是每個工程技術人員的夢想,而創(chuàng)新思維是發(fā)明創(chuàng)造的第一步。創(chuàng)新思維是我們大腦在產(chǎn)生新思想或新概念的一個過程,也可以是對現(xiàn)存思想和概念新的延續(xù)。在電子工程領域,F(xiàn)PGA在培養(yǎng)和教育新一代工程技術人員的創(chuàng)新思維中扮演著重要角色。   ICChin
  • 關鍵字: ICChina  FPGA  

FPGA芯片在編程器燒錄器里的應用

  •   摘要:FPGA的IO可編程,這給邏輯設計和PCB設計帶來一定的靈活性和獨立性。在編程器的硬件實現(xiàn)中,F(xiàn)PGA就是充當一個“千手觀音”的角色,為邏輯設計和PCB設計鋪路架橋,靈活實現(xiàn)各種功能。   FPGA是一種“半定制”的芯片,其中一個特性就是IO口可編程,這個特性對編程器能與各類封裝芯片互連有很大幫助作用。   MCU的管腳功能都是固定的,與外部接口通常使用IO口或者總線連接。普通IO口其實本質(zhì)就是寄存器,這些寄存器都有一個相應的地址,操作IO口就
  • 關鍵字: FPGA  燒錄器  

零基礎學FPGA (二十五)必會! 從靜態(tài)時序分析到SDRAM時序收斂(下篇)

  •   七、SDRAM工作時鐘相位偏移計算   從上篇文章中我們知道,我們的數(shù)據(jù)是要經(jīng)過一定的延時才會到達目標器件的,這個延時也就是相對于源寄存器的時鐘發(fā)射沿的時間延時,數(shù)據(jù)在源寄存器時鐘的上升沿到來時輸出,經(jīng)過FPGA的走線,PCB走線等,到達目標寄存器的數(shù)據(jù)端口時會有一定的延時,而這個數(shù)據(jù)要想被目標器件的目的寄存器鎖存,那么,目的寄存器的鎖存時鐘應該盡量在數(shù)據(jù)的有效窗口內(nèi)才能確保數(shù)據(jù)被捕獲成功。所謂數(shù)據(jù)的有效窗口,就是數(shù)據(jù)在兩次變化之間的中間部分,也是數(shù)據(jù)最穩(wěn)定的部分。   所以,要想將數(shù)據(jù)正確捕獲,
  • 關鍵字: FPGA   SDRAM  

零基礎學FPGA (二十四)必會! 從靜態(tài)時序分析到SDRAM時序收斂(上篇)

  •   下面我們進入正題,今天我們講時序   一、從靜態(tài)時序分析說起   我理解的靜態(tài)時序分析,就是我們在不加激勵的情況下,通過對電路進行時序的延遲計算,預計電路的工作流程,對電路提出我們需要的一些約束條件,比如我們需要從A寄存器到B寄存器的延遲不能大于10ns,如果我們不添加時序約束,綜合工具可能會有好幾條路徑,按照它自己的要求來布局布線,那么從A寄存器到B寄存器的時間就有可能是20ns或者15ns之類的路徑,而我們需要的是不能大于10ns,因此,我們需要添加時序約束,再根據(jù)特定的時序模型,使我們的系統(tǒng)
  • 關鍵字: FPGA  SDRAM  

小梅哥和你一起深入學習FPGA之PS2鍵盤驅(qū)動

  •   在我們的電子系統(tǒng)中,當需要用到大量的按鍵輸入時,普通的獨立按鍵和矩陣鍵盤已經(jīng)無法滿足我們的輸入需求,這個時候,我們需要使用一種功能更加強大的鍵盤,來幫助我們輸入更多的信息。在pc機上,我們經(jīng)常使用104鍵的鍵盤,這種鍵盤與pc機的接口,可分為USB接口和PS2接口,我們FPGA要實現(xiàn)USB接口比較困難,因為USB的接口線路,不是標準的TTL電平,而PS2接口,則使用標準的TTL電平,那么我們今天就使用FPGA來解碼驅(qū)動一個采用PS2接口的pc機鍵盤,用這個鍵盤來擴展我們FPGA的輸入系統(tǒng),以使我們能夠
  • 關鍵字: FPGA  PS2  

最新生物芯片掃描儀位置檢測系統(tǒng)設計,含硬件、軟件、仿真結(jié)果

  •   引言   生物芯片是20世紀末隨“人類基因組計劃”的研究和發(fā)展而產(chǎn)生的一項高新技術,是人們高效地大規(guī)模獲取生物信息的有效手段。目前大部分生物芯片采用熒光染料標記待測樣品分子。生物芯片掃描儀用激光激發(fā)熒光染料,通過對激發(fā)點的成像,檢測一個點;結(jié)合生物芯片X-Y二維精密掃描臺上移動,實現(xiàn)對整片的掃描。X-Y二維掃描臺的位置檢測精度直接影響著掃描分辨率——生物芯片掃描儀性能的關鍵參數(shù)。基于傳統(tǒng)的數(shù)字電路的生物芯片掃描儀中X-Y二維掃描臺的位置檢測電路存在計數(shù)
  • 關鍵字: 生物芯片  FPGA  

零基礎學FPGA (二十三) SDR SDRAM(架構(gòu)篇)

  •   今天我們來講的是SDRAM的架構(gòu)以及設計,這也是小墨第一次接觸架構(gòu),也談不上給大家講,就是把我理解的當做一個筆記分享給大家,有什么錯誤也請積極指正,畢竟我也是沒有老師教,也是自己摸索的,難免有些不合理的地方。   一、SDRAM 工作部分   1、上電初始化        我們先來看第一部分,上電初始化。上電初始化我們知道,上電之后我們需要等待200us的穩(wěn)定期,這段時間我們可以用一個定時器來計數(shù),這沒什么問題,然后進入的是預充電部分,這個時候,預充電的時候,sdram_cmd
  • 關鍵字: FPGA  SDRAM  

讓機器人眼明腦快的奧秘:嵌入式視覺系統(tǒng)

  • 新一代工業(yè)機器人的核心特征是智能化,實現(xiàn)工業(yè)機器人智能化,就必須讓機器人擁有明亮的“雙眸”和靈活的“大腦”。
  • 關鍵字: 機器人  FPGA  
共6998條 126/467 |‹ « 124 125 126 127 128 129 130 131 132 133 » ›|

cpld/fpga介紹

您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473