- 學好FPGA應該要具備的知識-閱讀本文的人群:熟悉數(shù)字電路基本知識(如加法器、計數(shù)器、RAM等),熟悉基本的同步電路設(shè)計方法,熟悉HDL語言,對FPGA的結(jié)構(gòu)有所了解,對FPGA設(shè)計流程比較了解。
- 關(guān)鍵字:
FPGA 同步電路
- 解密業(yè)界首款16nm產(chǎn)品核心技術(shù)-以賽靈思 20nm UltraScale 系列的成功為基礎(chǔ),賽靈思現(xiàn)又推出了全新的 16nm UltraScale+ 系列 FPGA、3D IC 和 MPSoC,憑借新型存儲器、3D-on-3D 和多處理SoC(MPSoC)技術(shù),再次領(lǐng)先一代提供了遙遙領(lǐng)先的價值優(yōu)勢。
- 關(guān)鍵字:
賽靈思 FPGA 16nm制程
- FPGA實戰(zhàn)開發(fā)技巧(13)-基于IP的設(shè)計已成為目前FPGA設(shè)計的主流方法之一,本章首先給出IP的定義,然后以FFT IP核為例,介紹賽靈思IP核的應用。
- 關(guān)鍵字:
FPGA 賽靈思 IP核
- FPGA實戰(zhàn)開發(fā)技巧(12)-在大規(guī)模設(shè)計的調(diào)試應該按照和設(shè)計理念相反的順序,從底層測試,主要依靠ChipScope Pro 工具。下面主要介紹ChipScope Pro、FPGA Editor 組件的使用方法。
- 關(guān)鍵字:
FPGA Xilinx
- FPGA實戰(zhàn)開發(fā)技巧(11)-在串行模式下,需要微處理器或微控制器等外部主機通過同步串行接口將配置數(shù)據(jù)串行寫入FPGA芯片,其模式選擇信號M[2:0]=3’b111
- 關(guān)鍵字:
FPGA 賽靈思
- FPGA中的多時鐘域設(shè)計-在一個SOC設(shè)計中,存在多個、獨立的時鐘,這已經(jīng)是一件很平常的事情了。大多數(shù)的SOC器件都具有很多個接口,各個接口標準都可能會使用完全不同的時鐘頻率。
- 關(guān)鍵字:
FPGA 多時鐘域
- 組合運用多種智能I/O規(guī)劃工具能使引腳分配過程變輕松-對于需要在PCB板上使用大規(guī)模FPGA器件的設(shè)計人員來說,I/O引腳分配是必須面對的眾多挑戰(zhàn)之一。
- 關(guān)鍵字:
賽靈思 FPGA
- FPGA與單片機實現(xiàn)數(shù)據(jù)串行通信的解決方案-本文針對由FPGA構(gòu)成的高速數(shù)據(jù)采集系統(tǒng)數(shù)據(jù)處理能力弱的問題,提出FPGA與單片機實現(xiàn)數(shù)據(jù)串行通信的解決方案。
- 關(guān)鍵字:
FPGA 串行通信
- FPGA與DSPs高速互聯(lián)的方案-DSP與FPGA高速的數(shù)據(jù)傳輸有三種常用接口方式: EMIF, HPI 和 McBSP 方式。而采用 EMIF 接口方式, 利用 FPGA ( 現(xiàn)場可編程邏輯門陣列) 設(shè)計 FIFO的接口電路,即可實現(xiàn)高速互聯(lián)。
- 關(guān)鍵字:
FPGA DSPs
- FPGA設(shè)計中對輸入信號的處理-一般來說,在全同步設(shè)計中,如果信號來自同一時鐘域,各模塊的輸入不需要寄存。只要滿足建立時間,保持時間的約束,可以保證在時鐘上升沿到來時,輸入信號已經(jīng)穩(wěn)定,可以采樣得到正確的值。
- 關(guān)鍵字:
FPGA 全同步設(shè)計
- 3系列FPGA中使用LUT構(gòu)建分布式RAM(4)-前面講了分布式RAM的方方面面,下面以RAM_16S為例,分別給出其在VHDL和Verilog HDL下面的模板代碼(在ISE Project Navigator中選擇 Edit--- Language Templates,然后選擇VHDL 或者Verilog, 最后是Synthesis Templates --- RAM,在中也有具體調(diào)用過程的描述)
- 關(guān)鍵字:
FPGA LUT RAM
- 3系列FPGA中使用LUT構(gòu)建分布式RAM(3)-前面簡要介紹了Spartan-3系列FPGA中分布式RAM的基本特性。為什么不從更高級的Virtex系列入手呢?我仔細看了一下各個系列的介紹、對比,Spartan系列基本就是Virtex系列的精簡版,其基本原理是一樣的,所以從簡單的入手來融會貫通未嘗不是一個好辦法。
- 關(guān)鍵字:
FPGA LUT RAM
- 3系列FPGA中使用LUT構(gòu)建分布式RAM(1)-在賽靈思Spartan-3、3E等系列的FPGA中,其邏輯單元CLB中一般含有不同數(shù)量的單端口RAM(SRAM)或者雙端口RAM(DRAM),這里的“單”或者“雙”是由我們開發(fā)人員定義的。
- 關(guān)鍵字:
FPGA LUT RAM
- 3系列FPGA中使用LUT構(gòu)建分布式RAM(2)-帶有異步寫/同步讀的SRAM,其中的同步讀取可以使用與分布式RAM相關(guān)聯(lián)的觸發(fā)器實現(xiàn)。
- 關(guān)鍵字:
FPGA LUT RAM
- 工程師對于有關(guān)FPGA項目的九大感言-要和人配合。以我們做硬件的工程師為例,測試的時候一般都需要軟件的配合,一個對硬件來說無比復雜的工作,可能在軟件工程師看來就是幾行簡單的代碼。
- 關(guān)鍵字:
FPGA
cpld/fpga介紹
您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。
創(chuàng)建詞條