首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> cpld-pci接口

基于雙DSP的磁軸承數(shù)字控制器容錯(cuò)設(shè)計(jì)

  • 摘    要:本文介紹了應(yīng)用于磁軸承的雙DSP熱備容錯(cuò)控制方案,該方案采用時(shí)鐘同步技術(shù),由總線表決模塊實(shí)現(xiàn)系統(tǒng)的容錯(cuò)處理,硬件判決模塊實(shí)現(xiàn)硬件故障判斷。由中心仲裁模塊根據(jù)兩判決模塊的結(jié)果進(jìn)行復(fù)雜的仲裁,并完成切換和完善的報(bào)警邏輯,從而提高了磁軸承控制系統(tǒng)的可靠性。關(guān)鍵詞:容錯(cuò);磁軸承; 控制器; CPLD; DSP引言電磁軸承(AMB)是利用可控電磁吸力將轉(zhuǎn)子懸浮起來的一種新型高性能軸承,具有無接觸、無摩擦、高速度、高精度、不需潤滑和密封等一系列特點(diǎn),在交通、超高速超精密加工
  • 關(guān)鍵字: CPLD  DSP  磁軸承  控制器  容錯(cuò)  

基于PCI總線的實(shí)時(shí)DVB碼流接收系統(tǒng)的硬件設(shè)計(jì)

  • 摘    要:本文介紹了基于PCI專用芯片PCI9054和CPLD的DVB碼流接收系統(tǒng)的硬件設(shè)計(jì)。該設(shè)計(jì)采用了PCI9054+CPLD的數(shù)字處理方案,并采用一種新的方法更高效地利用雙端口RAM,保證了高速、大容量數(shù)據(jù)流的實(shí)時(shí)處理。關(guān)鍵詞:DVB;PCI;CPLD;雙端口RAM;WDM模式  前言通過PC接收DVB(數(shù)字視頻廣播)碼流已成為一項(xiàng)新的多媒體數(shù)據(jù)接收技術(shù)。因此,設(shè)計(jì)基于PC平臺的DVB碼流接收卡,是數(shù)字廣播電視發(fā)展的需要。由于DVB傳輸流的平均傳輸速率為6
  • 關(guān)鍵字: CPLD  DVB  PCI  WDM模式  雙端口RAM  存儲(chǔ)器  

用CPLD實(shí)現(xiàn)Gollmann密鑰流發(fā)生器

  • 摘    要:本文根據(jù)Gollmann密鑰流發(fā)生器的原理和偽隨機(jī)序列產(chǎn)生的程序,利用VHDL語言和CPLD,設(shè)計(jì)出Gollmann密鑰流發(fā)生器。該發(fā)生器滿足一般的加密要求,可以保護(hù)信息傳輸?shù)陌踩jP(guān)鍵詞:Gollmann ;VHDL ;CPLD;偽隨機(jī)序列引言對通信數(shù)據(jù)進(jìn)行加密的方法可分為兩大類:軟加密和硬加密。其中硬加密具有加密強(qiáng)度大、可靠性高等特點(diǎn)。本文根據(jù)流密碼發(fā)生器原理,用CPLD設(shè)計(jì)出了Gollmann流密碼發(fā)生器。原理密碼安全的偽隨機(jī)序列發(fā)生器用于流密碼時(shí)十分理想
  • 關(guān)鍵字: CPLD  Gollmann  VHDL  偽隨機(jī)序列  

CPLD器件的在系統(tǒng)動(dòng)態(tài)配置

  • 介紹一種利用微控制器動(dòng)態(tài)配置CPLD器件的方法。將配置文件存放在存儲(chǔ)器中,配置文件中的控制代碼驅(qū)動(dòng)在微處理器中運(yùn)行的配置引擎;將配置文件中的配置信息通過JTAG口移入CPLD,實(shí)現(xiàn)器件的動(dòng)態(tài)配置
  • 關(guān)鍵字: CPLD  器件  動(dòng)態(tài)配置  系統(tǒng)    

低壓CPLD EPM7512A的混合電壓系統(tǒng)設(shè)計(jì)

  • 較詳細(xì)地闡述不同邏輯電平的接口原理。以低壓CPLD EPM7512A為例,給出在混合電壓系統(tǒng)中的具體設(shè)計(jì)方案。
  • 關(guān)鍵字: 7512A  CPLD  7512  EPM    

基于CPLD的三相多波形函數(shù)發(fā)生器設(shè)計(jì)

  • 介紹了基于可編程邏輯器件CPLD和直接數(shù)字頻率合成技術(shù)(DDS)的三相多波形函數(shù)發(fā)生器的基本原理,并在此基礎(chǔ)上給出了基于CPLD的各模塊設(shè)計(jì)方法及其VHDL源程序。
  • 關(guān)鍵字: CPLD  三相  多波形  函數(shù)發(fā)生器    

CPLD在遠(yuǎn)程多路數(shù)據(jù)采集系統(tǒng)中的應(yīng)用

  • 采用VHDL語言和圖形輸入設(shè)計(jì)方法,給出了用CPLD在遠(yuǎn)程多路數(shù)據(jù)采集系統(tǒng)中實(shí)現(xiàn)地址譯碼、串口擴(kuò)展、模塊測試、模數(shù)轉(zhuǎn)換以及高位數(shù)據(jù)處理等功能的具體方法,同時(shí)簡要介紹了遠(yuǎn)程多路數(shù)據(jù)采集系統(tǒng)的工作原理及軟、硬件框架。
  • 關(guān)鍵字: CPLD  遠(yuǎn)程  多路數(shù)據(jù)采集  系統(tǒng)    

基于CPLD/FPGA的半整數(shù)分頻器的設(shè)計(jì)

  • 簡要介紹了CPLD/FPGA器件的特點(diǎn)和應(yīng)用范圍,并以分頻比為2.5的半整數(shù)分頻器的設(shè)計(jì)為例,介紹了在MAX+plus II開發(fā)軟件下,利用VHDL硬件描述語言以及原理圖的輸入方式來設(shè)計(jì)數(shù)字邏輯電路的過程和方法。
  • 關(guān)鍵字: CPLD  FPGA  整數(shù)  分頻器    

零功耗超快速CPLD器件ispMACH4000Z及其應(yīng)用

  • 介紹了萊迪思半導(dǎo)體公司推出的零功耗超快速復(fù)雜中編程邏輯器件ispMACH4000Z的特征、結(jié)構(gòu)和原理。
  • 關(guān)鍵字: ispMACH  4000Z  CPLD  4000    

用CPLD實(shí)現(xiàn)單片機(jī)讀寫模塊

  • 介紹實(shí)現(xiàn)單片機(jī)與Xilinx公司XC9500系列可編程邏輯器件的讀寫邏輯功能模塊的接口設(shè)計(jì),以及Xilinx公司的XC9500系列可編程邏輯器件的開發(fā)流程。
  • 關(guān)鍵字: CPLD  單片機(jī)  讀寫模塊    

用CPLD控制曼徹斯特編解碼器

  • 討論如何使用CPLD實(shí)現(xiàn)單片機(jī)與曼徹斯特編解碼器的接口。
  • 關(guān)鍵字: CPLD  曼徹斯特  編解碼器    

CPLD器件在時(shí)間統(tǒng)一系統(tǒng)中的應(yīng)用

CPLD在多路高速同步數(shù)據(jù)采集系統(tǒng)中的應(yīng)用

  • 采用VHDL語言設(shè)計(jì),用CPLD控制模/數(shù)轉(zhuǎn)換電路,完成多路模擬輸入的高速同步數(shù)/模轉(zhuǎn),具有容錯(cuò)和自檢能力。
  • 關(guān)鍵字: CPLD  多路  同步數(shù)據(jù)采集  系統(tǒng)    

I2C器件接口IP核的CPLD設(shè)計(jì)

  • 根據(jù)單片機(jī)I2C串行擴(kuò)展的特點(diǎn),在EDA軟件MaxplusII的環(huán)境下,利用AHDL語言,建立IP核。
  • 關(guān)鍵字: CPLD  I2C  器件  接口    

基于CPLD的高壓電力線FSK MODEM設(shè)計(jì)

  • 介紹應(yīng)用CPLD實(shí)現(xiàn)非標(biāo)準(zhǔn)的FSK MODEM的設(shè)計(jì)方法;探討如何優(yōu)化算法和改良電路來減少系統(tǒng)的誤碼率,并給出應(yīng)用電路。
  • 關(guān)鍵字: MODEM  設(shè)計(jì)  FSK  力線  CPLD  高壓電  基于  
共788條 52/53 |‹ « 44 45 46 47 48 49 50 51 52 53 »
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473