EEPW首頁(yè) >>
主題列表 >>
dds
dds 文章 進(jìn)入dds技術(shù)社區(qū)
用于AD9834 波形發(fā)生器(DDS)的幅度控制電路
- 電路功能與優(yōu)勢(shì) 圖 1所示電路提供一種簡(jiǎn)單的方法, 可控制 75 MHz低功耗(20 mW)波形發(fā)生器(DDS) AD9834的 ...
- 關(guān)鍵字: 實(shí)驗(yàn)室電路 AD9834 DDS
基于DDS的無(wú)線數(shù)據(jù)傳輸系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)
- DDS 技術(shù)是近幾年來(lái)迅速發(fā)展的頻率合成技術(shù), 它采用全數(shù)字化的技術(shù), 具有集成度高、體積小、相對(duì)帶寬寬、頻率分辨率高、跳頻時(shí)間短、相位連續(xù)性好、可以寬帶正交輸出、可以外加調(diào)制的優(yōu)點(diǎn), 并方便與控制器接口構(gòu)
- 關(guān)鍵字: 設(shè)計(jì) 實(shí)現(xiàn) 傳輸系統(tǒng) 數(shù)據(jù) DDS 無(wú)線 基于
基于FPGA和DDS技術(shù)的任意波形發(fā)生器設(shè)計(jì)
- 摘要:根據(jù)現(xiàn)代電子系統(tǒng)對(duì)信號(hào)源的頻率穩(wěn)定度、準(zhǔn)確度及分辨率越來(lái)越高的要求,結(jié)合直接數(shù)字式頻率合成器(DDS)的優(yōu)點(diǎn),利用FPGA芯片的可編程性和實(shí)現(xiàn)方案易改動(dòng)的特點(diǎn),提出了一種基于FPGA和DDS技術(shù)的任意波形發(fā)生器
- 關(guān)鍵字: FPGA DDS 任意波形發(fā)生器
一種基于DDS和Qt的“所見(jiàn)即所得”波形發(fā)生器
- 提出一種基于直接數(shù)字頻率合成(DDS)技術(shù)和Qt鳊程的任意波形發(fā)生器(AWG)的整體設(shè)計(jì)方案。完成了DDS在FPGA中的硬件修改設(shè)計(jì)以及在Linux環(huán)境下Qt程序的軟件設(shè)計(jì)和內(nèi)核驅(qū)動(dòng)程序的開(kāi)發(fā),并給出實(shí)驗(yàn)結(jié)果。實(shí)驗(yàn)結(jié)果表明:通過(guò)觸摸筆繪制任意波形,即可產(chǎn)生與所繪波形在時(shí)間和電壓上均相同的實(shí)際電信號(hào),達(dá)到“所見(jiàn)即所得”的效果,以滿足各種測(cè)試和試驗(yàn)的要求。
- 關(guān)鍵字: DDS 波形發(fā)生器
DDS的調(diào)頻信號(hào)發(fā)生器的硬件設(shè)計(jì)與仿真
- DDS(直接數(shù)字頻率合成器)具有相位變換連續(xù)、頻率轉(zhuǎn)換速度快、頻率分辨率高、相位噪聲低、頻率穩(wěn)定度高、集 ...
- 關(guān)鍵字: DDS
直接數(shù)字頻率合成DDS原理及基于FPGA的實(shí)現(xiàn)
- 直接數(shù)字頻率合成技術(shù)(DirectDigitalSynthesis,DDS)是一種從相位概念出發(fā)直接合成所需要的波形的新的...
- 關(guān)鍵字: DDS FPGA 數(shù)字通信系統(tǒng)
一種基于DDS的電路板檢測(cè)儀信號(hào)源設(shè)計(jì)
- 0引言某型導(dǎo)彈測(cè)試設(shè)備電路板檢測(cè)儀主要完成該測(cè)試設(shè)備的電路板的故障檢測(cè)。該檢測(cè)系統(tǒng)要求激勵(lì)...
- 關(guān)鍵字: DDS 信號(hào)源 電路板檢測(cè)儀 FPGA
FPGA的DDS調(diào)頻信號(hào)研究與實(shí)現(xiàn)
- 1 引言 直接數(shù)字頻率合成器(DDS)技術(shù),具有頻率切換速度快,很容易提高頻率分辨率、對(duì)硬件要求低、可編程全數(shù)字化便于單片集成、有利于降低成本、提高可靠性并便于生產(chǎn)等優(yōu)點(diǎn)。目前各大芯片制造廠商都相繼
- 關(guān)鍵字: FPGA DDS 調(diào)頻信號(hào)
基于FPGA及DDS技術(shù)的USM測(cè)試電源的設(shè)計(jì)
- 超聲波電機(jī)的運(yùn)轉(zhuǎn)需要一個(gè)兩相相差90°(或可調(diào))的高頻交流信號(hào)源。本方案采用DDS技術(shù)的設(shè)計(jì)思路,用VHDL硬件描述語(yǔ)言對(duì)FPGA器件編程產(chǎn)生了兩相四路高頻信號(hào)。該信號(hào)經(jīng)過(guò)驅(qū)動(dòng)隔離電路施加于H橋逆變器中,在電感的平滑作用下,生成了滿足USM測(cè)試要求的可調(diào)頻、調(diào)相、調(diào)幅的兩相高頻交流信號(hào)源,成功地對(duì)USM45電機(jī)進(jìn)行了驅(qū)動(dòng)測(cè)試。該電路可用于研究超聲波電機(jī)的運(yùn)行狀態(tài)的研究及獲取其最佳工作點(diǎn)參數(shù)。
- 關(guān)鍵字: 測(cè)試 電源 設(shè)計(jì) USM 技術(shù) FPGA DDS 基于
基于DDS和FPGA技術(shù)的高動(dòng)態(tài)擴(kuò)頻信號(hào)源的研究
- 提出一種基于DDS和FPGA技術(shù)的高動(dòng)態(tài)擴(kuò)頻仿真信號(hào)源的實(shí)現(xiàn)方案。采用了DDS技術(shù)的芯片AD9854和AD9850,能夠模擬多普勒頻移,實(shí)現(xiàn)高動(dòng)態(tài)環(huán)境仿真。載波中心頻率變化范圍達(dá)到100kHz,變化率1.8kHz/s。
- 關(guān)鍵字: FPGA DDS 動(dòng)態(tài) 擴(kuò)頻
dds介紹
DDS的簡(jiǎn)單介紹
DDS同 DSP(數(shù)字信號(hào)處理)一樣,是一項(xiàng)關(guān)鍵的數(shù)字化技術(shù)。DDS是直接數(shù)字式頻率合成器(Direct Digital Synthesizer)的英文縮寫(xiě)。與傳統(tǒng)的頻率合成器相比,DDS具有低成本、低功耗、高分辨率和快速轉(zhuǎn)換時(shí)間等優(yōu)點(diǎn),廣泛使用在電信與電子儀器領(lǐng)域,是實(shí)現(xiàn)設(shè)備全數(shù)字化的一個(gè)關(guān)鍵技術(shù)。
一塊DDS芯片中主要包括頻率控制寄存器、高速相位累加器和正弦計(jì)算 [ 查看詳細(xì) ]
相關(guān)主題
熱門(mén)主題
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473