dds 文章 進入dds技術社區(qū)
精確控制DDS輸出信號幅度的一種新方法
- DDS技術作為一種先進的直接數字頻率合成技術,用數字控制的方法從一個頻率基準源產生多種頻率,具有高可靠性、高集成度、高頻率分辨率及頻率變化快、控制靈活等特點,在通信與儀表領域得到了廣泛的應用。采用DDS芯片制作的信號源,輸出信號的頻率和幅度都可由微機來精確控制,調節(jié)非常方便,常用的幅度調節(jié)方法是在DDS輸出端加數字增益控制電路,或者通過改變DAC的參考電壓或編程電阻來實現(xiàn)。本文介紹一種新的幅度控制方法,通過控制DDS的DAC滿刻度電流的大小來實現(xiàn)對輸出幅度的調節(jié),能夠保證DDS的無雜散動態(tài)輸出范圍(S
- 關鍵字: 單片機 DDS 數字頻率 SFDR D/A 轉換器
基于高性能DDS芯片AD9959的超寬帶步進頻率探地雷達設計
- 0 引 言 探地雷達是近10年迅速發(fā)展起來的一種無損探測新技術,它具有探測速度快、高空間分辨率、對目標的三維電磁特征敏感、可實現(xiàn)連續(xù)透視掃描以及二維彩色圖像實時顯示等優(yōu)點,目前已在工程勘察、水利隱患探測、工程質量檢測、地下管網探測以及考古等領域得到了廣泛應用。 隨著雷達技術的迅速發(fā)展,人們對雷達信號的要求也越來越高。高精度、高掃描率、高抗干擾性、低截獲率成為人們追求的目標。滿足這種需求除了靠產生復雜的雷達波形外,還需要在雷達系統(tǒng)中應用高性能的器件。 直接數字頻率合成方法具有傳統(tǒng)方法所
- 關鍵字: 雷達 無損探測 DDS GPR
基于FPGA的QPSK信號源的設計與實現(xiàn)
- 前言 調相脈沖信號可以獲得較大的壓縮比,它作為一種常用的脈沖壓縮信號,在現(xiàn)代雷達及通信系統(tǒng)中獲得了廣泛應用。隨著近年來軟件無線電技術和電子技術的發(fā)展,DDS(直接數字頻率合成)用于實現(xiàn)信號產生的應用越來越廣。DDS技術從相位的概念出發(fā)進行頻率合成,它采用數字采樣存儲技術,可以產生點頻、線性調頻、ASK、PSK及FSK等各種形式的信號,其幅度和相位一致性好,具有電路控制簡單、相位精確、頻率分辨率高、頻率切換速度快、輸出信號相位噪聲低、易于實現(xiàn)全數字化設計等突出優(yōu)點。 目前,DDS的ASIC芯片如
- 關鍵字: FPGA 信號源 ASIC QPSK DDS
在實時分布嵌入式應用平臺上進行設計與調試
- 實時系統(tǒng)設計師和嵌入式軟件開發(fā)工程師對獨立的或者與嵌入式系統(tǒng)關聯(lián)不大的設計、開發(fā)和調試工具與技術都非常熟悉。他們通常在設計階段使用UML,在開發(fā)階段使用IDE,在集成與調試階段使用調試器和邏輯分析器(位于其它工具之中)。 過去相互連接的節(jié)點通常只有幾個,且每個節(jié)點之間的功能劃分非常明晰,但隨著嵌入式系統(tǒng)之間互聯(lián)的普遍化,如今常常是幾十個甚至數百個節(jié)點都共同分擔著一些邏輯應用功能。 事實上,隨著實時系統(tǒng)與企業(yè)系統(tǒng)之間聯(lián)系越來越緊密,這種分布式系統(tǒng)在操作系統(tǒng)和執(zhí)行處理器方面的差異越來越顯著。本
- 關鍵字: 嵌入式 軟件測試 分布式系統(tǒng)開發(fā) 實時分布式系統(tǒng)開發(fā) QoS DDS
基于DDS的鎖相頻率合成器設計
- 采用DDS內插PLL混頻,即DDS輸出與PLL反饋回路中的壓控振蕩器(VCO)輸出混頻,相當于用DDS取代多環(huán)頻率臺成器中的低(細)頻率子環(huán),電路結構簡單,在頻率轉換速度、分辨率等方面性能優(yōu)良,并且不存在DDS相噪與雜散惡化的問題。本文提出基于該思想的一種VHF段頻率合成器設計。
- 關鍵字: DDS,鎖相頻率合成器
基于dds的快速跳頻頻率合成器的設計
- 介紹了直接數字頻率合成(DDS)技術的工作原理及特點,并給出了基于DDS設計快速跳頻頻率合成器的方案。
- 關鍵字: 跳頻,DDS, AD9952, SPI
基于DDS的鎖相頻率合成器設計
- 采用DDS內插PLL混頻,即DDS輸出與PLL反饋回路中的壓控振蕩器(VCO)輸出混頻,相當于用DDS取代多環(huán)頻率臺成器中的低(細)頻率子環(huán),電路結構簡單,在頻率轉換速度、分辨率等方面性能優(yōu)良,并且不存在DDS相噪與雜散惡化的問題。本文提出基于該思想的一種VHF段頻率合成器設計。
- 關鍵字: DDS,鎖相頻率合成器
基于DDS的鎖相頻率合成器設計
- 1 引 言 現(xiàn)代頻半合成源對頻率精度、分辨率、轉換時間和頻譜純度等指標提出了越來越高的要求。甚高頻(VHF)頻率合成器通常采用多鎖相環(huán)路(PLL)結構,多環(huán)合成器將單環(huán)中的巨大分頻比用多個環(huán)路來負擔,同時各環(huán),尤其足主環(huán)的鑒相頻率大幅度提高,從而滿足了鑒相頻率高、分頻比小和分辨率高等要求。但是由于多環(huán)組合的固有特性,尤其是分辨率每提高1個數量級,就要增加一級子環(huán)路,使得其頻率轉換速度低、線路復雜、可靠性差。 直接數字式頻率合成技術(DDS)的頻率分辨率高、頻率轉換速度快。DDS/PLL混合
- 關鍵字: DDS 鎖相頻率 合成器 模擬IC
dds介紹
DDS的簡單介紹
DDS同 DSP(數字信號處理)一樣,是一項關鍵的數字化技術。DDS是直接數字式頻率合成器(Direct Digital Synthesizer)的英文縮寫。與傳統(tǒng)的頻率合成器相比,DDS具有低成本、低功耗、高分辨率和快速轉換時間等優(yōu)點,廣泛使用在電信與電子儀器領域,是實現(xiàn)設備全數字化的一個關鍵技術。
一塊DDS芯片中主要包括頻率控制寄存器、高速相位累加器和正弦計算 [ 查看詳細 ]
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473