首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> dds

簡述DDS原理及其基于FPGA的實現(xiàn)

  • DDS同 DSP(數(shù)字信號處理)一樣,是一項關(guān)鍵的數(shù)字化技術(shù)。DDS是直接數(shù)字式頻率合成器(Direct Digital Synthesizer)的英文縮寫。與傳統(tǒng)的頻率合成器相比,DDS具有低成本、低功耗、高分辨率和快速轉(zhuǎn)換時間等優(yōu)點,廣
  • 關(guān)鍵字: FPGA  DDS  原理    

經(jīng)改造的DDS功能用作波特率發(fā)生器

  • 一般情況下,可以用一個現(xiàn)有的振蕩器,為一個UART產(chǎn)生一個波特率時鐘。振蕩器頻率必須作分頻,而分頻會帶來波...
  • 關(guān)鍵字: DDS  波特率發(fā)生器  示波器  

基于DDS的高速定時同步方法

  • 摘要:定時同步是高速數(shù)據(jù)傳輸?shù)年P(guān)鍵技術(shù)也是難點問題。在對鎖相環(huán)數(shù)字化設計、DDS原理結(jié)構(gòu)和參數(shù)設計進行研究的基礎(chǔ)上,提出了一種基于DDS的高速定時同步方法,對該定時同步方法的原理結(jié)構(gòu)框圖進行了詳細的論述,對
  • 關(guān)鍵字: 同步  方法  定時  高速  DDS  基于  

基于DDS+PLL的跳頻信號源的設計

  • 航空通信設備包括短波通信、超短波通信設備,短波、超短波通信設備又分為常規(guī)通信方式和跳頻通信方式,跳頻通信因具有抗干擾性強、抗偵測能力好、頻譜利用率高和易于實現(xiàn)碼分多址等優(yōu)點被稱為無線電通信的“殺手
  • 關(guān)鍵字: 設計  信號源  PLL  DDS  基于  

DDS相關(guān)任意波形發(fā)生器的實現(xiàn)方案

  • 任意波形發(fā)生器( Arbit rary Waveform Generato r,AWG) 是一種多波型的信號發(fā)生器,它不僅能產(chǎn)生正弦波、指數(shù)波等常規(guī)波形,也可以表現(xiàn)出載波調(diào)制的多樣化,如:產(chǎn)生調(diào)頻、調(diào)幅、調(diào)相和脈沖調(diào)制等。更可以通過計算機
  • 關(guān)鍵字: DDS  任意波形發(fā)生器  實現(xiàn)方案    

周立功國網(wǎng)單相表DDS-GW解決方案

  • 新的智能電表標準對于智能電表的設計和生產(chǎn)提出新的要求。國網(wǎng)單相表DDS-GW解決方案因滿足新國網(wǎng)標準的要求而產(chǎn)生。該方案采用NXP公司低功耗LPC1100系列Cortex-M0微控制器作為主控芯片,完全按照國家電網(wǎng)公司智能電表
  • 關(guān)鍵字: DDS-GW  國網(wǎng)  單相表  方案    

基于DSP、DDS和ARM雷達中頻信號模擬器研究

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡家園
  • 關(guān)鍵字: DSP  DDS  ARM  雷達中頻信號  模擬器  

基于FPGA的DDS IP核設計

  • 摘要:以Altera公司的QuartusⅡ7.2作為開發(fā)工具,研究了基于FPGA的DDS IP核設計,并給出基于Signal TapⅡ嵌入式邏輯分析儀的仿真測試結(jié)果。將設計的DDS IP核封裝成為SOPC Builder自定義的組件,結(jié)合32位嵌入式CPU軟
  • 關(guān)鍵字: FPGA  DDS  IP核    

基于DDS技術(shù)的正弦交流信號源的設計

  • 摘要:以設計和實現(xiàn)可以進行功率輸出的正弦波信號源為目的,提出了一種基于DDS技術(shù),以單片機為控制核心、AD9850芯片為頻率合成器的正弦交流電流信號源的設計方法。該正弦交流電流信號源可以產(chǎn)生頻率穩(wěn)定且頻率范圍為
  • 關(guān)鍵字: 信號源  設計  交流  技術(shù)  DDS  基于  

基于流水線結(jié)構(gòu)的DDS多功能信號發(fā)生器設計

  • 摘要:在應用FPGA進行DDS系統(tǒng)設計過程中,選擇芯片的運行速度優(yōu)化和資源利用優(yōu)化常常是相互矛盾的,從發(fā)展趨勢和運算要求看,系統(tǒng)速度指標的意義比面積指標更趨重要?;诖?,介紹了一種流水線結(jié)構(gòu)來優(yōu)化傳統(tǒng)的相位累
  • 關(guān)鍵字: DDS  流水線結(jié)構(gòu)  多功能  信號發(fā)生器    

基于FPGA和DDS的數(shù)控信號源的設計與實現(xiàn)

  • 摘要 以FPGA為核心,根據(jù)DDS原理設計數(shù)控信號源,采用VHDL語言實現(xiàn)各功能模塊。該信號源可輸出正弦渡、方波和三角波,輸出信號的頻率以數(shù)控方式調(diào)節(jié),幅度連續(xù)可調(diào)。與傳統(tǒng)信號源相比,該信號源具有波形質(zhì)量好、精度
  • 關(guān)鍵字: 設計  實現(xiàn)  信號源  數(shù)控  FPGA  DDS  基于  

DDS函數(shù)信號發(fā)生器的優(yōu)點

  • 在電子行業(yè)的基礎(chǔ)設施和制造等領(lǐng)域,函數(shù)發(fā)生器都是有效的通用儀器。它可以生成不同頻率和幅度的大量信號,用來評估新電路的運行情況,代替時鐘信號,對新產(chǎn)品進行制造測試,及用于許多其它用途。自第一部正弦波發(fā)生
  • 關(guān)鍵字: DDS  函數(shù)信號發(fā)生器    

基于DDS的多通道信號源設計

  • 摘要:為滿足航空電子、雷達設備和通信系統(tǒng)等領(lǐng)域相對低相位噪聲、穩(wěn)定工作、高分辨率、快頻率轉(zhuǎn)換以及低功耗的通用信號源的需求,提出了一種采用高性能控制器C8051F020控制AD9959頻率合成芯片的設計方法和軟件設計流
  • 關(guān)鍵字: 設計  信號源  通道  DDS  基于  
共260條 7/18 |‹ « 5 6 7 8 9 10 11 12 13 14 » ›|

dds介紹

DDS的簡單介紹   DDS同 DSP(數(shù)字信號處理)一樣,是一項關(guān)鍵的數(shù)字化技術(shù)。DDS是直接數(shù)字式頻率合成器(Direct Digital Synthesizer)的英文縮寫。與傳統(tǒng)的頻率合成器相比,DDS具有低成本、低功耗、高分辨率和快速轉(zhuǎn)換時間等優(yōu)點,廣泛使用在電信與電子儀器領(lǐng)域,是實現(xiàn)設備全數(shù)字化的一個關(guān)鍵技術(shù)。   一塊DDS芯片中主要包括頻率控制寄存器、高速相位累加器和正弦計算 [ 查看詳細 ]
關(guān)于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473