首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> dp-cpld

基于CPLD內(nèi)部的反向器實(shí)現(xiàn)振蕩器應(yīng)用

  •   摘要:使用CPLD內(nèi)部的資源施密特觸發(fā)器和反相器,只需外加一個(gè)RC就可以設(shè)計(jì)出一個(gè)穩(wěn)定的振蕩器,為CPLD或外圍器件提供時(shí)鐘源。靈活方便的設(shè)計(jì)及低成本的特性,使之具有很好的產(chǎn)品商業(yè)使用價(jià)值。   關(guān)鍵字:CPLD;施密特觸發(fā)器;振蕩器   前言   電子技術(shù)的飛速發(fā)展,尤其是消費(fèi)類電子產(chǎn)品在成本、產(chǎn)品功能及品質(zhì)的更高要求,使消費(fèi)類電子產(chǎn)品的設(shè)計(jì)不是簡(jiǎn)單地要求設(shè)計(jì)出來(lái),而是要考慮低成本高品質(zhì)。 CPLD的成本低,占用PCB面積小,功耗低和靈活的后期可編程特性在嵌入式設(shè)計(jì)中得到越來(lái)越廣泛的應(yīng)用。
  • 關(guān)鍵字: CPLD  施密特觸發(fā)器  201009  

FPGA/CPLD狀態(tài)機(jī)的穩(wěn)定性設(shè)計(jì)

  • FPGA/CPLD狀態(tài)機(jī)的穩(wěn)定性設(shè)計(jì),  隨著大規(guī)模和超大規(guī)模FPGA/CPLD器件的誕生和發(fā)展,以HDL(硬件描述語(yǔ)言)為工具、FPGA/CPLD器件為載體的EDA技術(shù)的應(yīng)用越來(lái)越廣泛.從小型電子系統(tǒng)到大規(guī)模SOC(Systemonachip)設(shè)計(jì),已經(jīng)無(wú)處不在.在FPGA/CPLD設(shè)計(jì)中,狀
  • 關(guān)鍵字: 設(shè)計(jì)  穩(wěn)定性  狀態(tài)  FPGA/CPLD  

基于AVR和CPLD的高速數(shù)據(jù)采集系統(tǒng)

  • 為了提高數(shù)據(jù)采集卡的速度,同時(shí)降低成本,設(shè)計(jì)一種并行數(shù)據(jù)采集系統(tǒng),要求并行采集速度大于10 Mb/s。整個(gè)系統(tǒng)由AVR與CPLD控制實(shí)現(xiàn),通過(guò)MAXl308完成模數(shù)轉(zhuǎn)換,并設(shè)計(jì)搭建了其外圍電路。采用12路數(shù)據(jù)存儲(chǔ)模式存儲(chǔ)高速采集的數(shù)據(jù)。實(shí)驗(yàn)依據(jù)存儲(chǔ)要求搭建硬件電路并調(diào)試,示波器顯示的波形結(jié)果8組脈沖序列完全對(duì)齊,沒有出現(xiàn)時(shí)序混亂,同時(shí)并行處理過(guò)程中不相互影響,實(shí)現(xiàn)了低成本高速多路采集的設(shè)計(jì)要求。
  • 關(guān)鍵字: CPLD  AVR  高速數(shù)據(jù)  采集系統(tǒng)    

單片機(jī)和CPLD的望遠(yuǎn)鏡伺服控制器設(shè)計(jì)

  • 摘要:設(shè)計(jì)基于高速單片機(jī)C8051F120和CPLD的高精度大型望遠(yuǎn)鏡的伺服控制器,由單片機(jī)實(shí)現(xiàn)閉環(huán)控制算法、上位機(jī)通信和LCD顯示控制,CPLD實(shí)現(xiàn)增量式編碼器計(jì)數(shù)、電機(jī)驅(qū)動(dòng)波形發(fā)生以及I/O接口。該控制器可獨(dú)立進(jìn)行電機(jī)
  • 關(guān)鍵字: 單片機(jī)  CPLD  LCD  

一種基于CPLD的聲發(fā)射信號(hào)傳輸系統(tǒng)設(shè)計(jì)

  • 聲發(fā)射技術(shù)是光纖傳感技術(shù)和聲發(fā)射技術(shù)相結(jié)合的產(chǎn)物,是目前聲發(fā)射技術(shù)的發(fā)展趨勢(shì)。它將高靈敏度聲發(fā)射傳...
  • 關(guān)鍵字: CPLD  FPGA  信號(hào)傳輸  聲發(fā)射  

基于CPLD的臭氧電源控制系統(tǒng)的軟硬件設(shè)計(jì)

  •   臭氧發(fā)生器供電電源是臭氧發(fā)生器的重要組成部分,供電電源的電壓、頻率和波形是影響臭氧發(fā)生器效率的重要因素。發(fā)生器的結(jié)構(gòu)、氣源和冷卻系統(tǒng)確定后,電源系統(tǒng)的性能與品質(zhì)就成為影響發(fā)生器效率的關(guān)鍵。  1 系
  • 關(guān)鍵字: 軟硬件  設(shè)計(jì)  控制系統(tǒng)  電源  CPLD  臭氧  基于  

一種以CPLD為核心處理電路的數(shù)字電壓表設(shè)計(jì)

  • 設(shè)計(jì)了基于CPLD的數(shù)字電壓表,采用CPLD器件作為核心處理電路,用單片機(jī)進(jìn)行控制,能較好地減小外界干擾,提高分...
  • 關(guān)鍵字: CPLD  數(shù)字電壓表  單片機(jī)  

基于CPLD+DSP的實(shí)時(shí)數(shù)字圖像穩(wěn)定系統(tǒng)

  • 為了實(shí)現(xiàn)實(shí)時(shí)便攜式數(shù)字圖像穩(wěn)定系統(tǒng)的現(xiàn)場(chǎng)應(yīng)用,設(shè)計(jì)一種基于DSP C6416的實(shí)時(shí)數(shù)字圖像穩(wěn)定系統(tǒng)。該系統(tǒng)由CPLD進(jìn)行處理邏輯和視頻同步控制,通過(guò)兩個(gè)雙端口RAM作為數(shù)據(jù)輸入和輸出的高速緩存,將DSP上的4個(gè)Bank信號(hào)中的8位和RAM的32位接口間進(jìn)行數(shù)據(jù)轉(zhuǎn)換,并使用EDMA技術(shù)進(jìn)行數(shù)據(jù)傳輸。系統(tǒng)工作時(shí),通過(guò)對(duì)片內(nèi)Cache中數(shù)據(jù)區(qū)和程序區(qū)的合理分配,QDMA將于預(yù)處理處理數(shù)據(jù)讀入片內(nèi),達(dá)到高速處理的目的。最后討論了使用內(nèi)聯(lián)函數(shù)和線性流水技術(shù),加快算法軟件的執(zhí)行速度,實(shí)現(xiàn)高速實(shí)時(shí)圖像穩(wěn)定處理。
  • 關(guān)鍵字: CPLD  DSP  實(shí)時(shí)數(shù)字  圖像    

基于CPLD與μC/OS -Ⅱ的斷路器智能控制單元設(shè)計(jì)

  • 基于CPLD與μC/OS -Ⅱ的斷路器智能控制單元設(shè)計(jì),  本文介紹的智能控制單元采用數(shù)字信號(hào)處理器(DSP)及嵌入式實(shí)時(shí)操作系統(tǒng)完成各種數(shù)據(jù)的處理、通信和算法的設(shè)計(jì),而狀態(tài)量的采集和執(zhí)行信號(hào)輸出將由復(fù)雜可編程邏輯器(CPLD)完成,主要是基于CPLD內(nèi)部硬件電路結(jié)構(gòu)的可
  • 關(guān)鍵字: 單元  設(shè)計(jì)  智能控制  斷路器  CPLD  C/OS  基于  

基于DSP與CPLD的三相五電平變頻器PWM脈沖發(fā)生器

  • 基于DSP與CPLD的三相五電平變頻器PWM脈沖發(fā)生器,  1 引言  近年來(lái),多電平變換器成為電力電子研究的熱點(diǎn)之一,它主要面向中壓大功率的應(yīng)用場(chǎng)合。目前,有三種基本的多電平變換器拓?fù)浣Y(jié)構(gòu)[1]:①二極管箝位型;②飛跨電容型;③級(jí)聯(lián)型。  幾種拓?fù)浣Y(jié)構(gòu)各有其優(yōu)缺點(diǎn)
  • 關(guān)鍵字: PWM  脈沖  發(fā)生器  變頻器  電平  DSP  CPLD  三相五  基于  

基于CPLD/FPGA的CMI編碼設(shè)計(jì)與實(shí)現(xiàn)

  • 0引言CMI碼是傳號(hào)反轉(zhuǎn)碼的簡(jiǎn)稱,它是一種應(yīng)用于PCM四次群和光纖傳輸系統(tǒng)中的常用線路碼型,具有碼變...
  • 關(guān)鍵字: CPLD  FPGA  CMI編碼  

基于CPLD的壓電生物傳感器檢測(cè)電路設(shè)計(jì)

  • 介紹了一種基于復(fù)雜可編程邏輯器件(CPLD)的壓電生物傳感器檢測(cè)電路。該檢測(cè)電路以高性能CPLD(MAX7128)...
  • 關(guān)鍵字: FPGA  CPLD  生物傳感器  檢測(cè)電路  

基于 CPLD EPM570T100C5的通用直流調(diào)速模塊設(shè)計(jì)

  • 基于 CPLD EPM570T100C5的通用直流調(diào)速模塊設(shè)計(jì),本文針對(duì)常見調(diào)速應(yīng)用,采用可控硅做為調(diào)速元件,采用EPM570T100C5設(shè)計(jì)和實(shí)現(xiàn)了一個(gè)通用直流調(diào)速模塊,為實(shí)現(xiàn)遠(yuǎn)距離控制內(nèi)置了RS 485通信和簡(jiǎn)單通信協(xié)議。采用EPM570T100C5作為控制核心,電路簡(jiǎn)潔,輸出控制脈沖精確
  • 關(guān)鍵字: 調(diào)速  模塊  設(shè)計(jì)  直流  通用  CPLD  EPM570T100C5  基于  

基于CPLD器件設(shè)計(jì)的單穩(wěn)態(tài)電路

  • 基于CPLD器件設(shè)計(jì)的單穩(wěn)態(tài)電路,隨著電子技術(shù)特別是數(shù)字集成電路技術(shù)的迅猛發(fā)展,市面上出現(xiàn)了FPGA、CPLD等大規(guī)模數(shù)字集成電路,并且其工作速度和產(chǎn)品質(zhì)量不斷提高。利用大規(guī)模數(shù)字集成電路實(shí)現(xiàn)常規(guī)的單穩(wěn)態(tài)集成電路所實(shí)現(xiàn)的功能,容易滿足寬度、精
  • 關(guān)鍵字: 穩(wěn)態(tài)  電路  設(shè)計(jì)  器件  CPLD  基于  
共775條 35/52 |‹ « 33 34 35 36 37 38 39 40 41 42 » ›|

dp-cpld介紹

您好,目前還沒有人創(chuàng)建詞條dp-cpld!
歡迎您創(chuàng)建該詞條,闡述對(duì)dp-cpld的理解,并與今后在此搜索dp-cpld的朋友們分享。    創(chuàng)建詞條

熱門主題

DP-CPLD    樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473