dsp(數(shù)字信號(hào)處理) 文章 進(jìn)入dsp(數(shù)字信號(hào)處理)技術(shù)社區(qū)
基于DSP的加速度計(jì)的家用監(jiān)測(cè)設(shè)備設(shè)計(jì)
- 先進(jìn)的半導(dǎo)體技術(shù)正為體積越來越小、功能愈加強(qiáng)大的家用醫(yī)療設(shè)備的發(fā)展鋪平道路。對(duì)于病人來說,更小的便攜式設(shè)備帶來的好處是更容易進(jìn)行保健、更少去醫(yī)院以及進(jìn)一步降低醫(yī)療費(fèi)用。
- 關(guān)鍵字: DSP 家用監(jiān)測(cè) 加速度計(jì)
FPGA與DSP協(xié)同處理系統(tǒng)設(shè)計(jì)之:典型實(shí)例-整數(shù)DCT變換的設(shè)計(jì)與實(shí)現(xiàn)
- 本節(jié)旨在設(shè)計(jì)實(shí)現(xiàn)了視頻壓縮標(biāo)準(zhǔn)H.264算法中的整數(shù)DCT變換部分,幫助讀者了解并行流水設(shè)計(jì)技巧在算法優(yōu)化中的作用。
- 關(guān)鍵字: DSP 協(xié)同處理 FPGA 整數(shù)DCT變換 H.264
FPGA與DSP協(xié)同處理系統(tǒng)設(shè)計(jì)之:FPGA+DSP協(xié)同平臺(tái)的調(diào)試技巧和注意事項(xiàng)
- 作為雙芯片的協(xié)同系統(tǒng),調(diào)試的開始階段需要對(duì)每個(gè)芯片進(jìn)行單獨(dú)測(cè)試。這種情況下就需要避免另外一個(gè)芯片對(duì)調(diào)試產(chǎn)生影響,比較好的辦法就是讓它停止工作。
- 關(guān)鍵字: DSP 協(xié)同處理 FPGA 內(nèi)部邏輯分析儀 隔離調(diào)試
基于DSP的嵌入式導(dǎo)航計(jì)算機(jī)系統(tǒng)中CPLD器件軟件更新的實(shí)現(xiàn)
- 針對(duì)嵌入式導(dǎo)航計(jì)算機(jī)系統(tǒng)中CPLD器件軟件更新需求,提出了通過串行方式基于DSP的CPLD軟件更新方案,通過DSP的I/O口模擬CPLD的JTAG時(shí)序邏輯,將由串口接收到的CPLD配置信息文件,移入到其內(nèi)部邏輯中,從而實(shí)現(xiàn)軟件更新。分析研究了實(shí)現(xiàn)該方案需解決的硬件和軟件中的關(guān)鍵問題,設(shè)計(jì)實(shí)現(xiàn)了提出的CPLD器件軟件更新方案,并在實(shí)際的導(dǎo)航計(jì)算機(jī)系統(tǒng)中進(jìn)行了驗(yàn)證和應(yīng)用。
- 關(guān)鍵字: CPLD器件軟件更新 DSP JTAG
基于FPGA+DSP的智能車全景視覺系統(tǒng)
- 為實(shí)現(xiàn)智能車全景視覺系統(tǒng)的應(yīng)用研究平臺(tái),設(shè)計(jì)了一種基于FPGA+雙DSP的實(shí)時(shí)6通道數(shù)字圖像采集與處理系統(tǒng)。該系統(tǒng)由兩片F(xiàn)PGA與兩個(gè)DSP組成。第一個(gè)FPGA進(jìn)行多通道視覺圖像采集的同步控制、邏輯處理,第二片F(xiàn)PGA輔助DSP進(jìn)行海量圖像數(shù)據(jù)的高速并行處理。
- 關(guān)鍵字: 全景視覺系統(tǒng) FPGA+DSP 數(shù)字圖像采集與處理系統(tǒng)
基于FPGA和多DSP的高速視覺測(cè)量系統(tǒng)的研究
- 針對(duì)高速視覺測(cè)量系統(tǒng)數(shù)據(jù)處理速度快、數(shù)據(jù)處理量大的特點(diǎn),將FPGA技術(shù)與DSP技術(shù)相結(jié)合,研究了一種基于FPGA和多DSP的多通道并行處理的高速視覺測(cè)量系統(tǒng)。詳細(xì)介紹了FPGA技術(shù)與多DSP技術(shù)在數(shù)字圖像處理過程中的不同應(yīng)用、高速視覺測(cè)量系統(tǒng)的總體結(jié)構(gòu)以及各部分的工作原理。
- 關(guān)鍵字: 高速視覺測(cè)量系統(tǒng) DSP FPGA
基于FPGA的915 MHz射頻讀卡器設(shè)計(jì)
- 參照ISO/IEC 18000-6 Type B 協(xié)議設(shè)計(jì)了一款工作頻率為915 MHz的射頻讀卡器,采用FPGA完成協(xié)議中規(guī)定的數(shù)字信號(hào)處理,C8051F020單片機(jī)作為主控器。利用Verilog HDL硬件描述語言,搭建FPGA內(nèi)部各個(gè)小模塊及系統(tǒng)的驗(yàn)證平臺(tái),選用Altera公司Cyclone系列的EP1C6Q240C8芯片為目標(biāo)器件,使用Quartus II進(jìn)行綜合,并通過時(shí)序和功能驗(yàn)證。
- 關(guān)鍵字: 射頻讀卡器 數(shù)字信號(hào)處理 FPGA
用矢量信號(hào)分析儀檢測(cè)非線性失真(一)
- 移動(dòng)通信網(wǎng)絡(luò)所用功率放大器的一個(gè)關(guān)鍵性能參數(shù)為非線性失真。但過度的非線性失真會(huì)使誤碼率(BER)提高,導(dǎo)致移動(dòng)通信網(wǎng)絡(luò)中所傳輸?shù)恼Z音及數(shù)據(jù)信號(hào)質(zhì)量下降。
- 關(guān)鍵字: 矢量信號(hào)發(fā)生器 RMS DSP
dsp(數(shù)字信號(hào)處理)介紹
您好,目前還沒有人創(chuàng)建詞條dsp(數(shù)字信號(hào)處理)!
歡迎您創(chuàng)建該詞條,闡述對(duì)dsp(數(shù)字信號(hào)處理)的理解,并與今后在此搜索dsp(數(shù)字信號(hào)處理)的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)dsp(數(shù)字信號(hào)處理)的理解,并與今后在此搜索dsp(數(shù)字信號(hào)處理)的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473