首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> dsp+fpga

Verilog HDL基礎知識9之代碼規(guī)范示例

  • 2.Verilog HDL 代碼規(guī)范 模板示例//******************************************************** // //   Copyright(c)2016, ECBC  //   All rights reserved // //   File name    
  • 關鍵字: FPGA  verilog HDL  代碼規(guī)范  

Verilog HDL基礎知識9之代碼規(guī)范

  • 1.RTL CODE 規(guī)范1.1標準的文件頭在每一個版塊的開頭一定要使用統(tǒng)一的文件頭,其中包括作者名,模塊名,創(chuàng)建日期,概要,更改記錄,版權(quán)等必要信息。 統(tǒng)一使用以下的文件頭:其中*為必需的項目//******************************************************** // //   Copyright(c)2016, ECBC  //   All rights&nbs
  • 關鍵字: FPGA  verilog HDL  代碼規(guī)范  

詳解CPLD/FPGA架構(gòu)與原理

  • 可編程邏輯器件(Programmable Logic Device,PLD)起源于20世紀70年代,是在專用集成電路(ASIC)的基礎上發(fā)展起來的一種新型邏輯器件,是當今數(shù)字系統(tǒng)設計的主要硬件平臺,其主要特點就是完全由用戶通過軟件進行配置和編程,從而完成某種特定的功能,且可以反復擦寫。在修改和升級PLD時,不需額外地改變PCB電路板,只是在計算機上修改和更新程序,使硬件設計工作成為軟件開發(fā)工作,縮短了系統(tǒng)設計的周期,提高了實現(xiàn)的靈活性并降低了成本,因此獲得了廣大硬件工程師的青睞,形成了巨大的PLD產(chǎn)業(yè)規(guī)模
  • 關鍵字: CPLD  FPGA  架構(gòu)  

Verilog HDL基礎知識8之綜合語句

  • 可綜合語句1.要保證Verilog HDL賦值語句的可綜合性,在建模時應注意以下要點:2.不使用initial。3.不使用#10。4.不使用循環(huán)次數(shù)不確定的循環(huán)語句,如forever、while等。5.不使用用戶自定義原語(UDP元件)。6.盡量使用同步方式設計電路。7.除非是關鍵路徑的設計,一般不采用調(diào)用門級元件來描述設計的方法,建議采用行為語句來完成設計。8.用always過程塊描述組合邏輯,應在敏感信號列表中列出所有的輸入信號。9.所有的內(nèi)部寄存器都應該能夠被復位,在使用FPGA實現(xiàn)設計時,應盡量使
  • 關鍵字: FPGA  verilog HDL  綜合語句  

Microchip推出低成本PolarFire SoC Discovery工具包 加速RISC-V和FPGA設計

  • 嵌入式行業(yè)對基于RISC-V?的開源處理器架構(gòu)的需求日益增長,但在商用芯片或硬件方面的選擇仍然有限。為了填補這一空白并推動創(chuàng)新,Microchip Technology Inc.(微芯科技公司)宣布推出PolarFire? SoC Discovery工具包。通過為嵌入式處理和計算加速提供用戶友好、功能豐富的開發(fā)工具包,Microchip可幫助各種水平的工程師采用新興技術。新發(fā)布的開源開發(fā)工具包具有支持Linux?和實時應用的四核 RISC-V 應用級處理器、豐富的外設和95K低功耗高性能FPGA邏輯元件。
  • 關鍵字: Microchip  PolarFire  嵌入式系統(tǒng)工程師  RISC-V  FPGA  

Verilog HDL基礎知識7之模塊例化

  • Verilog使用模塊(module)的概念來代表一個基本的功能塊。一個模塊可以是一個元件,也可以是低層次模塊的組合。常用的設計方法是使用元件構(gòu)建在設計中多個地方使用的功能塊,以便進行代碼重用。模塊通過接口(輸入和輸出)被高層的模塊調(diào)用,但隱藏了內(nèi)部的實現(xiàn)細節(jié)。這樣就使得設計者可以方便地對某個模塊進行修改,而不影響設計的其他部分。在verilog中,模塊聲明由關鍵字module開始,關鍵字endmodule則必須出現(xiàn)在模塊定義的結(jié)尾。每個模塊必須具有一個模塊名,由它唯一地標識這個模塊。模塊的端口列表則描述
  • 關鍵字: FPGA  verilog HDL  模塊例化  

Verilog HDL基礎知識6之語法結(jié)構(gòu)

  • 雖然 Verilog 硬件描述語言有很完整的語法結(jié)構(gòu)和系統(tǒng),這些語法結(jié)構(gòu)的應用給設計描述帶來很多方便。但是 Verilog是描述硬件電路的,它是建立在硬件電路的基礎上的。有些語法結(jié)構(gòu)是不能與實際硬件電路對應起來的,比如 for 循環(huán),它是不能映射成實際的硬件電路的,因此,Verilog 硬件描述語言分為可綜合和不可綜合語言。下面我們就來簡單的介紹一下可綜合與不可綜合。(1) 所謂可綜合,就是我們編寫的Verilog代碼能夠被綜合器轉(zhuǎn)化為相應的電路結(jié)構(gòu)。因此,我們常用可綜合語句來描述數(shù)字硬件電路。(2) 所
  • 關鍵字: FPGA  verilog HDL  語法結(jié)構(gòu)  

英特爾FPGA Vision線上研討會亮點搶先看

  • 繼宣布將可編程解決方案事業(yè)部 (PSG) 作為獨立業(yè)務部門運營后,英特爾將于3月1日舉行FPGA Vision線上研討會。屆時,首席執(zhí)行官Sandra Rivera和首席運營官Shannon Poulin將分享有關全新企業(yè)品牌、公司愿景與戰(zhàn)略,以及市場增長機會的更多信息。 英特爾PSG團隊誠邀您參加本次線上研討會,深入了解獨立運營的全新FPGA公司,持續(xù)增長的市場及客戶需求,以及我們旨在助力行業(yè)創(chuàng)新加速的產(chǎn)品路線圖。與此同時,線上研討會還將重點介紹FPGA在AI領域的布局,即如何使AI在數(shù)據(jù)中心
  • 關鍵字: 英特爾  FPGA  

Verilog HDL基礎知識4之阻塞賦值 & 非阻塞賦值

  • 阻塞賦值語句串行塊語句中的阻塞賦值語句按順序執(zhí)行,它不會阻塞其后并行塊中語句的執(zhí)行。阻塞賦值語句使用“=”作為賦值符。  例子 阻塞賦值語句  reg x, y, z;  reg [15:0] reg_a, reg_b;  integer count;   // 所有行為語句必須放在 initial 或 always 塊內(nèi)部  initial  begin          x
  • 關鍵字: FPGA  verilog HDL  阻塞賦值  非阻塞賦值  

Verilog HDL基礎知識4之wire & reg

  • 簡單來說硬件描述語言有兩種用途:1、仿真,2、綜合。對于wire和reg,也要從這兩個角度來考慮。\從仿真的角度來說,HDL語言面對的是編譯器(如Modelsim等),相當于軟件思路。 這時: wire對應于連續(xù)賦值,如assignreg對應于過程賦值,如always,initial\從綜合的角度來說,HDL語言面對的是綜合器(如DC等),要從電路的角度來考慮。 這時:1、wire型的變量綜合出來一般是一根導線;2、reg變量在always塊中有兩種情況:(1)、always后的敏感表中是(a or b
  • 關鍵字: FPGA  verilog HDL  wire  reg  

利用FPGA進行基本運算及特殊函數(shù)定點運算

  • 一、前言  FPGA以擅長高速并行數(shù)據(jù)處理而聞名,從有線/無線通信到圖像處理中各種DSP算法,再到現(xiàn)今火爆的AI應用,都離不開卷積、濾波、變換等基本的數(shù)學運算。但由于FPGA的硬件結(jié)構(gòu)和開發(fā)特性使得其對很多算法不友好,之前本人零散地總結(jié)和轉(zhuǎn)載了些基本的數(shù)學運算在FPGA中的實現(xiàn)方式,今天做一個系統(tǒng)的總結(jié)歸納。二、FPGA中的加減乘除1.硬件資源  Xilinx 7系列的FPGA中有DSP Slice ,叫做“DSP48E1”這一專用硬件資源,這是一個功能強大的計算單元,單就用于基本運算的部分有加減單元和乘
  • 關鍵字: FPGA  數(shù)學運算  

FPGA內(nèi)部自復位電路設計方案

  • 1、定義  復位信號是一個脈沖信號,它會使設計的電路進入設定的初始化狀態(tài),一般它作用于寄存器,使寄存器初始化為設定值;其脈沖有效時間長度必須大于信號到達寄存器的時延,這樣才有可能保證復位的可靠性?! ∠旅鎸⒂懻揊PGA/CPLD的復位電路設計?! ?、分類及不同復位設計的影響  根據(jù)電路設計,復位可分為異步復位和同步復位。  對于異步復位,電路對復位信號是電平敏感的,如果復位信號受到干擾,如出現(xiàn)短暫的脈沖跳變,電路就會部分或全部被恢復為初始狀態(tài),這是我們不愿看到的。因此,異步復位信號是一個關鍵信號,在電路
  • 關鍵字: FPGA  復位電路  

Verilog HDL基礎知識3之抽象級別

  • Verilog可以在三種抽象級別上進行描述:行為級模型、RTL級模型和門級模型。行為級(behavior level)模型的特點如下。1、它是比較高級的模型,主要用于testbench。2、它著重于系統(tǒng)行為和算法描述,不在于系統(tǒng)的電路實現(xiàn)。3、它不可以綜合出門級模型。4、它的功能描述主要采用高級語言結(jié)構(gòu),如module、always、initial、fork/join/task、function、for、repeat、while、wait、event、if、case、@等。RTL級(register tr
  • 關鍵字: FPGA  verilog HDL  抽象級別  

Verilog HDL基礎知識2之運算符

  • Verilog HDL 運算符介紹算術運算符首先我們介紹的是算術運算符,所謂算術邏輯運算符就是我們常說的加、減、乘、除等,這類運算符的抽象層級較高,從數(shù)字邏輯電路實現(xiàn)上來看,它們都是基于與、或、非等基礎門邏輯組合實現(xiàn)的,如下。/是除法運算,在做整數(shù)除時向零方向舍去小數(shù)部分。%是取模運算,只可用于整數(shù)運算,而其他操作符既可用于整數(shù)運算,也可用于實數(shù)運算。例子:我們在生成時鐘的時候,必須需選擇合適的timescale和precision。當我們使用“PERIOD/2”計算延遲的時候,必須保證除法不會舍棄小數(shù)部
  • 關鍵字: FPGA  verilog HDL  運算符  

如何用內(nèi)部邏輯分析儀調(diào)試FPGA?

  • 1 推動FPGA調(diào)試技術改變的原因  進行硬件設計的功能調(diào)試時,F(xiàn)PGA的再編程能力是關鍵的優(yōu)點。CPLD和FPGA早期使用時,如果發(fā)現(xiàn)設計不能正常工作,工程師就使用“調(diào)試鉤”的方法。先將要觀察的FPGA內(nèi)部信號引到引腳,然后用外部的邏輯分析儀捕獲數(shù)據(jù)。然而當設計的復雜程度增加時,這個方法就不再適合了,其中有幾個原因。第一是由于FPGA的功能增加了,而器件的引腳數(shù)目卻緩慢地增長。因此,可用邏輯對I/O的比率減小了,參見圖1。此外,設計很復雜時,通常完成設計后只有幾個空余的引腳,或者根本就沒有空余的引腳能用
  • 關鍵字: FPGA  邏輯分析儀  
共9872條 5/659 |‹ « 3 4 5 6 7 8 9 10 11 12 » ›|

dsp+fpga介紹

您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473