首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> dsp+fpga

FPGA專(zhuān)家教您如何在FPGA設(shè)計(jì)中使用HLS

  • FPGA專(zhuān)家教您如何在FPGA設(shè)計(jì)中使用HLS-Luke Miller并非一開(kāi)始就是HLS(高層次綜合)的倡導(dǎo)者。在使用早期的工具版本的時(shí)候,他似乎有過(guò)一些糟糕的經(jīng)歷。
  • 關(guān)鍵字: FPGA  HLS  

深度學(xué)習(xí)算法有望在FPGA和超級(jí)計(jì)算機(jī)上運(yùn)行

  • 深度學(xué)習(xí)算法有望在FPGA和超級(jí)計(jì)算機(jī)上運(yùn)行-由NSF資助的一個(gè)研究項(xiàng)目,目前正在研究如何使用RDMA高性能連接器將深度學(xué)習(xí)算法在FPGA和跨系統(tǒng)之間運(yùn)行;另一個(gè)由Andrew Ng和兩個(gè)超算專(zhuān)家牽頭的項(xiàng)目,則希望把模型放在超級(jí)計(jì)算機(jī)上,給它們一個(gè)Python接口。
  • 關(guān)鍵字: FPGA  深度學(xué)習(xí)  人工智能  

不可錯(cuò)過(guò)的400Gbps以太網(wǎng)演示

  • 不可錯(cuò)過(guò)的400Gbps以太網(wǎng)演示-在那里,毫無(wú)疑問(wèn)你會(huì)駐足在賽靈思展位前(# 23)觀(guān)看一個(gè)基于賽靈思Virtex UltraScale VU095 FPGA評(píng)估板VCU109的Spirent 400G以太網(wǎng)測(cè)試系統(tǒng),該系統(tǒng)連接四個(gè)100Gbps的住友電工 CFP4 LR4光模塊。
  • 關(guān)鍵字: 賽靈思  FPGA  光模塊  

一個(gè)FPGA中現(xiàn)在可集成多少32位RISC處理器?

  • 一個(gè)FPGA中現(xiàn)在可集成多少32位RISC處理器?-Jan Gray是在FPGA中集成32位RISC處理器的專(zhuān)家,他寫(xiě)了一篇博客叫作FPGA CPU 新聞,副標(biāo)題為 “使用FPGA開(kāi)發(fā)并行計(jì)算機(jī)體系架構(gòu)”。
  • 關(guān)鍵字: FPGA  RISC處理器  

基于FPGA開(kāi)放流程的SDN轉(zhuǎn)發(fā)引擎

  • 基于FPGA開(kāi)放流程的SDN轉(zhuǎn)發(fā)引擎-博主Greg Ferro在其Ethereal Mind網(wǎng)頁(yè)上發(fā)布了一則關(guān)于 Corsa Technology簡(jiǎn)短博客信息,提到Corsa公司制作了一對(duì)基于FPGA開(kāi)放流程的SDN轉(zhuǎn)發(fā)引擎。Ferro同時(shí)簡(jiǎn)單討論了此引擎是否適用于WANs網(wǎng)絡(luò)。
  • 關(guān)鍵字: SDN  FPGA  WAN  

基于DSP的電動(dòng)機(jī)電磁兼容設(shè)計(jì)

  • 基于DSP的電動(dòng)機(jī)電磁兼容設(shè)計(jì)-在詳細(xì)介紹了電磁干擾理論知識(shí)的基礎(chǔ)上,對(duì)無(wú)刷直流電動(dòng)機(jī)控制系統(tǒng)的電磁兼容性軟硬件設(shè)計(jì)進(jìn)行了分析,電磁兼容性設(shè)計(jì)有利于提高無(wú)刷直流電動(dòng)機(jī)控制系統(tǒng)的抗干擾能力,增強(qiáng)系統(tǒng)的可靠性和穩(wěn)定性。
  • 關(guān)鍵字: DSP  EMI  

嵌入式視覺(jué)系統(tǒng)的構(gòu)建模塊

  • 嵌入式視覺(jué)系統(tǒng)的構(gòu)建模塊-在本文中我們將會(huì)介紹嵌入式視覺(jué)系統(tǒng)的高級(jí)元素;如何簡(jiǎn)便快捷地使用軟件 API 和 IP 庫(kù)構(gòu)建嵌入式視覺(jué)系統(tǒng),如何把算法開(kāi)發(fā)的增值部分添加到圖像處理鏈中。
  • 關(guān)鍵字: FPGA  嵌入式  

片內(nèi)時(shí)鐘的組合思路和設(shè)計(jì)技巧

  • 片內(nèi)時(shí)鐘的組合思路和設(shè)計(jì)技巧-我們都知道,當(dāng)奇數(shù)個(gè)反相器串聯(lián)在一起,并且把最后一級(jí)的輸出反饋給第一級(jí)的輸入時(shí),在邏輯上會(huì)產(chǎn)生震蕩,這樣的電路結(jié)構(gòu)通常被稱(chēng)為Ring OSC。
  • 關(guān)鍵字: FPGA  RingOSC  片內(nèi)時(shí)鐘  

DTU產(chǎn)品在橋隧監(jiān)測(cè)系統(tǒng)中的應(yīng)用

  • DTU產(chǎn)品在橋隧監(jiān)測(cè)系統(tǒng)中的應(yīng)用-橋梁的應(yīng)變監(jiān)測(cè)系統(tǒng)中主要的部分就是橋梁應(yīng)力信號(hào)的采集控制,通過(guò)對(duì)橋梁結(jié)構(gòu)的應(yīng)力監(jiān)測(cè)系統(tǒng)特點(diǎn)進(jìn)行詳細(xì)分析基礎(chǔ)上,,將FPGA嵌入式技術(shù)和無(wú)線(xiàn)網(wǎng)絡(luò)技術(shù)相結(jié)合,橋梁應(yīng)力采集模塊實(shí)現(xiàn)橋梁應(yīng)力數(shù)據(jù)采集以及A/D轉(zhuǎn)換,應(yīng)力數(shù)據(jù)經(jīng)串口到GPRS DTU,然后轉(zhuǎn)換為T(mén)CP/IP數(shù)據(jù)包,使用GPRSDTU通過(guò)GPRS 網(wǎng)絡(luò)傳送至Internet再發(fā)送數(shù)據(jù)到遠(yuǎn)端的Web服務(wù)器,從而實(shí)現(xiàn)橋梁應(yīng)力數(shù)據(jù)的實(shí)時(shí)遠(yuǎn)程檢測(cè)監(jiān)控。
  • 關(guān)鍵字: DTU產(chǎn)品  監(jiān)測(cè)系統(tǒng)  FPGA  嵌入式技術(shù)  

EMC技術(shù)在DSP控制系統(tǒng)中的應(yīng)用

  • EMC技術(shù)在DSP控制系統(tǒng)中的應(yīng)用-本文深入細(xì)致地分析了DSP控制系統(tǒng)的信號(hào)完整性問(wèn)題,從PCB設(shè)計(jì)和軟件設(shè)計(jì)兩方面,提出電磁兼容性設(shè)計(jì)的方案。在教學(xué)過(guò)程中增加該實(shí)例的講解, 使得抽象的電磁兼容理論具體化。這樣,學(xué)生的知識(shí)面得到擴(kuò)展,對(duì)電磁兼容理論的理解會(huì)更加透徹,電磁兼容性設(shè)計(jì)的能力也會(huì)相應(yīng)提高。
  • 關(guān)鍵字: EMC  DSP  

基于FPGA的虛擬現(xiàn)實(shí)定位系統(tǒng)

  • 基于FPGA的虛擬現(xiàn)實(shí)定位系統(tǒng)-虛擬現(xiàn)實(shí)技術(shù)是目前計(jì)算機(jī)信息科學(xué)中的前沿學(xué)科,文中設(shè)計(jì)了一種以FPGA 為核心的數(shù)據(jù)采集處理系統(tǒng).利用HMC5883L和ADXL345對(duì)虛擬場(chǎng)景中物體的方位和朝向進(jìn)行確定并通過(guò)以太網(wǎng)給虛擬場(chǎng)景主機(jī)發(fā)送數(shù)據(jù).整個(gè)系統(tǒng)以 FPGA作為主控制器,配以傳感器數(shù)據(jù)采集,內(nèi)部FIFO存儲(chǔ),以太網(wǎng)高速傳輸,從而把定位系統(tǒng)參數(shù)實(shí)時(shí)傳送到上位機(jī)中,具有傳輸速度快.實(shí)時(shí)性等優(yōu)點(diǎn),實(shí)現(xiàn)了虛擬現(xiàn)實(shí)高精度定位的功能.
  • 關(guān)鍵字: FPGA  虛擬現(xiàn)實(shí)  

電路設(shè)計(jì)常見(jiàn)的八個(gè)誤區(qū)

  • 電路設(shè)計(jì)常見(jiàn)的八個(gè)誤區(qū)-電路設(shè)計(jì)常見(jiàn)的八個(gè)誤區(qū):現(xiàn)象一:這板子的PCB設(shè)計(jì)要求不高,就用細(xì)一點(diǎn)的線(xiàn),自動(dòng)布吧;現(xiàn)象二:這些總線(xiàn)信號(hào)都用電阻拉一下,感覺(jué)放心些;現(xiàn)象三:CPU和FPGA的這些不用的I/O口怎么處理呢?先讓它空著吧,以后再說(shuō)。
  • 關(guān)鍵字: 電路設(shè)計(jì)  PCB  fpga  

基于DSP的無(wú)線(xiàn)傳感器網(wǎng)絡(luò)定位設(shè)計(jì)

  • 基于DSP的無(wú)線(xiàn)傳感器網(wǎng)絡(luò)定位設(shè)計(jì)-無(wú)線(xiàn)傳感器網(wǎng)絡(luò)(Wireless Sensor Network, WSN)具有信息采集、傳輸、處理的功能和動(dòng)態(tài)的拓?fù)浣Y(jié)構(gòu)。微小型傳感器節(jié)點(diǎn)具有計(jì)算能力、通信能力,將其部署在監(jiān)控區(qū)域內(nèi),構(gòu)成可以自主完成自組織特定任務(wù)的WSN智能網(wǎng)絡(luò)信息系統(tǒng),無(wú)線(xiàn)傳感器節(jié)點(diǎn)在監(jiān)控區(qū)域內(nèi)實(shí)現(xiàn)自定位。
  • 關(guān)鍵字: 無(wú)線(xiàn)傳感器  dsp  無(wú)線(xiàn)傳感器網(wǎng)絡(luò)  

為基于FPGA的嵌入式系統(tǒng)進(jìn)行安全升級(jí)

  • 為基于FPGA的嵌入式系統(tǒng)進(jìn)行安全升級(jí)-“系統(tǒng)正在更新,請(qǐng)勿關(guān)閉電源?!蔽覀兌伎吹竭^(guò)這個(gè)警告,它通常在電子器件要在閃存安裝代碼更新時(shí)出現(xiàn)。如果更新被中斷,閃存將無(wú)法正確更新,代碼將會(huì)損壞,而器件無(wú)法運(yùn)行,即“磚頭化” (bricked)。這種大家熟悉的警告存在的原因,是因?yàn)槭褂瞄W存的大多數(shù)半導(dǎo)體器件在編程或擦除操作期間需要一直供電。顯然,防止器件“磚頭化”是非常重要的。但是,只發(fā)出警告就夠了嗎?有些嵌入式器件甚至都沒(méi)有用戶(hù)顯示器,因此無(wú)法產(chǎn)生警告。在設(shè)計(jì)中如何才能確保可靠且安全的遠(yuǎn)程系統(tǒng)更新呢?
  • 關(guān)鍵字: fpga  嵌入式系統(tǒng)  
共9865條 59/658 |‹ « 57 58 59 60 61 62 63 64 65 66 » ›|

dsp+fpga介紹

您好,目前還沒(méi)有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473