fpga 文章 進(jìn)入fpga 技術(shù)社區(qū)
硅谷采風(fēng)
- 4月初,筆者作為亞歐記者團(tuán)的成員,訪問了美國(guó)硅谷,以下是部分公司的趨勢(shì)。 Lattice CEO: 新型FPGA是高增長(zhǎng)的主要驅(qū)動(dòng)力 定位于低成本、低功耗和小尺寸FPGA領(lǐng)導(dǎo)者的Lattice,2013財(cái)年?duì)I收達(dá)3.3億美元,比2012年上升19%,其中以智能手機(jī)為代表的消費(fèi)類產(chǎn)品線成長(zhǎng)了180%,增速驚人??偛眉鍯EO Darin Billerbeck說,公司主要驅(qū)動(dòng)力是在新產(chǎn)品上,2013財(cái)年新產(chǎn)品占了該公司營(yíng)收的45 %,而主流產(chǎn)品約44%,成熟產(chǎn)品只有10%左右。 Latti
- 關(guān)鍵字: FPGA IC GEO 201406
廠商聯(lián)合應(yīng)對(duì)日益復(fù)雜的SDR設(shè)計(jì)
- 繼去年“2013年ADI設(shè)計(jì)峰會(huì)”第一次共同舉行新聞發(fā)布會(huì)以后,這是ADI公司與Xilinx第二次坐在一起面對(duì)媒體,此次共同發(fā)布的內(nèi)容是面向電子設(shè)計(jì)工程師推介高效的系統(tǒng)級(jí)SDR(軟件定義無線電)解決方案。 說實(shí)話,大家可能更關(guān)心這兩家巨頭公司為何會(huì)頻頻攜手合作呢? 應(yīng)對(duì)SDR設(shè)計(jì)工程師面臨全新設(shè)計(jì)挑戰(zhàn) 從快速發(fā)展的通訊市場(chǎng)來看,電子設(shè)備開發(fā)工程師面臨著日益嚴(yán)峻的挑戰(zhàn)。 首先是市場(chǎng)挑戰(zhàn)。第一個(gè)是產(chǎn)品上市時(shí)間的壓力,誰首先占領(lǐng)這個(gè)市場(chǎng),誰就占領(lǐng)了先機(jī);第二個(gè)
- 關(guān)鍵字: ADI Xilinx FPGA 201406
物聯(lián)網(wǎng)時(shí)代本土芯片企業(yè)如何定位?
- 自從2000年18號(hào)文件”頒布以來,中國(guó)已經(jīng)擁有過超600余家的本土芯片設(shè)計(jì)企業(yè),就在大家還在為“CPU,F(xiàn)PGA,DSP,Memory”這四大通用半導(dǎo)體器件而努力時(shí),忽然來到了“物聯(lián)網(wǎng)時(shí)代”,面對(duì)“低功耗、高性能、小型化、低成本”這4個(gè)并存的嚴(yán)苛條件,中國(guó)本土芯片企業(yè)該如何定位才能保證生存并發(fā)展,成了一個(gè)非?,F(xiàn)實(shí)的課題。特別是當(dāng)客戶需求開始向系統(tǒng)級(jí)方向發(fā)展時(shí),中國(guó)本土芯片產(chǎn)品如何形成可以滿足需求的系統(tǒng)解決方案,這是一個(gè)大大的挑戰(zhàn)。
- 關(guān)鍵字: 物聯(lián)網(wǎng) MCU FPGA 201406
基于FPGA的多路相干DDS信號(hào)源設(shè)計(jì)
- 摘要:傳統(tǒng)的多路同步信號(hào)源常采用單片機(jī)搭載多片專用DDS芯片配合實(shí)現(xiàn)。該技術(shù)實(shí)現(xiàn)復(fù)雜,且在要求各路同步相干可控時(shí)難以實(shí)現(xiàn)。本文在介紹了DDS原理的基礎(chǔ)上,給出了用Verilog_HDL語言實(shí)現(xiàn)相干多路DDS的工作原理、設(shè)計(jì)思路、電路結(jié)構(gòu)。利用Modelsim仿真驗(yàn)證了該設(shè)計(jì)的正確性,本設(shè)計(jì)具有調(diào)相方便,相位連續(xù),頻率穩(wěn)定度高等優(yōu)點(diǎn)。 關(guān)鍵詞:DDS;現(xiàn)場(chǎng)可編程門陣列(FPGA);相位累加器;Verilog_HDL 實(shí)現(xiàn)信號(hào)源的多路同步輸出且各路間擁有固定的相位關(guān)系,在雷達(dá)、通信等多領(lǐng)域有著重要的應(yīng)用。
- 關(guān)鍵字: FPGA DDS
一種基于FPGA的數(shù)字核脈沖分析器設(shè)計(jì)
- 0 引言 多道脈沖幅度分析儀和射線能譜儀是核監(jiān)測(cè)與和技術(shù)應(yīng)用中常用的儀器。20世紀(jì)90年代國(guó)外就已經(jīng)推出了基于高速核脈沖波形采樣和數(shù)字濾波成型技術(shù)的新型多道能譜儀,使數(shù)字化成為脈沖能譜儀發(fā)展的重要方向。國(guó)內(nèi)譜儀技術(shù)多年來一直停留在模擬技術(shù)水平上,數(shù)字化能譜測(cè)量技術(shù)仍處于方法研究階段。為了滿足不斷增長(zhǎng)的高性能能譜儀需求,迫切需要研制一種數(shù)字化γ能譜儀。通過核脈沖分析儀顯示在顯示器上的核能譜幫助人們了解核物質(zhì)的放射性的程度。 1 數(shù)字多道分析儀的優(yōu)勢(shì) 國(guó)內(nèi)很大一部分學(xué)者采用核譜儀模擬電路的方
- 關(guān)鍵字: FPGA AD9649
基于FPGA的高清低碼流H.264攝像機(jī)設(shè)計(jì)
- 摘要:本文提出了一種基于低成本FPGA的高清低碼流安防攝像機(jī)SoC實(shí)現(xiàn)方式,該設(shè)計(jì)已經(jīng)完全實(shí)現(xiàn),開創(chuàng)了高清低碼流安防攝像機(jī)SoC的先河。 1. 概述 目前高清H.264攝像機(jī)的核心SoC基本上都是ASIC,而FPGA作為近年來發(fā)展迅速的可編程器件,在高清H.264攝像機(jī)的SoC領(lǐng)域如何能有一席之地?這是我們的設(shè)計(jì)需要實(shí)現(xiàn)的目標(biāo)。 2. 設(shè)計(jì)特點(diǎn) 與ASIC相比,F(xiàn)PGA的特點(diǎn)是功能強(qiáng),設(shè)計(jì)靈活,隨時(shí)升級(jí),工作成果可以積累,NRE低,但是芯片價(jià)格比ASIC貴,所以必須找到一個(gè)可以達(dá)到價(jià)格平衡的應(yīng)用領(lǐng)
- 關(guān)鍵字: FPGA H.264
基于FPGA的巴特沃茲IIR數(shù)字帶通濾波器設(shè)計(jì)
- 1.引言 數(shù)字濾波器在通信、自動(dòng)控制、雷達(dá)、軍事、航空航天、醫(yī)療、家用電器等眾多領(lǐng)域得到了廣泛的應(yīng)用。其中IIR數(shù)字濾波器和FIR數(shù)字濾波器是目前人們使用較多的兩種。數(shù)字濾波器通常采用計(jì)算機(jī)軟件、專用數(shù)字濾波器、DSP器件或可編程邏輯器件(如FPGA) 實(shí)現(xiàn)。因?yàn)?,用FPGA實(shí)現(xiàn)數(shù)字濾波器具有實(shí)時(shí)性強(qiáng)、靈活性高、處理速度快以及小批量生產(chǎn)成本低等優(yōu)點(diǎn),所以得到了較為廣泛的應(yīng)用。本文以巴特沃思數(shù)字帶通濾波器為例,較為詳細(xì)地介紹了其設(shè)計(jì)和實(shí)現(xiàn)方法。給定巴特沃茲數(shù)字帶通濾波器的抽樣頻率為500Hz,上、下邊帶截
- 關(guān)鍵字: FPGA IIR
創(chuàng)意耳紋識(shí)別系統(tǒng)的研究與實(shí)現(xiàn),提供軟硬件參考解決方案
- 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
- 關(guān)鍵字: 耳紋識(shí)別 FPGA Spartan-3E 傳感器 SOPC
一種基于FPGA的SDRAM控制器設(shè)計(jì)
- 本文介紹了一種基于FPGA的用于高分辨率視頻圖像處理的SDRAM控制器的設(shè)計(jì)方法。通過設(shè)置SDRAM的工作狀態(tài),使其工作在猝發(fā)模式。在視頻時(shí)序信號(hào)控制下,用多行連續(xù)的SDRAM存儲(chǔ)空間,存取視頻數(shù)據(jù)。并在數(shù)據(jù)接口部分增加FIFO,緩存一行視頻,在像素時(shí)鐘控制下,實(shí)現(xiàn)視頻數(shù)據(jù)實(shí)時(shí)的存儲(chǔ)和讀取。通過改變相關(guān)參數(shù),能對(duì)所有VESA分辨率視頻流進(jìn)行操作。具有通用性強(qiáng)、系統(tǒng)復(fù)雜度低、可靠性高、可擴(kuò)展等特點(diǎn)。在某型號(hào)的機(jī)載大屏顯示器系統(tǒng)中,用該SDRAM控制器實(shí)現(xiàn)了圖像的翻轉(zhuǎn)等功能,也驗(yàn)證了該控制器的實(shí)用性。 0引
- 關(guān)鍵字: FPGA SDRAM
一種基于FPGA實(shí)現(xiàn)高速異步FIFO的方案
- 現(xiàn)代集成電路芯片中,隨著設(shè)計(jì)規(guī)模的不斷擴(kuò)大。一個(gè)系統(tǒng)中往往含有數(shù)個(gè)時(shí)鐘。多時(shí)鐘帶來的一個(gè)問題就是,如何設(shè)計(jì)異步時(shí)鐘之間的接口電路。異步 FIFO(First In First Out)是解決這個(gè)問題的一種簡(jiǎn)便、快捷的解決方案。使用異步FIFO可以在兩個(gè)不同時(shí)鐘系統(tǒng)之間快速而方便地傳輸實(shí)時(shí)數(shù)據(jù)。在網(wǎng)絡(luò)接口、圖像處理等方面,異步FIFO都得到廣泛的應(yīng)用。異步FIFO是一種先進(jìn)先出的電路,使用在數(shù)據(jù)接口部分,用來存儲(chǔ)、緩沖在兩個(gè)異步時(shí)鐘之間的數(shù)據(jù)傳輸。在異步電路中,由于時(shí)鐘之間周期和相位完全獨(dú)立,因而數(shù)據(jù)的丟失
- 關(guān)鍵字: FPGA FIFO
邁瑞醫(yī)療國(guó)際有限公司授予Altera最佳質(zhì)量獎(jiǎng),表彰其業(yè)界最好的FPGA技術(shù)、服務(wù)和支持
- 邁瑞醫(yī)療國(guó)際有限公司(NYSE: MR)是全球領(lǐng)先的醫(yī)療設(shè)備和解決方案供應(yīng)商、美國(guó)紐交所上市企業(yè),授予了Altera公司(NASDAQ: ALTR) 2013年度“最佳質(zhì)量獎(jiǎng)”。邁瑞公司總部設(shè)在中國(guó)深圳,主要業(yè)務(wù)集中在生命信息與支持、體外診斷、數(shù)字超聲、醫(yī)學(xué)影像四大領(lǐng)域。邁瑞公司贊賞Altera及時(shí)交付先進(jìn)的高性價(jià)比可編程邏輯解決方案,一直能夠滿足其高質(zhì)量、可靠性和服務(wù)需求?! ∵@是過去八年中Altera第五次獲得邁瑞公司的獎(jiǎng)項(xiàng),雙方建立了相互信賴的合作關(guān)系,提高了產(chǎn)品質(zhì)量,支持客戶取得成功。邁瑞公司
- 關(guān)鍵字: Altera FPGA 醫(yī)療 邁瑞
基于FPGA的超聲電機(jī)驅(qū)動(dòng)控制電路
- 摘要:針對(duì)直線超聲電機(jī)的特點(diǎn),設(shè)計(jì)了一種以FPGA為核心、基于SOPC技術(shù)和NiosⅡ軟核處理器的新型超聲電機(jī)驅(qū)動(dòng)控制器,以控制直線型超聲電機(jī)的速度和位移。該驅(qū)動(dòng)控制器把CPU、DDS模塊以及光柵反饋計(jì)數(shù)模塊都集成在一片F(xiàn)PGA中,具有電子元件使用少,功耗低,易修改、易升級(jí)等特點(diǎn),為超聲電機(jī)的各種運(yùn)動(dòng)平臺(tái)提供了一個(gè)良好的閉環(huán)控制系統(tǒng)。 超聲電機(jī)是一種新型微特電機(jī),其工作原理是通過壓電材料的逆壓電效應(yīng),使定子在超聲頻段微幅振動(dòng),依靠摩擦將振動(dòng)轉(zhuǎn)換成動(dòng)子的旋轉(zhuǎn)(直線)運(yùn)動(dòng)。超聲電機(jī)具有體積小,重量輕、結(jié)構(gòu)緊
- 關(guān)鍵字: FPGA SOPC
Altera為下一代非易失FPGA提供早期使用軟件
- Altera公司(Nasdaq: ALTR)今天宣布,為Altera最新的10代FPGA和SoC系列產(chǎn)品之一——MAX? 10 FPGA,提供Quartus? II beta軟件和早期使用文檔?;赥SMC的55 nm嵌入式閃存工藝技術(shù),MAX 10 FPGA在小外形封裝、低成本和瞬時(shí)接通可編程邏輯器件中采用了先進(jìn)的工藝,是革命性的非易失FPGA。提供軟件支持和產(chǎn)品文檔,客戶可以馬上開始他們的MAX 10 FPGA設(shè)計(jì)?! ltera最近完成了首批MAX 10 FPGA投片,與TSMC合作將于201
- 關(guān)鍵字: Altera FPGA SoC
fpga 介紹
FPGA是英文Field-Programmable Gate Array的縮寫,即現(xiàn)場(chǎng)可編程門陣列,它是在PAL、GAL、EPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個(gè)新概念,內(nèi)部包括可 [ 查看詳細(xì) ]
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473