首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> fpga

Xilinx聯(lián)手中國(guó)學(xué)術(shù)界加速中國(guó)未來(lái)網(wǎng)絡(luò)發(fā)展

  •   All Programmable技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司 (NASDAQ: XLNX)今天在位于盤(pán)古大觀七星寫(xiě)字樓的北京辦公室面對(duì)中國(guó)通訊及電子行業(yè)媒體舉行了“賽靈思SDNet(Software Defined Specification Environment for Networking)解決方案媒體見(jiàn)面會(huì)”。賽靈思公司負(fù)責(zé)通信IP 和服務(wù)的全球高級(jí)副總裁Nick Possley 為媒體們?nèi)娼榻B了賽靈思推出的業(yè)界首款“軟”定義網(wǎng)絡(luò)(&ld
  • 關(guān)鍵字: 賽靈思  SDNet  FPGA  

實(shí)現(xiàn)MIPI DSI發(fā)送橋接 FPGA滲透中低階手機(jī)

  • FPGA從生來(lái)面向移動(dòng)市場(chǎng)時(shí)候就有很大的困難,但這并沒(méi)有妨礙其一直努力的決心,其實(shí)早在幾年前,就有一些小規(guī)模的FPGA廠商以移動(dòng)領(lǐng)域?yàn)橹鲬?zhàn)場(chǎng),并且還取得了很大的進(jìn)步。Lattice也在致力于這項(xiàng)工作,不知其他兩個(gè)競(jìng)爭(zhēng)做何感想。
  • 關(guān)鍵字: MIPI  FPGA  

脈沖壓縮技術(shù)簡(jiǎn)介及其基于FPGA的設(shè)計(jì)

  • 脈沖壓縮技術(shù)是指對(duì)雷達(dá)發(fā)射的寬脈沖信號(hào)進(jìn)行調(diào)制(如線性調(diào)頻、非線性調(diào)頻、相位編碼),并在接收端對(duì)回波寬脈沖信號(hào)進(jìn)行脈沖壓縮處理后得到窄脈沖的實(shí)現(xiàn)過(guò)程。脈沖壓縮有效地解決了雷達(dá)作用距離與距離分辨率之間的矛盾,可以在保證雷達(dá)在一定作用距離下提高距離分辨率。 線性調(diào)頻信號(hào)的脈沖壓縮 脈沖壓縮的過(guò)程是通過(guò)對(duì)接收信號(hào)s(t)與匹配濾波器的脈沖響應(yīng)h(t)求卷積的方法實(shí)現(xiàn)的。而處理數(shù)字信號(hào)時(shí),脈壓過(guò)程是通過(guò)對(duì)回波序列s(n)與匹配濾波器的脈沖響應(yīng)序列h(n)求卷積來(lái)實(shí)現(xiàn)的。匹配濾波器的輸出為:  
  • 關(guān)鍵字: 脈沖壓縮技術(shù)  FPGA  

你應(yīng)該知道點(diǎn)高速GTX技術(shù)

  •   eSATA接口只有幾根線為什么那么快?連上網(wǎng)線顯示的1Gbps是不是很令人興奮!沒(méi)錯(cuò)他們都用了高速GTX技術(shù),GTX全稱為Gigabit?Transceiver即吉bit收發(fā)器,是為了滿足現(xiàn)代數(shù)字處理技術(shù)和計(jì)算技術(shù)龐大數(shù)據(jù)的高速、實(shí)時(shí)的傳輸,目前主要應(yīng)用在片間通信(兩片F(xiàn)PGA之間,F(xiàn)PGA與DSP之間等)、板間通信(電腦主板與交換機(jī),硬盤(pán)與主板等)等。傳統(tǒng)的并并行傳輸技術(shù)存在抗干擾能力低,同步能力差,傳輸速率低和信號(hào)質(zhì)量差等問(wèn)題。GTX目前的線速度范圍為1Gbps~12Gbps,有效負(fù)載范
  • 關(guān)鍵字: GTX  FPGA  DSP  

Altera展示基于Intel 14 nm三柵極工藝的FPGA技術(shù)

  •   Altera公司日前展示了基于Intel?14?nm三柵極工藝的FPGA技術(shù)?;?4?nm的FPGA測(cè)試芯片采用了關(guān)鍵知識(shí)產(chǎn)權(quán)(IP)組件——收發(fā)器、混合信號(hào)IP以及數(shù)字邏輯,這些組件用在Stratix??10?FPGA和SoC中。Altera與Intel合作開(kāi)發(fā)了業(yè)界第一款基于FPGA的器件,采用了Intel世界級(jí)工藝技術(shù)以及Altera業(yè)界領(lǐng)先的可編程邏輯技術(shù)?! ltera公司研發(fā)資深副總裁Brad?Howe評(píng)論說(shuō):“今天的新聞為A
  • 關(guān)鍵字: Altera  FPGA  Intel   

可編程混合信號(hào)IC是藍(lán)海,Silego銷量突破十億個(gè)

  •   2014年4月,Silego宣布其Configurable?Mixed-signal?ICs(可編程混合信號(hào)IC,CMIC)銷量已突破10億單位,包括GreenCLK,GreenFET和GreenPAK三大系列。值得注意的是,該公司2009年才開(kāi)始投入此市場(chǎng)。CMIC為何橫掃市場(chǎng)?  Silego公司2001年成立于美國(guó)硅谷圣克拉拉。有超過(guò)200種產(chǎn)品,2009年開(kāi)始推出CMIC。  CMIC把分立模擬器件和現(xiàn)場(chǎng)可編程邏輯器件(FPGA)的部分優(yōu)勢(shì)綜合起來(lái)市場(chǎng)估計(jì)為30億美元。CM
  • 關(guān)鍵字: Silego  CMIC  FPGA  CPU  

基于FPGA的RS232行列式矩陣鍵盤(pán)接口設(shè)計(jì)

  • 一、引言 本方案是用VHDL語(yǔ)言來(lái)實(shí)現(xiàn)的基于RS232按位串行通信總線的行列式矩陣鍵盤(pán)接口電路,具有復(fù)位和串行數(shù)據(jù)的接收與發(fā)送功能,根據(jù)發(fā)光二極管led0-led2的顯示狀態(tài)可判斷芯片的工作情況;實(shí)現(xiàn)所有電路功能的程序均是在美國(guó)ALTERA公司生產(chǎn)的具有現(xiàn)場(chǎng)可編程功能的芯片EPM7128SLC84-15上調(diào)試通過(guò)的。能通過(guò)動(dòng)態(tài)掃描來(lái)判有鍵按下、將鍵值轉(zhuǎn)換成對(duì)應(yīng)的ASCII碼值,在時(shí)鐘脈沖的作用實(shí)現(xiàn)串行數(shù)據(jù)的接收與發(fā)送。 二、設(shè)計(jì)方案 1.芯片引腳定義 ? ? reset
  • 關(guān)鍵字: FPGA  RS232  

Altera樹(shù)立業(yè)界里程碑:展示基于Intel 14 nm三柵極工藝的FPGA技術(shù)

  •   Altera公司日前展示了基于Intel?14?nm三柵極工藝的FPGA技術(shù)?;?4?nm的FPGA測(cè)試芯片采用了關(guān)鍵知識(shí)產(chǎn)權(quán)(IP)組件——收發(fā)器、混合信號(hào)IP以及數(shù)字邏輯,這些組件用在Stratix??10?FPGA和SoC中。Altera與Intel合作開(kāi)發(fā)了業(yè)界第一款基于FPGA的器件,采用了Intel世界級(jí)工藝技術(shù)以及Altera業(yè)界領(lǐng)先的可編程邏輯技術(shù)?! ltera公司研發(fā)資深副總裁Brad?Howe評(píng)論說(shuō):“今天的新聞為A
  • 關(guān)鍵字: FPGA  Altera  Intel  SoC  

基于Nios II軟核的多核處理器系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)

  • 本文設(shè)計(jì)了一個(gè)基于FPGA解決方案的多核處理器系統(tǒng),整體上提高了系統(tǒng)性能,解決了單核處理能力提升受到的制約。通過(guò)對(duì)多核系統(tǒng)體系結(jié)構(gòu)和核間通信技術(shù)的研究,最終實(shí)現(xiàn)了一個(gè)利用互斥核實(shí)現(xiàn)資源共享的雙Nios II軟核處理器系統(tǒng),并在Altera公司的FPGA開(kāi)發(fā)板DE2上進(jìn)行測(cè)試,測(cè)試結(jié)果表明所設(shè)計(jì)的雙核系統(tǒng)能穩(wěn)定運(yùn)行。
  • 關(guān)鍵字: FPGA  Nios II  雙核  互斥核  RISC  201405  

Altera徹底改變基于FPGA的浮點(diǎn)DSP

  •   Altera公司日前宣布在FPGA浮點(diǎn)DSP性能方面實(shí)現(xiàn)了變革。Altera是第一家在FPGA中集成硬核IEEE?754兼容浮點(diǎn)運(yùn)算功能的可編程邏輯公司,前所未有的提高了DSP性能、設(shè)計(jì)人員的效能和邏輯效率。硬核浮點(diǎn)DSP模塊集成在正在發(fā)售的Altera?20?nm?Arria?10?FPGA和SoC中,也集成在14?nm?Stratix?10?FPGA和SoC中。集成硬核浮點(diǎn)DSP模塊結(jié)合先進(jìn)的高級(jí)工
  • 關(guān)鍵字: Altera  FPGA  DSP  

Altera與臺(tái)積用先進(jìn)技術(shù)打造Arria 10 FPGA與SoC

  •   Altera公司與臺(tái)積公司今日共同宣布雙方攜手合作采用臺(tái)積公司擁有專利的細(xì)間距銅凸塊封裝技術(shù)為Altera公司打造20?nm?Arria??10?FPGA與?SoC,Altera公司成為首家采用此先進(jìn)封裝技術(shù)進(jìn)行量產(chǎn)的公司,成功提升其20?nm器件系列的質(zhì)量、可靠性和效能?! ltera公司全球營(yíng)運(yùn)及工程副總裁Bill?Mazotti表示:「臺(tái)積公司提供了一項(xiàng)非常先進(jìn)且高度整合的封裝解決方案來(lái)支持我們的Arria?10&
  • 關(guān)鍵字: SoC  FPGA  Altera  臺(tái)積  

Altera公司與臺(tái)積公司攜手合作采用先進(jìn)封裝技術(shù)打造Arria 10 FPGA與 SoC

  •   Altera公司?(Nasdaq:?ALTR)?與臺(tái)積公司今日共同宣布雙方攜手合作采用臺(tái)積公司擁有專利的細(xì)間距銅凸塊封裝技術(shù)為Altera公司打造20?nm?Arria??10?FPGA與?SoC,Altera公司成為首家采用此先進(jìn)封裝技術(shù)進(jìn)行量產(chǎn)的公司,成功提升其20?nm器件系列的質(zhì)量、可靠性和效能?! ltera公司全球營(yíng)運(yùn)及工程副總裁Bill?Mazotti表示:「臺(tái)積公司提供了一項(xiàng)非常先進(jìn)且
  • 關(guān)鍵字: SoC  FPGA  Altera  

一種基于FPGA的多通道高速采樣系統(tǒng)設(shè)計(jì)

  • 摘要:旋轉(zhuǎn)機(jī)械的振動(dòng)監(jiān)測(cè),對(duì)于機(jī)械的安全運(yùn)行和提高設(shè)備利用率有重大意義。利用FPGA的并行處理能力,采用高速可編程FPGA模塊和嵌入式開(kāi)發(fā)的結(jié)合方式,提出了一種基于FPGA的高速、多通道、同步采樣實(shí)現(xiàn)方法。闡述了對(duì)于高速AD芯片的控制,硬件的布局布線,以及對(duì)于系統(tǒng)的功能要求,進(jìn)行了軟硬件的設(shè)計(jì)和調(diào)試。通過(guò)仿真和實(shí)驗(yàn)的結(jié)果表明,對(duì)于信號(hào)發(fā)生器發(fā)出的高頻率正弦波,上位機(jī)上能夠顯示出完好的波形,即基于FPGA的采樣設(shè)計(jì)能夠達(dá)到多通道,高速采樣的要求,可以實(shí)現(xiàn)對(duì)高速旋轉(zhuǎn)機(jī)械振動(dòng)的實(shí)時(shí)監(jiān)測(cè)。 0 引言 大型旋轉(zhuǎn)
  • 關(guān)鍵字: FPGA  EP3C25Q240  

超聲波瓶體厚度檢測(cè)及其材料分類的研究,保障公共安全

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
  • 關(guān)鍵字: 超聲波  瓶體厚度檢測(cè)  FPGA  人工神經(jīng)網(wǎng)絡(luò)算法  

基于FPGA的行人檢測(cè)系統(tǒng)設(shè)計(jì),實(shí)現(xiàn)智能視頻監(jiān)控

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
  • 關(guān)鍵字: FPGA  行人檢測(cè)  背景建模  多尺度檢測(cè)  Adaboost算法  
共6376條 154/426 |‹ « 152 153 154 155 156 157 158 159 160 161 » ›|

fpga 介紹

FPGA是英文Field-Programmable Gate Array的縮寫(xiě),即現(xiàn)場(chǎng)可編程門(mén)陣列,它是在PAL、GAL、EPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門(mén)電路數(shù)有限的缺點(diǎn)。 FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個(gè)新概念,內(nèi)部包括可 [ 查看詳細(xì) ]

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473