fpga 文章 進(jìn)入fpga 技術(shù)社區(qū)
賽靈思與ARM公司共同宣布合作開發(fā)計劃
- ? 全球可編程邏輯解決方案領(lǐng)導(dǎo)廠商賽靈思公司與ARM公司宣布正式開展合作,在賽靈思FPGA中應(yīng)用ARM處理器與互聯(lián)技術(shù)。賽靈思公司目前已經(jīng)開始采用ARM?Cortex處理器IP,利用性能優(yōu)化的ARM數(shù)字單元庫(cell?library)和嵌入式存儲器,為未來的可編程平臺提供支持。此外,兩家公司還共同對下一代ARM??AMBA?互聯(lián)技術(shù)進(jìn)行定義,以增強(qiáng)并優(yōu)化FPGA架構(gòu)。 兩大公司的合作,?意味著賽靈思致力于采用全線ARM技術(shù),并充分利用ARM處理器的巨
- 關(guān)鍵字: Xilinx FPGA Cortex IP
賽靈思亞太聯(lián)盟計劃成員開展目標(biāo)設(shè)計平臺合作
- ? 全球可編程邏輯解決方案領(lǐng)導(dǎo)廠商賽靈思公司(Xilinx,?Inc.?)聯(lián)盟計劃成員(APAC?Xilinx?Alliance?Program?Members),是賽靈思作為?FPGA行業(yè)領(lǐng)導(dǎo)廠商實施目標(biāo)設(shè)計平臺戰(zhàn)略的關(guān)鍵。賽靈思目標(biāo)設(shè)計平臺戰(zhàn)略致力于幫助客戶縮短在應(yīng)用基礎(chǔ)架構(gòu)上花費(fèi)的時間,而把精力更多地集中在為其電子系統(tǒng)賦予獨(dú)特的設(shè)計價值。近期賽靈思亞太聯(lián)盟合作伙伴峰會活動在深圳的成功舉辦,意味著其亞太地區(qū)的設(shè)計服務(wù)提供
- 關(guān)鍵字: Xilinx FPGA Virtex-6
賽靈思宣布Virtex-6 FPGA系列兼容PCI Express 2.0標(biāo)準(zhǔn)
- ? 全球可編程邏輯解決方案領(lǐng)導(dǎo)廠商賽靈思公司今天宣布其最新一代Virtex?-6?FPGA系列兼容PCI?Express??2.0標(biāo)準(zhǔn),與前一代產(chǎn)品系列相比功耗降低50%,與競爭產(chǎn)品相比性能提高15%。在Virtex-6?FPGA中集成的第二代PCIe?模塊已經(jīng)通過了1-8通道配置的PCI-SIG?PCI?Express?2.0版本兼容性與互操作性測試,進(jìn)一步豐富了賽靈思及其支持廣泛采用的串行互連標(biāo)準(zhǔn)的聯(lián)盟成員的設(shè)計資源。這
- 關(guān)鍵字: Xilinx Virtex FPGA ISE
賽靈思推出Virtex-6 FPGA系列滿足高帶寬和低功耗需求
- ? 全球可編程邏輯解決方案領(lǐng)導(dǎo)廠商賽靈思公司日前宣布推出新一代旗艦產(chǎn)品--Virtex??高性能現(xiàn)場可編程門陣列(FPGA)系列產(chǎn)品,支持高性能、計算密集電子系統(tǒng)開發(fā)人員在面對更短設(shè)計周期和更低開發(fā)成本壓力的情況下設(shè)計出“更綠色”的產(chǎn)品。?新的Virtex-6?FPGA系列比前一代產(chǎn)品功耗降低多達(dá)50%,成本降低多達(dá)20%。該系列產(chǎn)品進(jìn)行了最合適的組合優(yōu)化,包括靈活性、硬內(nèi)核IP、收發(fā)器功能以及開發(fā)工具支持,?從而可以幫助客戶滿足市場需求,在追求更高帶寬
- 關(guān)鍵字: xilinx Virtex-6 FPGA
賽靈思推出Spartan-6 FPGA系列
- ? 在目前的經(jīng)濟(jì)環(huán)境下,電子廠商必須要做到“少投入,高產(chǎn)出”。鑒于此,全球可編程邏輯解決方案領(lǐng)導(dǎo)廠商賽靈思公司(Xilinx,?Inc.?(NASDAQ:?XLNX))日前推出新一代低成本Spartan??現(xiàn)場可編程門陣列(FPGA)系列產(chǎn)品,可幫助設(shè)計小組實現(xiàn)這一目標(biāo)。?新推出的Spartan-6?FPGA系列樣品現(xiàn)在即可提供。該系列產(chǎn)品在成本、性能和開發(fā)工具方面實現(xiàn)了完美的平衡,可幫助為消費(fèi)、汽車、監(jiān)控、無線以及其它成本敏感型市場
- 關(guān)鍵字: xilinx Spartan-6 FPGA
賽靈思同時推出六大領(lǐng)域優(yōu)化開發(fā)套件
- ? 全球可編程邏輯解決方案領(lǐng)導(dǎo)廠商賽靈思公司(Xilinx,?Inc.)日前宣布,作為公司目標(biāo)設(shè)計平臺最新一步的發(fā)展,賽靈思同時推出六大領(lǐng)域優(yōu)化開發(fā)套件。目標(biāo)設(shè)計平臺是賽靈思公司幫助開發(fā)人員在FPGA?設(shè)計時專注于產(chǎn)品創(chuàng)新與差異化的創(chuàng)新理念。這些面向Virtex-6?和?Spartan-6?系列的開發(fā)平臺可大幅縮短實現(xiàn)最佳系統(tǒng)性能所需的時間,同時還確保片上系統(tǒng)?(SoC)?開發(fā)階段的低功耗水平。這些最新套件主要針對嵌入式處理
- 關(guān)鍵字: Xilinx 開發(fā)套件 Virtex FPGA
賽靈思目標(biāo)設(shè)計平臺方案獲行業(yè)高度認(rèn)可
- ? 全球可編程邏輯解決方案領(lǐng)導(dǎo)廠商賽靈思公司日前宣布,在8月28日成都舉辦的“2009中國FPGA產(chǎn)業(yè)發(fā)展論壇”上,《中國電子報》把“2009?FPGA最佳產(chǎn)品獎”授予賽靈思目標(biāo)設(shè)計平臺(Target?Design?Platform,?簡稱TDP),對該平臺在幫助客戶大幅縮短研發(fā)周期,輕松實現(xiàn)創(chuàng)新設(shè)計并大大增強(qiáng)客戶競爭力方面的突出優(yōu)勢,給予了充分的肯定?! 百愳`思公司推出的目標(biāo)設(shè)計平臺,給FPGA產(chǎn)品賦予了新的內(nèi)涵。”中國電子報總編劉東先生表示,“FP
- 關(guān)鍵字: Xilinx FPGA Virtex-6 DSP Spartan-6
基于FPGA+Python的定點平方根實現(xiàn)
- 0 引言 FPGA 作為可編程的邏輯器件,它具有功耗低、便于修改、調(diào)試等特點,并能在上面實時完成大量的算法,平方根運(yùn)算作為信號和圖像處理中的常見算法,目前在FPGA上有許多實現(xiàn),但是這些實現(xiàn)方法通常采用目前硬件設(shè)計中普遍采用的Verilog和VHDL語言進(jìn)行硬件設(shè)計,這種設(shè)計方法存在著仿真和校驗效率低,對于復(fù)雜的算法和軟件設(shè)計者之間的溝通較為困難等問題。 Python是一種簡單易學(xué)并且功能強(qiáng)大的編程語言,并具有強(qiáng)大的軟硬件描述能力,MyHDL采用Python擴(kuò)展包的形式使其能支持硬件設(shè)計和仿真并在仿真
- 關(guān)鍵字: FPGA Python
賽靈思開啟目標(biāo)設(shè)計平臺時代
- 全球可編程邏輯解決方案領(lǐng)導(dǎo)廠商賽靈思公司日前宣布:公司隆重推出全新一代旗艦產(chǎn)品系列-高性能Virtex??-6和低成本Spartan??-6?FPGA,開啟了?“目標(biāo)設(shè)計平臺”新時代。新的目標(biāo)設(shè)計平臺將幫助系統(tǒng)設(shè)計工程師極大地提高生產(chǎn)力,?并將開發(fā)成本降至最低。 在當(dāng)前充滿挑戰(zhàn)的商業(yè)和技術(shù)環(huán)境中,為了保持創(chuàng)新能力和競爭力,可編程能力越來越多地成為電子產(chǎn)品生產(chǎn)商的必需。賽靈思聯(lián)合第三方合作伙伴新推出的目標(biāo)設(shè)計平臺為系統(tǒng)設(shè)計師提供了更簡單、更智能且在戰(zhàn)略
- 關(guān)鍵字: Xilinx Spartan-6 Virtex-6 FPGA
克服FPGA I/O引腳分配挑戰(zhàn)(08-100)
- ? 對于需要在PCB板上使用大規(guī)模FPGA器件的設(shè)計人員來說,I/O引腳分配是必須面對的眾多挑戰(zhàn)之一。?由于眾多原因,許多設(shè)計人員發(fā)表為大型FPGA器件和高級BGA封裝確定I/O引腳配置或布局方案越來越困難。?但是組合運(yùn)用多種智能I/O規(guī)劃工具,能夠使引腳分配過程變得更輕松?! ≡赑CB上定義FPGA器件的I/O引腳布局是一項艱巨的設(shè)計挑戰(zhàn),即可能幫助設(shè)計快速完成,也有可能造成設(shè)計失敗。?在此過程中必須平衡FPGA?和?PCB兩方面的要求,同時
- 關(guān)鍵字: Xilinx FPGA I/O引腳
Xilinx推出ISE設(shè)計套件11.1版本
- ? 全球可編程邏輯解決方案領(lǐng)導(dǎo)廠商賽靈思公司今天宣布正式推出ISE??設(shè)計套件11.1版本(ISE??Design?Suite?11.1)。這一FPGA設(shè)計解決方案在業(yè)界率先為邏輯、數(shù)字信號處理、嵌入式處理以及系統(tǒng)級設(shè)計提供了完全可互操作的領(lǐng)域?qū)S迷O(shè)計流程和工具配置。?該新版本為面向多種市場和應(yīng)用的基于FPGA的片上系統(tǒng)解決方案提供了更簡單、更智能的設(shè)計方法。賽靈思公司致力于為設(shè)計人員提供目標(biāo)設(shè)計平臺,而ISE?設(shè)計套件?1
- 關(guān)鍵字: Xilinx FPGA 嵌入式
Xilinx聯(lián)手中電網(wǎng)及依元素推動“信息技術(shù)緊缺人才培養(yǎng)工程”
- ? 全球領(lǐng)先的可編程邏輯解決方案供應(yīng)商賽靈思公司?(Xilinx,?Inc.?)宣布聯(lián)手中國電子行業(yè)領(lǐng)先的培訓(xùn)機(jī)構(gòu)中電網(wǎng)?(ChinaECNet)及賽靈思公司大中華授權(quán)培訓(xùn)公司依元素科技公司(E-elements),?共同推動中國國家級“國家信息技術(shù)緊缺人才培養(yǎng)工程”的“電子工程與集成電路技術(shù)培訓(xùn)項目”,即日起推出國家信息技術(shù)緊缺人才培養(yǎng)工程“高級FPGA之嵌入式設(shè)計專業(yè)課程。”?通過該課程網(wǎng)絡(luò)及現(xiàn)場培訓(xùn)并成績優(yōu)秀者,將獲得中國工業(yè)和
- 關(guān)鍵字: Xilinx FPGA 嵌入式設(shè)計
fpga 介紹
FPGA是英文Field-Programmable Gate Array的縮寫,即現(xiàn)場可編程門陣列,它是在PAL、GAL、EPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。
FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個新概念,內(nèi)部包括可 [ 查看詳細(xì) ]
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473