首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga

FPGA和嵌入式處理器實(shí)現(xiàn)低成本智能顯示模塊

  • 引言   LCD正在迅速成為汽車內(nèi)的標(biāo)準(zhǔn)部件。隨著LCD技術(shù)的發(fā)展,迫切需要采用更好的顯示圖形內(nèi)容控制和產(chǎn)生方法。傳統(tǒng)上,低成本汽車信息娛樂應(yīng)用采用基于字符的LCD和真空熒光(VF)顯示屏,而低成本彩色薄膜晶體管(TFT)技術(shù)很快成為最突出的選擇方案,但在現(xiàn)有的低成本應(yīng)用體系結(jié)構(gòu)中采用彩色TFT有很大的難度。大部分低成本平臺(tái)沒有足夠的處理帶寬,特別是缺少帶有LCD控制器的處理器來控制并驅(qū)動(dòng)彩色TFT LCD。此外,大部分現(xiàn)有的體系結(jié)構(gòu)并沒有足夠的動(dòng)態(tài)和非易失存儲(chǔ)器來存儲(chǔ)LCD需要的圖形內(nèi)容。更復(fù)雜的設(shè)計(jì)
  • 關(guān)鍵字: FPGA  嵌入式處理  顯示模塊  200811  

CERN科學(xué)家利用Virtex-4 FPGA進(jìn)行大爆炸研究

  • CERN ScientistsUseVirtex-4 FPGAs for Big Bang Research   在法國瑞士邊境的地下隧道中,歐洲核子研究中心的科學(xué)家們正在準(zhǔn)備進(jìn)行一項(xiàng)稱為“大型離子撞擊實(shí)驗(yàn) -ALICE(A Large Ion Collider Experiment)”的實(shí)驗(yàn)。 他們將利用世界上最強(qiáng)大的粒子加速器將兩束重鉛離子加速到接近光速的速度,并控制他們迎頭相撞,試圖重新創(chuàng)造出據(jù)說僅在宇宙大爆炸后短暫存在過的條件。 CERN科學(xué)家預(yù)計(jì)每次相撞將會(huì)釋放出巨
  • 關(guān)鍵字: CERN  Virtex-4  FPGA  200811  

Floorplanner工具應(yīng)用基于FPGA的嵌入式

  • 通過在可編程邏輯器件中嵌入低成本、高性能的處理器,芯片開發(fā)商不但能提高系統(tǒng)的整體性能,而且能夠從可編...
  • 關(guān)鍵字: FPGA  嵌入式  PowerPC  

業(yè)界容量最大的ASIC原型電路板采用了Altera Stratix III器件

  •    2008年11月11號,北京——Altera公司(NASDAQ: ALTR)今天宣布,Dini集團(tuán)在其業(yè)界容量最大的單板FPGA原型引擎中采用了具有340K邏輯單元(LE)的Stratix® III EP3SL340 FPGA。DN7020K10采用了1,760引腳封裝的20片EP3SL340 FPGA,每個(gè)器件提供1,104個(gè)用戶I/O,容量等價(jià)于5千萬ASIC邏輯門??蛻粼O(shè)計(jì)無線通信、網(wǎng)絡(luò)和圖形處理應(yīng)用等定制ASIC時(shí),可以利用這一超大容量原型電路板來驗(yàn)
  • 關(guān)鍵字: Altera  Dini集團(tuán)  Altera Stratix III FPGA  ASIC  

采用FPGA來實(shí)現(xiàn)自適應(yīng)波束形成算法

直面FPGA在嵌入式測試系統(tǒng)中的設(shè)計(jì)挑戰(zhàn)

  • “嵌入式系統(tǒng)”這個(gè)詞范圍很廣,從數(shù)字式電子表到變電站電力檢測系統(tǒng)中的PC都可歸于這一范疇。大多數(shù)情況...
  • 關(guān)鍵字: FPGA  嵌入式  

FPGA與PCB板焊接連接的實(shí)時(shí)失效檢測

  • 問題描述:81%的電子系統(tǒng)中在使用FPGA,包括很多商用產(chǎn)品和國防產(chǎn)品,并且多數(shù)FPGA使用的是BGA封裝形式...
  • 關(guān)鍵字: FPGA  PCB  BGA  

DSP+FPGA實(shí)時(shí)信號處理系統(tǒng)

  • 實(shí)時(shí)信號處理系統(tǒng)要求必須具有處理大數(shù)據(jù)量的能力,以保證系統(tǒng)的實(shí)時(shí)性;其次對系統(tǒng)的體積、功耗、穩(wěn)定性...
  • 關(guān)鍵字: DSP  FPGA  信號處理  實(shí)時(shí)操作  

PSoC? 在清華大學(xué)取得巨大成功

  •   2008 年 10 月 14日,北京訊 — 賽普拉斯半導(dǎo)體公司中國業(yè)務(wù)運(yùn)營部與賽普拉斯大學(xué)聯(lián)盟 (CUA) 協(xié)力共同為中國的名牌大學(xué)清華大學(xué) (THU) 提供 PSoC? 器件及相關(guān)套件。相關(guān)工作取得了顯著成效,PSoC 在兩門課程的學(xué)習(xí)中得到全面推廣,并幫助 100 多名學(xué)生了解到如何用賽普拉斯業(yè)界領(lǐng)先的可編程片上系統(tǒng)解決方案設(shè)計(jì)復(fù)雜的系統(tǒng)。   清華大學(xué)自動(dòng)化系與清華大學(xué)科教儀器設(shè)備廠攜手開發(fā)了 PSoC 實(shí)驗(yàn)室套件。該套件于去年春天獲得了清華大學(xué)頒發(fā)的“第10屆
  • 關(guān)鍵字: 賽普拉斯  PSoC   FPGA   

利用可編程邏輯實(shí)現(xiàn)高性能的罪犯抓捕系統(tǒng)

  • 由于高科技工具成為抓捕罪犯的武器中越來越關(guān)鍵的部分,因此執(zhí)法機(jī)構(gòu)和安全專業(yè)人員不斷尋求更快更方便的數(shù)據(jù)...
  • 關(guān)鍵字: FPGA  汽車電子  語音  視頻  

基于FPGA的UART接口開發(fā)

  •   設(shè)計(jì)背景   串口即通用異步收發(fā)器(UART,Universal Asynchronous Receiver Transmitter)。串行通信具有傳輸線少、成本低、可靠性高等優(yōu)點(diǎn),所以系統(tǒng)間互聯(lián)常采用RS-232接口方式,一般該接口由UART 專用芯片來實(shí)現(xiàn)。但UART接口芯片一般引腳較多,內(nèi)含許多輔助模塊和一些輔助功能,在實(shí)際使用時(shí)往往用不到這些功能,因此若采用UART專用芯片,必將使電路變得復(fù)雜,PCB面積增大,從而導(dǎo)致成本增加,系統(tǒng)的穩(wěn)定性和可靠性降低?;镜腢ART通信只需要兩條信號線(R
  • 關(guān)鍵字: FPGA  UART  接口技術(shù)  

2008嵌入式設(shè)計(jì)調(diào)查:工程師時(shí)刻都在趕項(xiàng)目

  •  ??? Tech?Insights/Embedded?Systems?Design?2008年嵌入式市場調(diào)研報(bào)告表明,嵌入式系統(tǒng)設(shè)計(jì)人員在2008年要參與更多項(xiàng)目的開發(fā),按期完成開發(fā)任務(wù)是他們最大的問題,有一半以上(大于50%)的開發(fā)項(xiàng)目不能按期完成。   調(diào)查結(jié)果表明:自2005年以來,2008年新項(xiàng)目對應(yīng)項(xiàng)目改進(jìn)的比例是這幾年中最高的。在所有開發(fā)項(xiàng)目中,新開發(fā)項(xiàng)目占46%,剩余54%為以往開發(fā)項(xiàng)目的升級和改進(jìn)。項(xiàng)目的改進(jìn)和升級主
  • 關(guān)鍵字: 嵌入式  工程師  FPGA  

賽靈思推出Virtex-5 FXT FPGA ML510 嵌入式開發(fā)平臺(tái)

  •   賽靈思公司日前宣布推出 Virtex-5 FXT FPGA ML510 嵌入式開發(fā)平臺(tái),用于開發(fā)支持雙處理器的高性能嵌入式系統(tǒng)。這一新的開發(fā)平臺(tái)基于集成雙 Power PC? 440處理器的 Virtex-5 FXT FPGA,并且可以支持 Linux和VxWorks 操作系統(tǒng),為軟件和硬件設(shè)計(jì)團(tuán)隊(duì)提供了無與倫比的靈活性和計(jì)算能力。   結(jié)合豐富的參考設(shè)計(jì)和由屢獲殊榮的開發(fā)工具、配置向?qū)Ш?IP 組成的賽靈思嵌入式開發(fā)套件(EDK),ML510 嵌入式開發(fā)平臺(tái)為構(gòu)建利用雙處理器完成專用分配功
  • 關(guān)鍵字: xilinx  FPGA  WiMAX  

基于單片機(jī)和FPGA的簡易數(shù)字存儲(chǔ)示波器設(shè)計(jì)

  • l 引言   與傳統(tǒng)模擬示波器相比.?dāng)?shù)字存儲(chǔ)示波器不僅具有可存儲(chǔ)波形、體積小、功耗低,使用方便等優(yōu)點(diǎn),而且還具有強(qiáng)大的信號實(shí)時(shí)處理分析功能。在電子測量領(lǐng)域,數(shù)字存儲(chǔ)示波器正在逐漸取代模擬示波器。但目前我國使用高性能數(shù)字存儲(chǔ)示波器主要依靠國外產(chǎn)品,而且價(jià)格昂貴。因此研究數(shù)字存儲(chǔ)示波器具有重要價(jià)值。借于此,提出了一種簡易數(shù)字存儲(chǔ)示波器的設(shè)計(jì)方案,經(jīng)測試,性能優(yōu)良。 2 數(shù)字存儲(chǔ)示波器基本工作原理   數(shù)字存儲(chǔ)示波器與模擬示波器不同在于信號進(jìn)入示波器后立刻通過高速A/D轉(zhuǎn)換器將模擬信號前端快速采樣,存儲(chǔ)其
  • 關(guān)鍵字: 單片機(jī)  FPGA  放大器  示波器  
共6376條 370/426 |‹ « 368 369 370 371 372 373 374 375 376 377 » ›|

fpga 介紹

FPGA是英文Field-Programmable Gate Array的縮寫,即現(xiàn)場可編程門陣列,它是在PAL、GAL、EPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。 FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個(gè)新概念,內(nèi)部包括可 [ 查看詳細(xì) ]

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473