首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga ip

基于FPGA的自適應(yīng)均衡器算法實(shí)現(xiàn)

  • 摘要:近年來,自適應(yīng)均衡技術(shù)在通信系統(tǒng)中的應(yīng)用日益廣泛,利用自適應(yīng)均衡技術(shù)在多徑環(huán)境中可以有效地提高數(shù)字接收機(jī)的性能。為了適應(yīng)寬帶數(shù)字接收機(jī)的高速率特點(diǎn),本文闡述了自適應(yīng)均衡器的原理并對其進(jìn)行改進(jìn)。最后使用FPGA芯片和Verilog HDL設(shè)計(jì)實(shí)現(xiàn)了自適應(yīng)均衡器并仿真驗(yàn)證了新方法的有效性。 信道均衡技術(shù)(Channel equalization)是指為了提高衰落信道中的通信系統(tǒng)的傳輸性能而采取的一種抗衰落措施。它主要是減小信道的多徑時(shí)延帶來的碼間串?dāng)_(ISI)問題。其原理是對信道或整個(gè)傳輸系統(tǒng)特性進(jìn)行
  • 關(guān)鍵字: FPGA  LMS  

京微雅格率先推出國內(nèi)首款低功耗FPGA芯片

  • 京微雅格的HR系列FPGA芯片已經(jīng)能夠提供EVB,并預(yù)計(jì)今年第三季度大規(guī)模量產(chǎn),已成為世界上除美國外唯一自主研發(fā)并成功量產(chǎn)FPGA產(chǎn)品的公司。
  • 關(guān)鍵字: 京微雅格  FPGA  

在云端,還好嗎?

  •   十四個(gè)月之前,我參加了一次Plunify的媒體沙龍活動(dòng),寫了一篇名為《云時(shí)代才剛剛開始》的文章,談了一點(diǎn)我對把芯片設(shè)計(jì)結(jié)合云計(jì)算和對Plunify這家創(chuàng)業(yè)公司的看法。那時(shí)候,Plunify主推的業(yè)務(wù)是租用亞馬遜的服務(wù)器資源,搭建一個(gè)FPGA開發(fā)的云端平臺,讓設(shè)計(jì)公司可以把設(shè)計(jì)方案上傳到云端來仿真,以節(jié)省大量的時(shí)間,同時(shí)也避開了自建云的昂貴成本?! ∫荒赀^去了,我終于又有機(jī)會(huì)和Plunify做一次更加深入的交流,看看Plunify在中國大陸市場的深水里摸了一年石頭后,到底有沒有摸到魚?! lunify
  • 關(guān)鍵字: Plunify  云端  FPGA  InTime  

逐夢十年賽靈思

  •   時(shí)間都去哪了?當(dāng)公司全球上下熱烈慶祝成立30周年的時(shí)候, 回首我在賽靈思竟然也已有十載。從上海到北京,從新天地到盤古大觀,從北京最開始幾個(gè)人的小辦事處到今天數(shù)十人數(shù)千規(guī)模的北京公司,我有幸見證了賽靈思在中國的巨大發(fā)展和變遷,但不變的是這份工作帶來的強(qiáng)大吸引力和提供給大家的實(shí)現(xiàn)夢想的舞臺。   賽靈思是我的第一份工作,一做就做了十年。很多周圍的同學(xué)朋友都已經(jīng)換了多家公司,也有很多在高校都成了學(xué)術(shù)帶頭人,教授, 也不停地有獵頭和朋友追問我為什么不愿意動(dòng)一動(dòng)。 我清楚我的執(zhí)著和堅(jiān)守來源于公司人性化和平等的
  • 關(guān)鍵字: 賽靈思  FPGA  PAE  

與輝煌30年的Xilinx共同成長

  •   今年是Xilinx 成立30周年。三十年足以讓一個(gè)人從懵懂到不惑,但三十年卻只能讓少數(shù)公司從初創(chuàng)到輝煌。而Xilinx 就用這三十年的光陰,不斷的成長和蛻變,創(chuàng)造著一個(gè)行業(yè)的傳奇。   9年前的7月我加入Xilinx 上海。至今還記得那天,在公司里迎接我的是一張張年輕而活力四射的笑臉。作為新的技術(shù)支持中心的經(jīng)理,我明白,我將和這些年輕而聰明的工程師們一起為解決客戶的應(yīng)用問題而努力工作。加入Xilinx之前我就用過它的產(chǎn)品,也聽說它是一家具有尊重員工,客戶優(yōu)先等等優(yōu)秀企業(yè)文化的公司。技術(shù)領(lǐng)先的產(chǎn)品,尊
  • 關(guān)鍵字: Xilinx  IP  芯片  

Cadence推出16納米FinFET制程DDR4 PHY IP

  •   全球電子設(shè)計(jì)創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計(jì)系統(tǒng)公司(NASDAQ: CDNS)于2014年5月20日宣布,立即推出基于臺積電16納米FinFET制程的DDR4 PHY IP(知識產(chǎn)權(quán))。16納米技術(shù)與Cadence創(chuàng)新的架構(gòu)相結(jié)合,可幫助客戶達(dá)到DDR4標(biāo)準(zhǔn)的最高性能,亦即達(dá)到3200Mbps的級別,相比之下,目前無論DDR3還是DDR4技術(shù),最高也只能達(dá)到2133Mbps的性能。通過該技術(shù),需要高內(nèi)存帶寬的服務(wù)器、網(wǎng)絡(luò)交換、存儲器結(jié)構(gòu)和其他片上系統(tǒng)(SoC)現(xiàn)在可以使用Cadence? DD
  • 關(guān)鍵字: Cadence  DDR4 PHY IP  CRC  

基于OMAP平臺的TCP/IP開發(fā)及實(shí)現(xiàn)

  • 隨著人們對智能化產(chǎn)品需求的增加,未來的嵌入式產(chǎn)品,包括各種家電、通信、PDA、儀器儀表等設(shè)備正逐漸走向網(wǎng)絡(luò)化,以共享互聯(lián)網(wǎng)中龐大的信息資源,因此使嵌入式設(shè)備的網(wǎng)絡(luò)化開發(fā)有廣闊市場前景,由于嵌入式硬件資源有限,而傳統(tǒng)的TCP/IP等網(wǎng)絡(luò)通信協(xié)議對計(jì)算機(jī)存儲器、運(yùn)算速度的要求較高,所以不能直接應(yīng)用,為此,必須開發(fā)一套適合嵌入式系統(tǒng)的、高度優(yōu)化的、最為精簡的TCP/IP協(xié)議棧。 開放式多媒體應(yīng)用平臺OMAP(Open Multimedia Application Platform)是美國德州儀器公司推出的高度
  • 關(guān)鍵字: OMAP  TCP/IP  

一種基于Linux的TCP/IP編程實(shí)現(xiàn)文件傳輸實(shí)例

  • 1 引言 Linux 是一種自由的Unix類多用戶,多任務(wù)的操作系統(tǒng),可在運(yùn)行在Intel 80386及更高檔次的PC機(jī)、ARMS、MIPS和PowerPC等多種計(jì)算機(jī)平臺,已成為應(yīng)用廣泛、可靠性高、功能強(qiáng)大的計(jì)算機(jī)操作系統(tǒng),Linux 具有內(nèi)核小、效率高、源代碼開放等優(yōu)點(diǎn),還內(nèi)含了TCP/IP網(wǎng)絡(luò)協(xié)議,很適合在服務(wù)器領(lǐng)域使用,而服務(wù)器主要用途之一就是進(jìn)行網(wǎng)絡(luò)通信,隨著計(jì)算機(jī)辦公自動(dòng)化處理技術(shù)的應(yīng)用與推廣,網(wǎng)絡(luò)的不斷普及,傳統(tǒng)的紙張式文件傳輸方式已經(jīng)不再適合發(fā)展的需要,人們更期待一種便捷、高效、環(huán)保、安
  • 關(guān)鍵字: Linux  TCP/IP  

基于VHDL和QuartusⅡ的數(shù)字電子鐘設(shè)計(jì)與實(shí)現(xiàn)

  • 摘要:采用FPGA進(jìn)行的數(shù)字電路設(shè)計(jì)具有更大的靈活性和通用性,已成為目前數(shù)字電路設(shè)計(jì)的主流方法之一。本文給出一種基于FPGA的數(shù)字鐘設(shè)計(jì)方案。該方案采用VHDL設(shè)計(jì)底層模塊,采用電路原理圖設(shè)計(jì)頂層系統(tǒng)。整個(gè)系統(tǒng)在QuartusⅡ開發(fā)平臺上完成設(shè)計(jì)、編譯和仿真,并在FPGA硬件實(shí)驗(yàn)箱上進(jìn)行測試。測試結(jié)果表明該設(shè)計(jì)方案切實(shí)可行。 EDA(Electronic Design Automation)又名電子設(shè)計(jì)自動(dòng)化,其基本特征是:以超大規(guī)??删幊踢壿嬈骷鏔PGA,為設(shè)計(jì)載體,以硬件描述語言,如VHDL,為
  • 關(guān)鍵字: FPGA  QuartusⅡ  

All Programmable平臺讓FPGA市場大有可為

  • 曾有句話這樣說到:“當(dāng)你認(rèn)為設(shè)計(jì)完美的時(shí)候,不是因?yàn)闆]有什么可以加,而是你不能再去除什么。”這話用在FPGA上是再合適不過了。從簡單的邏輯集成到現(xiàn)在集成ARM核、DSP、模擬電路、存儲器等無所不包的系統(tǒng)級集成,從純硬件開發(fā)到可以用C、C++或System C來開發(fā),從此前價(jià)格高昂到現(xiàn)在低成本低功耗,從工藝的跟隨到成為先進(jìn)工藝的引領(lǐng)和3D IC的成功,從傳統(tǒng)的通信、工業(yè)和軍工等應(yīng)用向消費(fèi)電子、醫(yī)療電子、汽車電子、嵌入式市場等擴(kuò)展,F(xiàn)PGA成為擴(kuò)充我們想像力的“先鋒”。
  • 關(guān)鍵字: 賽靈思  FPGA  All Programmable  

迎接All Programmable的浪潮

  • 您有沒有留意到賽靈思的logo下面有兩個(gè)英文單詞——“All Programmable”? 這代表了什么?眾所周知,賽靈思一直是FPGA行業(yè)的領(lǐng)頭羊。那么未來呢?未來具有無限的可能性,但是All Programmable無疑是賽靈思正在全力推動(dòng)的轉(zhuǎn)型。All Programmable SoC無疑是這個(gè)轉(zhuǎn)型的代表之作,Zynq這個(gè)革命性的產(chǎn)品,也就應(yīng)運(yùn)而生了。我和賽靈思的緣分也由此開始。
  • 關(guān)鍵字: 賽靈思  FPGA  Zynq  

28nm時(shí)代將進(jìn)一步蠶食ASIC

  • 在FPGA領(lǐng)域,我們再次聞到了沉重的火藥味。2010年中國農(nóng)歷新年前后,F(xiàn)PGA的28nm交響曲奏響。
  • 關(guān)鍵字: 賽靈思  ASIC  FPGA  28nm  

不想荒廢你的大學(xué)生活吧?看看牛人是怎樣成為電子學(xué)霸的!

  •   寫這篇文章的時(shí)候,我正處于碩士研究生畢業(yè)論文的準(zhǔn)備階段,眼睜睜看著我的大學(xué)生活即將畫上句號,再看看身邊有很多低年級的學(xué)生們一天天把時(shí)間白白荒費(fèi)掉,我在心里替他們惋惜,在即將結(jié)束我的大學(xué)生活之際,我將我的大學(xué)幾年的有意義的生活與大家分享,看過這篇文章后也許能讓那些有夢想的同學(xué)為了實(shí)現(xiàn)自己的人生目標(biāo)少走些彎路,大家要相信,大學(xué)校園——將為你提供一生最好的學(xué)習(xí)環(huán)境。   我高中畢業(yè)于新疆伊寧市三中,2002年考入哈爾濱工程大學(xué)信息與通信工程學(xué)院電子信息工程專業(yè),2006年以創(chuàng)新人才
  • 關(guān)鍵字: DSP  ARM  FPGA/CPLD  

大神教你如何做好邏輯設(shè)計(jì)

  •   規(guī)范很重要   工作過的朋友肯定知道,公司里是很強(qiáng)調(diào)規(guī)范的,特別是對于大的設(shè)計(jì)(無論軟件還是硬件),不按照規(guī)范走幾乎是不可實(shí)現(xiàn)的。邏輯設(shè)計(jì)也是這樣:如果不按規(guī)范做的話,過一個(gè)月后調(diào)試時(shí)發(fā)現(xiàn)有錯(cuò),回頭再看自己寫的代碼,估計(jì)很多信號功能都忘了,更不要說檢錯(cuò)了;如果一個(gè)項(xiàng)目做了一半一個(gè)人走了,接班的估計(jì)得從頭開始設(shè)計(jì);如果需要在原來的版本基礎(chǔ)上增加新功能,很可能也得從頭來過,很難做到設(shè)計(jì)的可重用性。   在邏輯方面,我覺得比較重要的規(guī)范有這些:   1.設(shè)計(jì)必須文檔化。要將設(shè)計(jì)思路,詳細(xì)實(shí)現(xiàn)等寫入文檔
  • 關(guān)鍵字: FPGA  時(shí)序  電路  

為親身參與FPGA加速中國“智”造而自豪

  •   今年是賽靈思公司成立30周年的日子,我衷心地對我們的公司說一聲“Happy Birthday”。我是2003年加入賽靈思的,今年也是我在賽靈思的第十一年。我在賽靈思的工作歷程也是賽靈思在中國的發(fā)展歷程,更是賽靈思支持中國自主知識產(chǎn)權(quán)創(chuàng)新的光輝歷程。   賽靈思的發(fā)言人在眾多場合無數(shù)次提到,我們致力于自主創(chuàng)新,并且能夠幫助實(shí)現(xiàn)中國“智”造。我個(gè)人的親身感受也確實(shí)如此。在我加入賽靈思的時(shí)候是從事FAE的工作,現(xiàn)在也還是在做技術(shù)相關(guān)的工作。很多客戶都知道,賽
  • 關(guān)鍵字: 賽靈思  FPGA  TD  
共7088條 166/473 |‹ « 164 165 166 167 168 169 170 171 172 173 » ›|

fpga ip介紹

您好,目前還沒有人創(chuàng)建詞條fpga ip!
歡迎您創(chuàng)建該詞條,闡述對fpga ip的理解,并與今后在此搜索fpga ip的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473