EEPW首頁(yè) >>
主題列表 >>
fpga ip
fpga ip 文章 進(jìn)入fpga ip技術(shù)社區(qū)
賽靈思正式發(fā)貨全球首款異構(gòu)3D FPGA
- All Programmable技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX) )日前宣布正式發(fā)貨 Virtex?-7 H580T FPGA —全球首款3D異構(gòu)All Programmable產(chǎn)品。Virtex-7 HT采用賽靈思的堆疊硅片互聯(lián) (SSI)技術(shù),是提供業(yè)界帶寬最高的 FPGA,可提供多達(dá)16個(gè)28 Gbps收發(fā)器和72個(gè)13.1 Gbps收發(fā)器,也是唯一能滿(mǎn)足關(guān)鍵Nx100G和400G線(xiàn)路卡應(yīng)用功能要求的單芯片解決方案。結(jié)合賽靈思領(lǐng)先的100G變速
- 關(guān)鍵字: 賽靈思 Virtex FPGA
基于FPGA的頻譜分析儀的設(shè)計(jì)與研制
- 頻譜分析儀是微電子測(cè)量領(lǐng)域中最基礎(chǔ)、最重要的測(cè)量?jī)x器之一,是從事各種電子產(chǎn)品研發(fā)、生產(chǎn)、檢驗(yàn)的重要工具。高分辨率、寬頻帶數(shù)字頻譜分析的方法和實(shí)現(xiàn)一直是該領(lǐng)域的研究熱點(diǎn)[1]?,F(xiàn)代頻譜分析儀是基于現(xiàn)代數(shù)字信
- 關(guān)鍵字: FPGA 頻譜分析 儀的設(shè)計(jì)
Altium全力支持全國(guó)職業(yè)院校技能大賽
- 下一代電子設(shè)計(jì)軟件與服務(wù)開(kāi)發(fā)商 Altium公司近日宣布為2012年全國(guó)職業(yè)院校技能大賽高職組“電子產(chǎn)品設(shè)計(jì)及制作(基于FPGA)”廣東省選拔賽提供全程技術(shù)支持,并向所有參賽選手贊助Altium Designer 10使用授權(quán),助力廣大參賽者打破技術(shù)壁壘,釋放設(shè)計(jì)潛力。
- 關(guān)鍵字: Altium FPGA 電子設(shè)計(jì)
采用Xilinx 和FPGA的DDR2 SDRAM存儲(chǔ)器接口控制器的設(shè)計(jì)
- 采用Xilinx 和FPGA的DDR2 SDRAM存儲(chǔ)器接口控制器的設(shè)計(jì),本白皮書(shū)討論各種存儲(chǔ)器接口控制器設(shè)計(jì)所面臨的挑戰(zhàn)和 Xilinx 的解決方案,同時(shí)也說(shuō)明如何使用 Xilinx軟件工具和經(jīng)過(guò)硬件驗(yàn)證的參考設(shè)計(jì)來(lái)為您自己的應(yīng)用(從低成本的 DDR SDRAM 應(yīng)用到像 667 Mb/sDDR2 SDRAM 這樣的更
- 關(guān)鍵字: 接口 控制器 設(shè)計(jì) 存儲(chǔ)器 SDRAM Xilinx FPGA DDR2 采用
基于SOPC技術(shù)的異步串行通信IP核的設(shè)計(jì)與實(shí)現(xiàn)
- 摘要:介紹了SoPC(System on a Programmable Chip)系統(tǒng)的概念和特點(diǎn),給出了基于PLB總線(xiàn)的異步串行通信(UART)IP核的硬件設(shè)計(jì)和實(shí)現(xiàn)。通過(guò)將設(shè)計(jì)好的UART IP核集成到SoPC系統(tǒng)中加以驗(yàn)證,證明了所設(shè)計(jì)的UARTIP核可以正
- 關(guān)鍵字: IP 設(shè)計(jì) 實(shí)現(xiàn) 通信 串行 SOPC 技術(shù) 異步 基于
基于FPGA的全新數(shù)字化PCM中頻解調(diào)器設(shè)計(jì)
- 摘要:為了對(duì)中頻PCM信號(hào)進(jìn)行直接解調(diào),提出一種全新的數(shù)字化PCM中頻解調(diào)器的設(shè)計(jì)方法。在實(shí)現(xiàn)過(guò)程中,采用大規(guī)模的FPGA芯片對(duì)位幀同步器進(jìn)行了融合,便于設(shè)備的集成化和小型化。這種新型的中頻解調(diào)器比傳統(tǒng)的基帶解
- 關(guān)鍵字: FPGA PCM 數(shù)字化 中頻解調(diào)器
基于單片機(jī)與FPGA可調(diào)延時(shí)模塊的設(shè)計(jì)
- 系統(tǒng)結(jié)構(gòu)框圖如圖1。其硬件結(jié)構(gòu)比較簡(jiǎn)單,主要由單片機(jī)P89C51RD、RS-232/TTL接口電路MAX232和可編程邏輯器件FPGA三部分組成。單片機(jī)P89C51RD2是上位PC機(jī)和FPGA的連接紐帶,它通過(guò)并口發(fā)送數(shù)據(jù)給FPGA,另一邊通過(guò)RS-2
- 關(guān)鍵字: FPGA 單片機(jī) 可調(diào)延時(shí)模塊
FPGA驅(qū)動(dòng)LED靜態(tài)顯示和動(dòng)態(tài)顯示的VHDL程序
- 例1:FPGA驅(qū)動(dòng)LED靜態(tài)顯示 --文件名:decoder.vhd --功能:譯碼輸出模塊,LED為共陽(yáng)接法 --最后修改日期:2004.3.24 library IEEE; use IEEE.STD_LOGIC_1164.ALL; use IEEE.STD_LOGIC_ARITH.ALL;
- 關(guān)鍵字: FPGA VHDL LED 驅(qū)動(dòng)
一種基于FPGA的UART 電路實(shí)現(xiàn)
- 1 引 言 UART 即通用異步收發(fā)器,他廣泛使用串行數(shù)據(jù)傳輸協(xié)議。UART 功能包括微處理器接口、用于數(shù)據(jù)傳輸?shù)木彌_器(Buffer)、幀產(chǎn)生、奇偶校驗(yàn)、并串轉(zhuǎn)換,用于數(shù)據(jù)接收的緩沖器、幀產(chǎn)生、奇偶校驗(yàn)、串并轉(zhuǎn)換等。
- 關(guān)鍵字: FPGA UART 電路實(shí)現(xiàn)
fpga ip介紹
您好,目前還沒(méi)有人創(chuàng)建詞條fpga ip!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga ip的理解,并與今后在此搜索fpga ip的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga ip的理解,并與今后在此搜索fpga ip的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473