首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> fpga ip

IP網(wǎng)絡(luò)測(cè)試技術(shù)提高高帶寬無(wú)線網(wǎng)絡(luò)設(shè)備開(kāi)發(fā)水平

基于FPGA的ISA總線/MMи總線數(shù)據(jù)轉(zhuǎn)換電路設(shè)計(jì)

  • 摘要:某型導(dǎo)彈測(cè)試設(shè)備控制總線為通用的ISA總線,而通信接口總線為非標(biāo)準(zhǔn)的MMи總線。在此以FPGA為核心設(shè)計(jì)了一種ISA總線/MMи總線轉(zhuǎn)換電路,該電路可以完成2種制式的數(shù)據(jù)和控制指令轉(zhuǎn)換。給出了轉(zhuǎn)換電路原理框圖、
  • 關(guān)鍵字: FPGA  ISA  總線  數(shù)據(jù)轉(zhuǎn)換    

FPGA教學(xué):應(yīng)用與研究并重

  • 問(wèn):您對(duì)“第三屆開(kāi)源硬件及嵌入式大賽”的哪些作品印象較深? 答:一個(gè)就是浙大的“基于FPGA的M2M異構(gòu)虛擬化系統(tǒng)”設(shè)計(jì),一個(gè),還有太原理工大學(xué)?的AVS編碼FPGA實(shí)現(xiàn)。 問(wèn):這次比賽是否公平公正? 答:這個(gè)評(píng)選方式不是特別學(xué)術(shù)性的,有點(diǎn)是大家喜好的程度的海選。 問(wèn):就是理論性的東西評(píng)選的分值相對(duì)占的低了一些? 答:從最后的結(jié)果來(lái)看是這樣的。 問(wèn):是否應(yīng)該專家的分?jǐn)?shù)權(quán)重還要更高一點(diǎn)? 答:總的來(lái)說(shuō)我覺(jué)得名次不是最重要的,
  • 關(guān)鍵字: FPGA  Xilinx  教育  

集成UART核心的FPGA異步串行實(shí)現(xiàn)

  • 串行外設(shè)都會(huì)用到RS232-C異步串行接口,傳統(tǒng)上采用專用的集成電路即UART實(shí)現(xiàn),如TI、EXAR、EPIC的550、452等系列,但是我們一般不需要使用完整的UART的功能,而且對(duì)于多串口的設(shè)備或需要加密通訊的場(chǎng)合使用UART也不是
  • 關(guān)鍵字: UART  FPGA  集成  核心    

基于FPGA和DSP的高速圖像處理系統(tǒng)

  • 摘要:為了提高圖像處理系統(tǒng)的高性能和低功耗,提出了一種基于FPGA和DSP協(xié)同作業(yè)的高速圖像處理嵌入式系統(tǒng),其中DSP為主處理器,負(fù)責(zé)圖像處理,而FPGA為協(xié)處理器,負(fù)責(zé)系統(tǒng)的所有數(shù)字邏輯。整個(gè)系統(tǒng)中FPGA和DSP的工作
  • 關(guān)鍵字: FPGA  DSP  高速圖像處理  系統(tǒng)    

基于FPGA和51單片機(jī)信號(hào)發(fā)生器設(shè)計(jì)與實(shí)現(xiàn)

  • 摘要:為了降低傳統(tǒng)函數(shù)信號(hào)發(fā)生器成本,改善函數(shù)信號(hào)發(fā)生器低頻穩(wěn)定性,本文結(jié)合FPGA和51單片機(jī)設(shè)計(jì)并實(shí)現(xiàn)了產(chǎn)生以0.596Hz頻率精度各種函數(shù)信號(hào)。函數(shù)信號(hào)頻率、波形、幅度由51單片機(jī)控制,并用LCD顯示函數(shù)信號(hào)相關(guān)
  • 關(guān)鍵字: 設(shè)計(jì)  實(shí)現(xiàn)  信號(hào)發(fā)生器  單片機(jī)  FPGA  基于  

利用FPGA實(shí)現(xiàn)高性能的罪犯抓捕系統(tǒng)

  • 由于高科技工具成為抓捕罪犯的武器中越來(lái)越關(guān)鍵的部分,因此執(zhí)法機(jī)構(gòu)和安全專業(yè)人員不斷尋求更快更方便的數(shù)據(jù)收集和解讀方式就不足為奇了。針對(duì)這一領(lǐng)域的應(yīng)用越來(lái)越復(fù)雜,必須適應(yīng)不斷演變的要求,并把成本控制在機(jī)
  • 關(guān)鍵字: FPGA  性能  系統(tǒng)    

基于FPGA與DSP導(dǎo)引頭信號(hào)處理中FPGA設(shè)計(jì)

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
  • 關(guān)鍵字: DSP  信號(hào)處理  FPGA  導(dǎo)引頭  

賽靈思開(kāi)源硬件與嵌入式大賽創(chuàng)意紛呈

  • 由中國(guó)電子學(xué)會(huì)主辦,美國(guó)賽靈思公司和北京工業(yè)大學(xué)共同承辦的“FPGA助力中國(guó)智造,擁抱嵌入式計(jì)算新時(shí)代 — 第三屆OpenHW開(kāi)源硬件與嵌入式大賽”總決賽于在北京工業(yè)大學(xué)隆重舉行。來(lái)自中國(guó)大陸、臺(tái)灣和新加坡的26支進(jìn)入決賽的精英團(tuán)隊(duì)會(huì)聚中國(guó)北京,各展其能,現(xiàn)場(chǎng)進(jìn)行演示及答辯,為在場(chǎng)的專家和評(píng)委們奉上了一場(chǎng)創(chuàng)新與創(chuàng)意的盛宴。
  • 關(guān)鍵字: 賽靈思  嵌入式  FPGA  

第五屆SoCIP年會(huì)完美落幕

  •   日前,第五屆SoCIP年會(huì)在北京召開(kāi)。SoCIP會(huì)議已發(fā)展成為中國(guó)領(lǐng)先的SoC/ASIC設(shè)計(jì)會(huì)議之一。全天會(huì)議包括技術(shù)研討會(huì)和參展商展示,把全世界最新的SoC/ASIC設(shè)計(jì)技術(shù)帶到中國(guó)。與會(huì)者通過(guò)與一些不同公司的專家們直接交流,從而獲得最新的SoC/ASIC技術(shù)發(fā)展的第一手資料。今年的參展商包括S2C、SpringSoft、tensilica、Algotochip、CAST等等。   S2C是展會(huì)的主辦者。S2C是領(lǐng)先的快速SoC原型解決方案提供商,其總部位于美國(guó)加利福尼亞州圣何塞市并且在上海、北京
  • 關(guān)鍵字: SoCIP  FPGA  

基于ARM的快速原型化平臺(tái)的實(shí)現(xiàn)

  • 摘要:本文首先闡述了嵌入式系統(tǒng)的特點(diǎn)以及可測(cè)性、靈活性和模塊化的設(shè)計(jì)方法,接著介紹了ARM核的快速原型化平 ...
  • 關(guān)鍵字: 快速原型化  FPGA  隨機(jī)方向傳輸  

城市排污狀況遠(yuǎn)程高清IP視頻監(jiān)控解決方案

  • 今后很長(zhǎng)一段時(shí)間,環(huán)境污染將成為中國(guó)眾多城市可持續(xù)發(fā)展的桎梏。目前,不少城市排污系統(tǒng)的建設(shè)滯后,而污染物排放只增不減,直接影響人們的正常生活和社會(huì)經(jīng)濟(jì)的運(yùn)轉(zhuǎn)。現(xiàn)在城市環(huán)保不是“要不要”,而是
  • 關(guān)鍵字: IP  視頻監(jiān)控  解決方案  高清  遠(yuǎn)程  排污  狀況  城市  

無(wú)線通信領(lǐng)域FPGA的應(yīng)用分析

  • 1.1無(wú)線通信綜述進(jìn)入21世紀(jì)以來(lái),無(wú)線通信技術(shù)正在以前所未有的速度向前發(fā)展。隨著用戶對(duì)各種實(shí)時(shí)多媒體業(yè)務(wù)需求的增加和互聯(lián)網(wǎng)技術(shù)的迅猛發(fā)展,可以預(yù)計(jì),未來(lái)的無(wú)線通信技術(shù)將朝著數(shù)字化、綜合化、寬帶化、智能化和
  • 關(guān)鍵字: FPGA  無(wú)線通信領(lǐng)域  分析    

FPGA方案:SoC數(shù)字顯示系統(tǒng)

  • 本文以Virtex-II系列PlatformFPGA為例,說(shuō)明采用FPGA方案進(jìn)行數(shù)字顯示系統(tǒng)設(shè)計(jì)所具有的靈活、快速和低成本等特性。系統(tǒng)級(jí)芯片(SoC)解決方案被譽(yù)為半導(dǎo)體業(yè)最重要的發(fā)展之一,目前,從數(shù)字手機(jī)和數(shù)字電視等消費(fèi)類電子
  • 關(guān)鍵字: FPGA  SoC  方案  數(shù)字顯示系統(tǒng)    

基于FPGA的高速實(shí)時(shí)數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

  • 摘要:設(shè)計(jì)的基于FPGA的高速實(shí)時(shí)數(shù)據(jù)采集系統(tǒng),可控制6路模擬信號(hào)的采集和處理,F(xiàn)PGA中的6個(gè)FIFO對(duì)數(shù)據(jù)進(jìn)行緩存,數(shù)據(jù)總線傳給DSP進(jìn)行實(shí)時(shí)處理和上傳給上位機(jī)顯示。程序部分是用Verilog HDL語(yǔ)言,并利用QuartusⅡ等E
  • 關(guān)鍵字: FPGA  高速實(shí)時(shí)數(shù)  采集系統(tǒng)    
共7088條 243/473 |‹ « 241 242 243 244 245 246 247 248 249 250 » ›|

fpga ip介紹

您好,目前還沒(méi)有人創(chuàng)建詞條fpga ip!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga ip的理解,并與今后在此搜索fpga ip的朋友們分享。    創(chuàng)建詞條

熱門主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473