首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga soc

小而美FPGA為邊緣AI賦能

  • 1? ?小型和中端FPGA服務嵌入式AI領域?萊迪思經過40多年的發(fā)展,目前擁有公司歷史上最強大的產品組合,其針對AI優(yōu)化、低功耗FPGA解決方案主要面向小型和中端FPGA市場。萊迪思旨在滿足客戶對各種網絡邊緣應用日益增長的智能需求,提供超強適應性的解決方案,幫助客戶跟進不斷發(fā)展的AI算法。萊迪思提供包括嵌入式AI在內的領先的解決方案,服務于工業(yè)、汽車、通信、計算和消費類應用。萊迪思sensAI?解決方案集合幫助客戶實現最新的工廠自動化和工業(yè)機器視覺應用,其低功耗FPGA提供
  • 關鍵字: 202311  FPGA  萊迪思  

創(chuàng)新加速,英特爾以全矩陣FPGA助產業(yè)智能化發(fā)展

  • 近日,以“創(chuàng)新加速,塑造FPGA芯未來”為主題的2023年英特爾? FPGA中國技術日在北京成功舉行。期間,英特爾不僅披露了包括Agilex? 3系列、Agilex? 5系列在內的多款FPGA產品細節(jié)及其早期驗證計劃,同時亦分享了與產業(yè)伙伴在數據中心、AI、網絡、嵌入式等關鍵領域的諸多應用,旨在以逐步擴大的產品組合進一步滿足廣泛細分市場需求的同時,深度展示英特爾在加速可編程創(chuàng)新、推動中國行業(yè)數智化進程上的重要作用。英特爾可編程方案事業(yè)部中國總經理葉唯琛表示,“在新場景、新應用海量增長的驅動下,中國本地市場
  • 關鍵字: 英特爾  FPGA  

Altera MAX10: 計時控制

  • 計時控制在之前的實驗中我們掌握了如何進行時鐘分頻、如何進行數碼管顯示與按鍵消抖的處理,那么在本節(jié)實驗之中,我們將會實現一個籃球賽場上常見的24秒計時器。====硬件說明====在之前的實驗中我們?yōu)樽x者詳細介紹過小腳丫MXO2板卡上的按鍵、數碼管、LED等硬件外設,在此不再贅述。本節(jié)將實現由數碼管作為顯示模塊,按鍵作為控制信號的輸入(包含復位信號和暫停信號),Altera MAX10作為控制核心的籃球讀秒系統,實現框圖如下:====Verilog代碼====// *****************
  • 關鍵字: 計時器  FPGA  Lattice Diamond  小腳丫  

Lattice MXO2: 計時控制

  • Warning: file_get_contents(https://www.eetree.cn/wiki/_media/%E8%AE%A1%E6%97%B6%E5%99%A8%E6%A1%86%E5%9B%BE.png?w=800&tok=0acdce): failed to open stream: HTTP request failed! HTTP/1.1 403 Forbidden in /var/www/html/www.edw.com.cn/www/rootapp/controll
  • 關鍵字: 計時器  FPGA  Lattice Diamond  小腳丫  

持續(xù)加碼智能汽車“芯”賽道,安謀科技發(fā)布“山?!盨20F安全解決方案

  • 2023年11月9日,安謀科技(中國)有限公司(以下簡稱“安謀科技”)正式發(fā)布“山?!盨20F安全解決方案。作為一款面向智能汽車SoC的HSM(硬件安全模塊)產品,“山海”S20F可提供包括CPU處理器、對外通信單元、存儲器等在內的完整HSM子系統,更好地滿足功能安全要求,同時還支持靈活的定制化配置,以應對不同車載計算場景對于信息安全強度的多樣化需求,助力本土合作伙伴打造高安全、高可靠的車規(guī)級SoC芯片。安謀科技聯席CEO劉仁辰表示:“很高興今天為大家?guī)砻嫦蛑悄芷囶I域的‘山?!疭20F安全解決方案。此
  • 關鍵字: 汽車電子  安謀科技  SoC  

Altera MAX10: 按鍵消抖

  • 按鍵消抖在之前的實驗中我們學習了如何用按鍵作為FPGA的輸入控制,在本實驗中將學習如何進行按鍵消抖,用按鍵完成更多的功能。====硬件說明====按鍵是一種常用的電子開關,電子設計中不可缺少的輸入設備。當按下時使開關導通,松開時則開關斷開,內部結構是靠金屬彈片來實現通斷。按鍵抖動的原理抖動的產生 :通常的按鍵所用的開關為機械彈性開關,當機械觸點斷開、閉合時,由于機械觸點的彈性作用,一個按鍵開關在閉合時不會馬上穩(wěn)定地接通,在斷開時也不會一下子斷開。因而在閉合及斷開的瞬間均伴隨有一連串的抖動,為了不產生這種現
  • 關鍵字: 消抖  FPGA  Lattice Diamond  小腳丫  

Lattice MXO2: 按鍵消抖

  • 按鍵消抖在之前的實驗中我們學習了如何用按鍵作為FPGA的輸入控制,在本實驗中將學習如何進行按鍵消抖,用按鍵完成更多的功能。硬件說明按鍵是一種常用的電子開關,電子設計中不可缺少的輸入設備。當按下時使開關導通,松開時則開關斷開,內部結構是靠金屬彈片來實現通斷。按鍵抖動的原理抖動的產生 :通常的按鍵所用的開關為機械彈性開關,當機械觸點斷開、閉合時,由于機械觸點的彈性作用,一個按鍵開關在閉合時不會馬上穩(wěn)定地接通,在斷開時也不會一下子斷開。因而在閉合及斷開的瞬間均伴隨有一連串的抖動,為了不產生這種現象而作的措施就是
  • 關鍵字: 消抖  FPGA  Lattice Diamond  小腳丫  

消息稱三星自主研發(fā)光線追蹤和 AI 超采樣技術,2025 年后應用于 Exynos 芯片

  • IT之家 11 月 7 日消息,盡管三星在過去幾年中一直在與 AMD 合作,為其 Exynos 芯片帶來光線追蹤功能,但最近有消息稱,三星似乎正在研發(fā)自己的光線追蹤和 AI 超采樣技術,計劃在未來的 Exynos 芯片上應用。IT之家注意到,就在幾天前,有消息稱三星正在與 AMD 和高通合作,將 FSR(FidelityFX Super Resolution)引入其手機。據 Daily Korea 報道,三星先進技術研究院(SAIT)的一個團隊似乎正在研究兩項新技術:神經光線重建和神經超采樣。這
  • 關鍵字: 三星  SoC  光線追蹤  

Altera MAX10: LED流水燈

  • 在時鐘分頻實驗中我們練習了如何處理時鐘,接下來我們要學習如何利用時鐘來完成時序邏輯。====硬件說明====流水燈實現是很常見的一個實驗,雖然邏輯比較簡單,但是里面也包含了實現時序邏輯的基本思想。要用FPGA實現流水燈有很多種方法,在這里我們會用兩種不同的方法實現。1,模塊化設計:在之前的實驗中我們做了3-8譯碼器和時鐘分頻,如果把這兩個結合起來,我們就能搭建一個自動操作的流水LED顯示??驁D如下:2,循環(huán)賦值:這是一種很簡潔的實現流水燈效果邏輯,就是定義一個8位的變量,在每個時鐘上升沿將最低位賦值給最高
  • 關鍵字: 流水燈  FPGA  Lattice Diamond  小腳丫  

Lattice MXO2: LED流水燈

  • 在時鐘分頻實驗中我們練習了如何處理時鐘,接下來我們要學習如何利用時鐘來完成時序邏輯。硬件說明流水燈實現是很常見的一個實驗,雖然邏輯比較簡單,但是里面也包含了實現時序邏輯的基本思想。要用FPGA實現流水燈有很多種方法,在這里我們會用兩種不同的方法實現。1,模塊化設計:在之前的實驗中我們做了3-8譯碼器和時鐘分頻,如果把這兩個結合起來,我們就能搭建一個自動操作的流水LED顯示??驁D如下:2,循環(huán)賦值:這是一種很簡潔的實現流水燈效果邏輯,就是定義一個8位的變量,在每個時鐘上升沿將最低位賦值給最高位,其他位右移一
  • 關鍵字: 流水燈  FPGA  Lattice Diamond  小腳丫  

利用搭載全域硬2D NoC的FPGA器件去完美實現智能化所需的高帶寬低延遲計算

  • 隨著大模型、高性能計算、量化交易和自動駕駛等大數據量和低延遲計算場景不斷涌現,加速數據處理的需求日益增長,對計算器件和硬件平臺提出的要求也越來越高。發(fā)揮核心器件內部每一個計算單元的作用,以更大帶寬連接內外部存儲和周邊計算以及網絡資源,已經成為智能化技術的一個重要趨勢。這使得片上網絡(Network-on-Chip)這項已被提及多年,但工程上卻不容易實現的技術再次受到關注。作為一種被廣泛使用的硬件處理加速器,FPGA可以加速聯網、運算和存儲,其優(yōu)點包括計算速度與ASIC相仿,也具備了高度的靈活性,能夠為數據
  • 關鍵字: 2D NoC  FPGA  

MG24助力Waites開發(fā)適用于工業(yè)物聯網和AI的傳感器

  • Silicon Labs(亦稱“芯科科技”)超低功耗、多協議的MG24 SoC為Waites公司的工業(yè)物聯網狀態(tài)監(jiān)測(Condition Monitoring)傳感器提供了理想的網狀網絡無線連接解決方案。憑借卓越的射頻接收器靈敏度(高達20 dBm的輸出功率),內置更大的Flash和RAM內存以及集成人工智能和機器學習(AI/ML)硬件加速器,MG24 SoC保證了一流的低延遲無線連接,是數據密集型(Data-Intensive),遠程,電池供電傳感器的理想選擇。動態(tài)的工業(yè)世界需要迅速的行動和決策,特別是
  • 關鍵字: 芯科科技  MG24 SoC  工業(yè)物聯網狀態(tài)監(jiān)測  

愛芯元智發(fā)布新一代IPC SoC芯片AX630C和AX620Q

  • AI視覺芯片研發(fā)及基礎算力平臺公司愛芯元智宣布,發(fā)布新一代IPC SoC芯片產品AX630C和AX620Q,以領先行業(yè)水平的高畫質、智能處理和分析等能力受到關注。搭載新一代智眸4.0和新一代通元4.0,支持實時真黑光受益于網絡攝像機的大范圍普及,IPC SoC芯片作為主要的智慧城市管理芯片之一,被認為是未來發(fā)展的主流。同時,隨著網絡視頻攝像頭向高清化、智能化方向發(fā)展,IPC市場也對SoC芯片提出了更高的要求,具備高圖像質量、算法兼容性好、低功耗等優(yōu)勢的IPC SoC更受市場青睞。依托自研愛芯智眸AI-IS
  • 關鍵字: 愛芯元智  IPC SoC  

Altera MAX10: 時鐘分頻

  • 時鐘分頻在之前的實驗中我們已經熟悉了小腳丫的各種外設,掌握了verilog的組合邏輯設計,接下來我們將學習時序邏輯的設計。====硬件說明====時鐘信號的處理是FPGA的特色之一,因此分頻器也是FPGA設計中使用頻率非常高的基本設計之一。一般在FPGA中都有集成的鎖相環(huán)可以實現各種時鐘的分頻和倍頻設計,但是通過語言設計進行時鐘分頻是最基本的訓練,在對時鐘要求不高的設計時也能節(jié)省鎖相環(huán)資源。在本實驗中我們將實現任意整數的分頻器,分頻的時鐘保持50%占空比。1,偶數分頻:偶數倍分頻相對簡單,比較容易理解。通
  • 關鍵字: 時序邏輯  時鐘分頻  FPGA  Lattice Diamond  小腳丫  

Lattice MXO2: 時鐘分頻

  • 時鐘分頻在之前的實驗中我們已經熟悉了小腳丫的各種外設,掌握了verilog的組合邏輯設計,接下來我們將學習時序邏輯的設計。硬件說明時鐘信號的處理是FPGA的特色之一,因此分頻器也是FPGA設計中使用頻率非常高的基本設計之一。一般在FPGA中都有集成的鎖相環(huán)可以實現各種時鐘的分頻和倍頻設計,但是通過語言設計進行時鐘分頻是最基本的訓練,在對時鐘要求不高的設計時也能節(jié)省鎖相環(huán)資源。在本實驗中我們將實現任意整數的分頻器,分頻的時鐘保持50%占空比。1,偶數分頻:偶數倍分頻相對簡單,比較容易理解。通過計數器計數是完
  • 關鍵字: 時序邏輯  時鐘分頻  FPGA  Lattice Diamond  小腳丫  
共7926條 14/529 |‹ « 12 13 14 15 16 17 18 19 20 21 » ›|

fpga soc介紹

您好,目前還沒有人創(chuàng)建詞條fpga soc!
歡迎您創(chuàng)建該詞條,闡述對fpga soc的理解,并與今后在此搜索fpga soc的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473