首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga soc

混合信號SoC在雙色LED屏中的應用

  •   1 高速SoC單片機C8051F040特征   C8051F040系列器件是完全集成的混合信號片上系統(tǒng)型MCU,具有64個數(shù)字I/O 引腳,片內(nèi)集成了1個CAN2.0B控制器。其主要特性有: (1)高速流水線結構的8051兼容的CIP-51內(nèi)核(可達25 MIPS);(2)全速非侵入式的在系統(tǒng)調(diào)試接口(片內(nèi)) 64 KB(C8051F040/1/2/3/4/5)可在系統(tǒng)編程的Flash存儲器,(4K+256)B的片內(nèi)RAM,尋址空間為64 KB的外部數(shù)據(jù)存儲器接口和硬件實現(xiàn)的SPI、SMBus/I2
  • 關鍵字: SoC  LED  

Synopsys宣布推出用于移動SoC的業(yè)界最低功耗PCI Express 3.1 IP解決方案

  •   新思科技(Synopsys,Inc)日前宣布:推出業(yè)界功耗最低的、兼容PCI Express®(PCIe®)3.1規(guī)范的控制器和PHY知識產(chǎn)權(IP)解決方案,它們可以同時極大地降低移動系統(tǒng)級芯片(SoC)的工作和待機功耗。經(jīng)硅驗證的Synopsys DesignWare® PCIe 3.1 IP支持L1低功耗狀態(tài),并采用電源開關、分段電源層以及低待機功耗等電源門控技術,使待機功耗低于10 uW/lane。此外,正常供電時,這種新型發(fā)送器設計和均衡旁路方案使工作功耗低于5mW/
  • 關鍵字: Synopsys  SoC  

Intel低功耗新神器首曝 4-6W?

  • Intel剛收購了altera,等明年技術結合起來,發(fā)布的新產(chǎn)品,想一想就很棒的樣子。
  • 關鍵字: Intel  SoC  

Mentor Graphics 宣布推出旨在提升測試平臺效率的 EZ-VIP 包

  •   Mentor Graphics公司今天宣布即時推出 EZ-VIP 效率包。該效率包面向使用 Questa® Verification IP (QVIP) 的 ASIC 和 FPGA 驗證團隊,可將創(chuàng)建、實例化、配置和連接 QVIP 測試平臺的時間縮短 5 倍以上,從而顯著提高效率。這就意味著,驗證團隊可以將更多的時間花在 QVIP 上,以驗證他們的設計在功能上是否正確。   EZ-VIP 包由 QVIP 配置軟件、一個 VIP 調(diào)通服務包和一個全新的 EZ-VIP API 組成。其中,QVI
  • 關鍵字: Mentor Graphics  FPGA   

【從零開始走進FPGA】 玩轉(zhuǎn)VGA

  •   一、VGA的誘惑   首先,VGA的驅(qū)動,這事,一般的單片機是辦不到的;由于FPGA的速度,以及并行的優(yōu)勢,加上可現(xiàn)場配置的優(yōu)勢,VGA的配置,只有俺們FPGA可以勝任,也只有FPGA可以隨心所欲地配置(當然ARM也可以,應用比較高吧)。   初學者就是喜歡看炫的效果,往往會忍不住想玩。尤其玩FPGA的,沒玩VGA就感到跟單片機沒啥提升,因此VGA的驅(qū)動也不得不講。Bingo當年也是如此。擋不住VGA的誘惑,初學者問Bingo VGA問題的人也是灰常的多,也許一般教科書理論太強,實際應用不是很身后
  • 關鍵字: VGA  FPGA  

英特爾收購阿爾特拉,發(fā)布向GPU的宣戰(zhàn)宣言——新FPGA

  • 看起來效率提升了兩倍,很強大的樣子。
  • 關鍵字: 英特爾  FPGA  

Altera宣布Stratix 10的創(chuàng)新全面刷新高端FPGA和SoC業(yè)界性能指標記錄

  •   Altera公司今天發(fā)布其Stratix® 10 FPGA和SoC體系結構和產(chǎn)品細節(jié),這一下一代高端可編程邏輯器件在性能、集成度、密度和安全特性方面實現(xiàn)全面突破,勢必將云時代的網(wǎng)絡通信技術推向又一個巔峰。   Stratix 10 FPGA和SoC采用了Altera革命性的HyperFlex™ FPGA架構,由Intel® 14 nm三柵極工藝技術制造,內(nèi)核性能是前一代FPGA的2倍。業(yè)界性能最好、密度最高、具有先進的嵌入式處理功能的FPGA與GPU級別浮點計算性能和異構
  • 關鍵字: Altera  FPGA  

FPGA開發(fā)外設子板模塊電路設計詳解

  •   FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎上進一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。FPGA的開發(fā)相對于傳統(tǒng)PC、單片機的開發(fā)有很大不同。FPGA以并行運算為主,以硬件描述語言來實現(xiàn);相比于PC或單片機(無論是馮諾依曼結構還是哈佛結構)的順序操作有很大區(qū)別,也造成了FPGA開發(fā)入門較難。目前國內(nèi)有專
  • 關鍵字: FPGA   A/D  

非接觸式讀卡器設計方案匯總,包括RFID,磁卡等

  •   讀卡器(Card Reader)是一種讀卡設備,由于卡片種類較多,所以讀卡器的含義覆蓋范圍比較廣。根據(jù)卡片類型的不同,可以將其分為IC卡讀卡器,包括接觸式IC卡,遵循ISO7816接口標準;非接觸式IC卡讀卡器,遵循ISO14443接口標準,遠距離讀卡器,遵循ETC國標GB20851接口標準。本文主要介紹非接觸式讀卡器的設計方案,供大家參考。   一種極具成本效益的磁卡讀卡器設計   通過磁性圖案存儲信息的技術最早出現(xiàn)在音頻記錄領域。從那以后,這個概念已被擴展應用于許多不同產(chǎn)品,如軟盤、音頻/視頻
  • 關鍵字: SOC  PICl6F7x  

基于FPGA的915MHz射頻讀卡器設計

  •   射頻識別(RFID)技術是一種非接觸式的自動識別技術,通過射頻信號自動識別目標對象并獲取相關信息。通常RFID系統(tǒng)主要由應用軟件、射頻卡以及讀卡器三部分構成[1]。相對于低頻段的RFID系統(tǒng),工作在860 MHz~960 MHz的超高頻段(UHF)RFID系統(tǒng)有著讀取距離遠、閱讀速度快等優(yōu)點,是目前國際上RFID技術發(fā)展的熱點[2]。讀卡器的設計是RFID系統(tǒng)設計中的關鍵部分,設計方案有很多種。FPGA[3]具有開發(fā)簡單、靜態(tài)可重復編程和動態(tài)在線編程的特點,已經(jīng)成為當今應用最廣泛的可編程專用集成電路。
  • 關鍵字: FPGA  讀卡器  

FPGA的系統(tǒng)架構組成和器件互聯(lián)問題

  •   通常來講,“一個好漢三個幫”,一個完整的嵌入式系統(tǒng)中由單獨一個FPGA使用的情況較少。通常由多個器件組合完成,例如由一個FPGA+CPU來構成。通常為一個FPGA+ARM,ARM負責軟件配置管理,界面輸入外設操作等操作,F(xiàn)PGA負責大數(shù)據(jù)量運算,可以看做CPU的專用協(xié)處理器來使用,也常會用于擴展外部接口。常用的有ARM+FPGA,DSP+FPGA,或者網(wǎng)絡處理器+FPGA等種種架構形式,這些架構形式構成整個高速嵌入式設備的處理形態(tài)。   不得不說的是,隨著技術的進步,現(xiàn)在CP
  • 關鍵字: ARM  FPGA  

從數(shù)字PWM信號獲得準確、快速穩(wěn)定的模擬電壓

  •   引言   脈寬調(diào)制(PWM)是從微控制器或FPGA等數(shù)字器件產(chǎn)生模擬電壓的一種常用方法。大多數(shù)微控制器都具有內(nèi)置的專用PWM產(chǎn)生外設,而且其僅需幾行RTL代碼即可從FPGA產(chǎn)生一個PWM信號。如果模擬信號的性能要求不是太嚴格,那么這就是一種簡單和實用的方法,因為它只需要一個輸出引腳,而且與具有一個SPI或I2C接口的數(shù)模轉(zhuǎn)換器(DAC)相比,其代碼開銷是非常低。圖1示出了一款典型應用,其采用一個經(jīng)濾波的數(shù)字輸出引腳來產(chǎn)生一個模擬電壓。   該方案的諸多不足之處您不必深究就能發(fā)現(xiàn)。理想情況下,一個1
  • 關鍵字: PWM  FPGA  

FPGA和DDS在信號源中的應用

  •   1引言   DDS同DSP(數(shù)字信號處理)一樣,是一項關鍵的數(shù)字化技術。DDS是直接數(shù)字式頻率合成器(DirectDigitalSynthesizer)的英文縮寫。與傳統(tǒng)的頻率合成器相比,DDS具有低成本、低功耗、高分辨率和快速轉(zhuǎn)換時間等優(yōu)點,廣泛使用在電信與電子儀器領域,是實現(xiàn)設備全數(shù)字化的一個關鍵技術。在各行各業(yè)的測試應用中,信號源扮演著極為重要的作用。但信號源具有許多不同的類型,不同類型的信號源在功能和特性上各不相同,分別適用于許多不同的應用。目前,最常見的信號源類型包括任意波形發(fā)生器,函數(shù)發(fā)
  • 關鍵字: FPGA  DDS  

基于FPGA的光纖陀螺儀模擬表頭及其測試系統(tǒng)

  •   光纖陀螺是激光陀螺的一種,是慣性技術和光電子技術緊密結合的產(chǎn)物。它利用Sagnac干涉效應,用光纖構成環(huán)形光路,并檢測出隨光纖環(huán)的轉(zhuǎn)動而產(chǎn)生的兩路超輻射光束之間的相位差,由此計算出光纖環(huán)旋轉(zhuǎn)的角速度。光纖陀螺儀主要由兩個部分組成。伺服于表頭的調(diào)制解調(diào)電路根據(jù)輸進的電信號,經(jīng)過相應的變換后形成反饋信號送至表頭的相位調(diào)制器中。在實際的應用過程中,相應的調(diào)制解調(diào)電路應該根據(jù)溫度、振動等情況做出相應的改變,才能最大限度地保證陀螺的精度要求。本文設計了一種基于FPGA的測試系統(tǒng),模擬光纖陀螺儀的表頭,并檢測調(diào)制
  • 關鍵字: FPGA  陀螺儀  

高成本沖擊物聯(lián)網(wǎng)SoC設計?

  •   讓我們正視這個事實吧!當今每一家技術公司都對于業(yè)界普遍預期物聯(lián)網(wǎng)(IoT)市場的巨大規(guī)模深感困惑,或更精確地講是茫然與無措──根據(jù)思科(Cisco)預期,‘到2020年以前,全球?qū)⒂谐^500億臺裝置連接到網(wǎng)際網(wǎng)路。’   我并不想爭辯這項預測的對錯,但十分好奇它反映到SoC市場的結果──物聯(lián)網(wǎng)市場的這項承諾究竟如何影響SoC的發(fā)景前景。   根據(jù)Semico Research資深市場分析師Richard Wawrzyniak表示,目前正在深耕物聯(lián)網(wǎng)市場的每一家晶片供應商都
  • 關鍵字: 物聯(lián)網(wǎng)  SoC  
共7926條 150/529 |‹ « 148 149 150 151 152 153 154 155 156 157 » ›|

fpga soc介紹

您好,目前還沒有人創(chuàng)建詞條fpga soc!
歡迎您創(chuàng)建該詞條,闡述對fpga soc的理解,并與今后在此搜索fpga soc的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473