首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga+dsp

基于FPGA的RS232行列式矩陣鍵盤接口設(shè)計

  • 一、引言 本方案是用VHDL語言來實(shí)現(xiàn)的基于RS232按位串行通信總線的行列式矩陣鍵盤接口電路,具有復(fù)位和串行數(shù)據(jù)的接收與發(fā)送功能,根據(jù)發(fā)光二極管led0-led2的顯示狀態(tài)可判斷芯片的工作情況;實(shí)現(xiàn)所有電路功能的程序均是在美國ALTERA公司生產(chǎn)的具有現(xiàn)場可編程功能的芯片EPM7128SLC84-15上調(diào)試通過的。能通過動態(tài)掃描來判有鍵按下、將鍵值轉(zhuǎn)換成對應(yīng)的ASCII碼值,在時鐘脈沖的作用實(shí)現(xiàn)串行數(shù)據(jù)的接收與發(fā)送。 二、設(shè)計方案 1.芯片引腳定義 ? ? reset
  • 關(guān)鍵字: FPGA  RS232  

德州儀器拓寬面向先進(jìn)駕駛輔助系統(tǒng)的產(chǎn)品線

  •   日前,德州儀器?(TI)?宣布推出其視覺軟件開發(fā)套件?(SDK),從而為開發(fā)人員提供了一款靈活的框架、一組豐富齊全的硬件設(shè)備驅(qū)動程序和一套適用的開發(fā)工具,可幫助用戶依靠?TI?的異型架構(gòu)打造更加高效的先進(jìn)駕駛輔助系統(tǒng)?(ADAS)?實(shí)施方案。基于?TI?廣受歡迎的?SYS/BIOS?RTOS?的創(chuàng)新型?TI?視覺?SDK?使得能夠在眾多的異型內(nèi)
  • 關(guān)鍵字: DSP  嵌入式  TI  SDK  

Altera樹立業(yè)界里程碑:展示基于Intel 14 nm三柵極工藝的FPGA技術(shù)

  •   Altera公司日前展示了基于Intel?14?nm三柵極工藝的FPGA技術(shù)?;?4?nm的FPGA測試芯片采用了關(guān)鍵知識產(chǎn)權(quán)(IP)組件——收發(fā)器、混合信號IP以及數(shù)字邏輯,這些組件用在Stratix??10?FPGA和SoC中。Altera與Intel合作開發(fā)了業(yè)界第一款基于FPGA的器件,采用了Intel世界級工藝技術(shù)以及Altera業(yè)界領(lǐng)先的可編程邏輯技術(shù)。  Altera公司研發(fā)資深副總裁Brad?Howe評論說:“今天的新聞為A
  • 關(guān)鍵字: FPGA  Altera  Intel  SoC  

低DCR檢測電流模式控制器比電壓模式控制器有更多優(yōu)勢

  • 新一代微處理器和DSP需要以更低的工作電壓提供更大的電流,因此電流檢測元件的電阻需要盡可能小,以最大限度地降低電源傳導(dǎo)損耗。然而,低電阻電流檢測元件產(chǎn)生的斜坡電壓較低,這在使用電流模式控制器時,不利于穩(wěn)定運(yùn)行。低斜坡電壓導(dǎo)致采用電流模式控制方法的開關(guān)電源有顯著抖動,在很多應(yīng)用中,開關(guān)電源可能變得不穩(wěn)定。因此,通常由電壓模式控制器取而代之,盡管電壓模式控制器也有不足之處,并可能出現(xiàn)可靠性問題。本文提出了一種新的電流模式雙輸出 DC/DC 降壓型控制器,解決了此問題。
  • 關(guān)鍵字: DCR  DSP  LTC3774  電源管理  電感器  201405  

基于Nios II軟核的多核處理器系統(tǒng)的設(shè)計與實(shí)現(xiàn)

  • 本文設(shè)計了一個基于FPGA解決方案的多核處理器系統(tǒng),整體上提高了系統(tǒng)性能,解決了單核處理能力提升受到的制約。通過對多核系統(tǒng)體系結(jié)構(gòu)和核間通信技術(shù)的研究,最終實(shí)現(xiàn)了一個利用互斥核實(shí)現(xiàn)資源共享的雙Nios II軟核處理器系統(tǒng),并在Altera公司的FPGA開發(fā)板DE2上進(jìn)行測試,測試結(jié)果表明所設(shè)計的雙核系統(tǒng)能穩(wěn)定運(yùn)行。
  • 關(guān)鍵字: FPGA  Nios II  雙核  互斥核  RISC  201405  

Altera徹底改變基于FPGA的浮點(diǎn)DSP

  •   Altera公司日前宣布在FPGA浮點(diǎn)DSP性能方面實(shí)現(xiàn)了變革。Altera是第一家在FPGA中集成硬核IEEE?754兼容浮點(diǎn)運(yùn)算功能的可編程邏輯公司,前所未有的提高了DSP性能、設(shè)計人員的效能和邏輯效率。硬核浮點(diǎn)DSP模塊集成在正在發(fā)售的Altera?20?nm?Arria?10?FPGA和SoC中,也集成在14?nm?Stratix?10?FPGA和SoC中。集成硬核浮點(diǎn)DSP模塊結(jié)合先進(jìn)的高級工
  • 關(guān)鍵字: Altera  FPGA  DSP  

Altera與臺積用先進(jìn)技術(shù)打造Arria 10 FPGA與SoC

  •   Altera公司與臺積公司今日共同宣布雙方攜手合作采用臺積公司擁有專利的細(xì)間距銅凸塊封裝技術(shù)為Altera公司打造20?nm?Arria??10?FPGA與?SoC,Altera公司成為首家采用此先進(jìn)封裝技術(shù)進(jìn)行量產(chǎn)的公司,成功提升其20?nm器件系列的質(zhì)量、可靠性和效能。  Altera公司全球營運(yùn)及工程副總裁Bill?Mazotti表示:「臺積公司提供了一項(xiàng)非常先進(jìn)且高度整合的封裝解決方案來支持我們的Arria?10&
  • 關(guān)鍵字: SoC  FPGA  Altera  臺積  

Altera公司與臺積公司攜手合作采用先進(jìn)封裝技術(shù)打造Arria 10 FPGA與 SoC

  •   Altera公司?(Nasdaq:?ALTR)?與臺積公司今日共同宣布雙方攜手合作采用臺積公司擁有專利的細(xì)間距銅凸塊封裝技術(shù)為Altera公司打造20?nm?Arria??10?FPGA與?SoC,Altera公司成為首家采用此先進(jìn)封裝技術(shù)進(jìn)行量產(chǎn)的公司,成功提升其20?nm器件系列的質(zhì)量、可靠性和效能?! ltera公司全球營運(yùn)及工程副總裁Bill?Mazotti表示:「臺積公司提供了一項(xiàng)非常先進(jìn)且
  • 關(guān)鍵字: SoC  FPGA  Altera  

一種基于FPGA的多通道高速采樣系統(tǒng)設(shè)計

  • 摘要:旋轉(zhuǎn)機(jī)械的振動監(jiān)測,對于機(jī)械的安全運(yùn)行和提高設(shè)備利用率有重大意義。利用FPGA的并行處理能力,采用高速可編程FPGA模塊和嵌入式開發(fā)的結(jié)合方式,提出了一種基于FPGA的高速、多通道、同步采樣實(shí)現(xiàn)方法。闡述了對于高速AD芯片的控制,硬件的布局布線,以及對于系統(tǒng)的功能要求,進(jìn)行了軟硬件的設(shè)計和調(diào)試。通過仿真和實(shí)驗(yàn)的結(jié)果表明,對于信號發(fā)生器發(fā)出的高頻率正弦波,上位機(jī)上能夠顯示出完好的波形,即基于FPGA的采樣設(shè)計能夠達(dá)到多通道,高速采樣的要求,可以實(shí)現(xiàn)對高速旋轉(zhuǎn)機(jī)械振動的實(shí)時監(jiān)測。 0 引言 大型旋轉(zhuǎn)
  • 關(guān)鍵字: FPGA  EP3C25Q240  

超聲波瓶體厚度檢測及其材料分類的研究,保障公共安全

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
  • 關(guān)鍵字: 超聲波  瓶體厚度檢測  FPGA  人工神經(jīng)網(wǎng)絡(luò)算法  

基于FPGA的行人檢測系統(tǒng)設(shè)計,實(shí)現(xiàn)智能視頻監(jiān)控

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
  • 關(guān)鍵字: FPGA  行人檢測  背景建模  多尺度檢測  Adaboost算法  

基于ARM+FPGA的視頻采集處理系統(tǒng)設(shè)計

  • 摘要:設(shè)計了一種可進(jìn)行實(shí)時視頻采集、壓縮和傳輸?shù)囊曨l采集處理系統(tǒng)。該系統(tǒng)充分結(jié)合FPGA和ARM的硬件優(yōu)勢,實(shí)現(xiàn)了設(shè)備接口和視頻信號處理的全數(shù)字化,易與信號處理新技術(shù)相結(jié)合,系統(tǒng)結(jié)構(gòu)緊湊,體積小巧、響應(yīng)快速;基于FPGA的前端處理更增加了圖像處理算法升級的靈活性,適用于工業(yè)遠(yuǎn)程監(jiān)控等多種場合。 關(guān)鍵詞:圖像傳感器;FPGA;視頻壓縮;ARM;以太網(wǎng) Abstract: To collect data in high speed and be simple in the structure, a Vid
  • 關(guān)鍵字: ARM  FPGA  

測量軟件引領(lǐng)射頻與通信行業(yè)變革

  •   美國國家儀器公司?(National?Instruments,?簡稱?NI)作為企業(yè)贊助商參加于2014年4月8日至10日在北京國際會議中心舉辦的第二屆電子設(shè)計創(chuàng)新會議(EDI?CON)。NI在此次會議上向與會嘉賓展示了其基于LabVIEW?RIO架構(gòu)的新一代矢量信號收發(fā)儀,掀起了軟件引領(lǐng)射頻與通信行業(yè)進(jìn)行變革的浪潮。  一走進(jìn)北京國際會議中心位于一樓的EDI?CON展廳,迎面就可以看到NI與其子公司AWR的54平米聯(lián)合展位。NI向
  • 關(guān)鍵字: NI  EDI  FPGA  MIMO  

基于FPGA和AD1836的I2S接口設(shè)計與實(shí)現(xiàn)

  • 引 言 AD1836是ADI公司新推出的一款高性能的單片聲碼器,適用于數(shù)字音頻系統(tǒng)。它采用5V供電,數(shù)字接口輸入輸出電平為LVTTL電平,可以直接和一般的FPGA連接。 AD1836集成了3路立體的D/A和兩路立體的A/D,參考電壓為2.25V,為了降低信號的干擾,模擬信號的輸入輸出均采用差分的形式,輸入輸出模擬信號的最大峰峰值為5.6V。系統(tǒng)時鐘為12.288MHz,數(shù)據(jù)采樣率最高為96kHz,采樣位數(shù)最高為24位,可以通過SPI口方便地對內(nèi)部功能寄存器進(jìn)行配置,從而選擇相應(yīng)的功能,例如:時鐘、工作
  • 關(guān)鍵字: FPGA  AD1836  

基于TMS320LF2407的變頻器設(shè)計

  • 常見的AC/DC/AC變頻器,是對輸出部分進(jìn)行變頻、變壓調(diào)節(jié),而且在多種逆變控制技術(shù)中,應(yīng)用最廣泛的一種逆變控制技術(shù)是正弦脈寬調(diào)制 (SPWM)技術(shù)。在變頻調(diào)速系統(tǒng)中,應(yīng)用DSP作為控制芯片以實(shí)現(xiàn)數(shù)字化控制,它既提高了系統(tǒng)可靠性,又使系統(tǒng)的控制精度高、實(shí)時性強(qiáng)、硬件簡單、軟件編程容易,是變頻調(diào)速系統(tǒng)中最有發(fā)展前景的研究方向之一。本文介紹了基于DSPA并使用SPWM控制技術(shù)的全數(shù)字單相變頻器的設(shè)計及實(shí)現(xiàn)方法,最后給出了實(shí)驗(yàn)波形。 1 芯片簡介 TMS320LF2407A是TI公司專為電機(jī)控制而設(shè)計的單片
  • 關(guān)鍵字: DSP  TMS320LF2407  
共9865條 186/658 |‹ « 184 185 186 187 188 189 190 191 192 193 » ›|

fpga+dsp介紹

您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473