首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga+dsp

運(yùn)用智能的調(diào)試和綜合技術(shù)隔離FPGA設(shè)計(jì)中的錯(cuò)誤

  • 如果您的FPGA設(shè)計(jì)無法綜合或者沒能按預(yù)期在開發(fā)板上正常工作,原因往往不明,要想在數(shù)以千計(jì)的RTL和約束源文件中找出故障根源相當(dāng)困難,而且很多這些文件還可能是其他設(shè)計(jì)人員編寫的??紤]到FPGA設(shè)計(jì)迭代和運(yùn)行時(shí)間的
  • 關(guān)鍵字: FPGA  調(diào)試  隔離    

CEVA發(fā)布全新應(yīng)用開發(fā)工具套件

  • 全球領(lǐng)先的硅產(chǎn)品知識(shí)產(chǎn)權(quán)(SIP)平臺(tái)解決方案和數(shù)字信號(hào)處理器(DSP)內(nèi)核授權(quán)廠商CEVA公司宣布可提供應(yīng)用于CEVA-MM3000圖像和視覺平臺(tái)的全新應(yīng)用開發(fā)工具套件(Application Developer Kit,ADK)。該ADK是CEVA公司內(nèi)部開發(fā),用于大幅簡化整體軟件開發(fā)流程,縮短產(chǎn)品設(shè)計(jì)周期,并可以顯著節(jié)省內(nèi)存帶寬和功耗。
  • 關(guān)鍵字: CEVA  CEVA-MM3000  DSP  

CEVA推出數(shù)字視頻穩(wěn)定器軟件模塊

  • 全球領(lǐng)先的硅產(chǎn)品知識(shí)產(chǎn)權(quán)(SIP)平臺(tái)解決方案和數(shù)字信號(hào)處理器(DSP)內(nèi)核授權(quán)廠商CEVA公司宣布為CEVA-MM3000圖像和視覺平臺(tái)提供數(shù)字視頻穩(wěn)定器(digital video stabilizer,DVS)軟件模塊,為下一代智能手機(jī)和移動(dòng)設(shè)備帶來更先進(jìn)的成像能力。該DVS模塊經(jīng)過高度優(yōu)化,在CEVA-MM3000平臺(tái)上使用最小處理負(fù)荷和極低的內(nèi)存寬帶進(jìn)行實(shí)時(shí)工作。
  • 關(guān)鍵字: CEVA  DVS  DSP  視頻穩(wěn)定器  

玩轉(zhuǎn)FPGA必備基礎(chǔ)

  • 通過論壇里如火如荼的FPGA DIY活動(dòng)就能看出來FPGA必然是現(xiàn)今的技術(shù)熱點(diǎn)之一。無論學(xué)生還是工程師都希望跨進(jìn)FPGA的大門。網(wǎng)絡(luò)上各種開發(fā)板、培訓(xùn)班更是多如牛毛,仿佛在告訴你不懂FPGA你就OUT啦。那么我們要玩轉(zhuǎn)FPGA必須具備哪些基礎(chǔ)知識(shí)呢?下面我們慢慢道來。
  • 關(guān)鍵字: FPGA  HDL  Altera  Xilinx  DIY  

CEVA DSP為手機(jī)攝像消“抖”

  •   MCU界有ARM,DSP界有CEVA,兩家商業(yè)模式類似的企業(yè)在各自的領(lǐng)域?qū)P授權(quán)生態(tài)系統(tǒng)建設(shè)的有聲有色。   據(jù)統(tǒng)計(jì)數(shù)據(jù)顯示:CEVA是DSP IP授權(quán)市場的第一;手機(jī)行業(yè)出貨量第一的DSP架構(gòu);LTE和LTE-A領(lǐng)域DSP IP架構(gòu)授權(quán)數(shù)第一;音頻領(lǐng)域第一的DSP內(nèi)核;CEVA IP支持的設(shè)備出貨量累計(jì)達(dá)45億;占據(jù)2013年第一季度全球手機(jī)市場份額44%。 CEVA公司市場拓展副總裁Eran Briman   CEVA公司市場拓展副總裁Eran Briman表示,為了讓DSP更
  • 關(guān)鍵字: CEVA  DSP  DVS  

ADI將深化五大核心業(yè)務(wù)

  • 不久前,ADI公司新CEO(首席執(zhí)行官)Vincent Roche走馬上任。他于1988年就加盟了ADI,自2001年起就是公司核心領(lǐng)導(dǎo)隊(duì)伍的成員,由于ADI現(xiàn)有的戰(zhàn)略是核心團(tuán)隊(duì)共同開發(fā)的,因此Vincent將繼續(xù)既往戰(zhàn)略,并進(jìn)一步深化這些策略的執(zhí)行,進(jìn)行優(yōu)化組合,加強(qiáng)和生態(tài)系統(tǒng)合作伙伴的合作。
  • 關(guān)鍵字: ADI  轉(zhuǎn)換器  DSP  201308  

CEVA推出基于CEVA-MM3000圖像和視覺平臺(tái)的數(shù)字視頻穩(wěn)定器軟件模塊

  •   全球領(lǐng)先的硅產(chǎn)品知識(shí)產(chǎn)權(quán)(SIP)平臺(tái)解決方案和數(shù)字信號(hào)處理器(DSP)內(nèi)核授權(quán)廠商CEVA公司宣布為CEVA-MM3000圖像和視覺平臺(tái)提供數(shù)字視頻穩(wěn)定器(digital video stabilizer,DVS)軟件模塊,為下一代智能手機(jī)和移動(dòng)設(shè)備帶來更先進(jìn)的成像能力。該DVS模塊經(jīng)過高度優(yōu)化,在CEVA-MM3000平臺(tái)上使用最小處理負(fù)荷和極低的內(nèi)存寬帶進(jìn)行實(shí)時(shí)工作。例如,使用28nm工藝,在 CEVA-MM3101上運(yùn)行DVS模塊實(shí)時(shí)處理1080p 30fps的視頻流所需功耗小于35mW。為了
  • 關(guān)鍵字: CEVA  DSP  CEVA-MM3000  

CEVA發(fā)布用于CEVA-MM3000圖像和視覺平臺(tái)的全新應(yīng)用開發(fā)工具套件

  •   全球領(lǐng)先的硅產(chǎn)品知識(shí)產(chǎn)權(quán)(SIP)平臺(tái)解決方案和數(shù)字信號(hào)處理器(DSP)內(nèi)核授權(quán)廠商CEVA公司宣布可提供應(yīng)用于CEVA-MM3000圖像和視覺平臺(tái)的全新應(yīng)用開發(fā)工具套件(Application Developer Kit,ADK)。該ADK是CEVA公司內(nèi)部開發(fā),用于大幅簡化整體軟件開發(fā)流程,縮短產(chǎn)品設(shè)計(jì)周期,并可以顯著節(jié)省內(nèi)存帶寬和功耗。CEVA圖像技術(shù)專家已經(jīng)利用ADK開發(fā)出新的低功耗數(shù)字視頻穩(wěn)定器(Digital Video Stabilizer,DVS)軟件模塊,今天CEVA也單獨(dú)發(fā)布了這款
  • 關(guān)鍵字: CEVA  DSP  CEVA-MM3000  

基于FPGA的司機(jī)眼球跟蹤疲勞檢測報(bào)警系統(tǒng)

  • 摘要:本系統(tǒng)是針對現(xiàn)有市場上銷售的車輛多注重于事故發(fā)生時(shí)對人身安全的保障(如安全氣囊等),忽略了防范事故于未然的考慮而提出的?;贔PGA的司機(jī)眼球跟蹤疲勞報(bào)警系統(tǒng)可以很好的解決上述問題,且相較于傳統(tǒng)的DSP實(shí)
  • 關(guān)鍵字: FPGA  眼球跟蹤  疲勞檢測  報(bào)警系統(tǒng)    

如何在FPGA和ASIC設(shè)計(jì)中結(jié)合高速USB功能

  • 通用串行總線已經(jīng)很普遍了,這是由于其使用簡單,隨插即用,并具有魯棒性的優(yōu)點(diǎn)。USB已經(jīng)找到了進(jìn)入曾經(jīng)使用串口...
  • 關(guān)鍵字: FPGA  ASIC設(shè)計(jì)  高速USB功能  

Altera演示Cavium OCTEON?多核處理器的Interlaken互聯(lián)

  • Altera公司 (NASDAQ: ALTR)日前宣布,Stratix? V FPGA的Interlaken知識(shí)產(chǎn)權(quán)(IP)內(nèi)核實(shí)現(xiàn)了與Cavium OCTEON多核處理器的互操作。這一成功的工作保證了芯片至芯片前端互聯(lián),更方便OEM做出器件選擇決定。
  • 關(guān)鍵字: Altera  以太網(wǎng)  FPGA  

基于FPGA 的ARM 并行總線研究與仿真

  • 摘要:通過EP2C20Q240 器件和LPC2478 處理器,研究ARM 應(yīng)用系統(tǒng)外部并行總線的工作原理和時(shí)序特性,以及在FPGA 中 ...
  • 關(guān)鍵字: FPGA  ARM  并行總線    

架構(gòu)創(chuàng)新持續(xù)提升FPGA的性能與功耗水準(zhǔn)

  • 編者按:近日,All Programmable FPGA、SoC 和 3D IC 的領(lǐng)先企業(yè)賽靈思公司(Xilinx)宣布,延續(xù) 28nm工藝創(chuàng)新,投片可編程邏輯器件(PLD)行業(yè)首款20nm All Programmable器件;發(fā)布行業(yè)第一個(gè)ASIC級(jí)可編程架構(gòu)UltraScale。這些發(fā)布的背景和意義是什么?
  • 關(guān)鍵字: Xilinx  FPGA  ASIC  201308  

基于FPGA的ARM并行總線研究與仿真

  • 0 引言在數(shù)字系統(tǒng)的設(shè)計(jì)中,F(xiàn)PGA+ARM 的系統(tǒng)架構(gòu)得到了越來越廣泛的應(yīng)用,F(xiàn)PGA 主要實(shí)現(xiàn)高速數(shù)據(jù)的處理;ARM 主要實(shí)現(xiàn)系統(tǒng)的流程控制.人機(jī)交互.外部通信以及FPGA 控制等功能.I2C.SPI 等串行總線接口只能實(shí)現(xiàn)FPGA 和AR
  • 關(guān)鍵字: FPGA  ARM  并行總線  仿真    

DSP和OZ890構(gòu)成的電池管理系統(tǒng)設(shè)計(jì)

  • 本設(shè)計(jì)主要實(shí)現(xiàn)數(shù)據(jù)采集、電池狀態(tài)計(jì)算、均衡控制、熱管理、各種通信以及故障診斷等功能。1電池管理系統(tǒng)...
  • 關(guān)鍵字: DSP    OZ890    電池  
共9865條 220/658 |‹ « 218 219 220 221 222 223 224 225 226 227 » ›|

fpga+dsp介紹

您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473