首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁 >> 主題列表 >> fpga+dsp

FPGA芯片最小系統(tǒng)電路設(shè)計(jì)攻略 —電路圖天天讀(103)

  • FPGA芯片最小系統(tǒng)電路設(shè)計(jì)攻略 —電路圖天天讀(103)-設(shè)計(jì)一個(gè)基于FLEX10K芯片的最小系統(tǒng),通過對(duì)該最小系統(tǒng)的設(shè)計(jì)讓大家能夠更好的了解FPGA,并對(duì)其產(chǎn)生濃厚的興趣,為更多想要了解學(xué)習(xí)FPGA的工程師做個(gè)很好的開頭。
  • 關(guān)鍵字: 智能硬件  MCU  FPGA  

FPGA開發(fā)配置模式電路設(shè)計(jì)精華集錦

  • FPGA開發(fā)配置模式電路設(shè)計(jì)精華集錦-隨著FPGA 成為系統(tǒng)級(jí)解決方案的核心,大型、復(fù)雜設(shè)備常需要多片大規(guī)模的 FPGA。如果使用 PROM 進(jìn)行配置,需要很大的 PCB 面積和高昂的成本.
  • 關(guān)鍵字: FPGA  串口通信  智能硬件  MCU  

FPGA航空總線協(xié)議接口電路解析

  • FPGA航空總線協(xié)議接口電路解析-數(shù)據(jù)總線是飛機(jī)航電系統(tǒng)中首先運(yùn)用的數(shù)字電子設(shè)備之一,其典型代表是飛機(jī)內(nèi)部時(shí)分制指令/響應(yīng)式多路傳輸數(shù)據(jù)總線MIL-STD-1553B。它利用一條屏蔽的雙絞線進(jìn)行帶有時(shí)鐘信息的數(shù)據(jù)傳輸。
  • 關(guān)鍵字: 智能硬件  接口電路  FPGA  

解讀FPGA芯片SOPC發(fā)射端電路設(shè)計(jì)

  • 解讀FPGA芯片SOPC發(fā)射端電路設(shè)計(jì)-基于FPGA 芯片EP3C16Q240C8N 的片上可編程系統(tǒng),該系統(tǒng)可用于實(shí)現(xiàn)IFFT運(yùn)算和接口模塊,利用可嵌入到此FPGA 芯片的NiosII 軟核處理器來實(shí)現(xiàn)數(shù)據(jù)傳輸和控制。
  • 關(guān)鍵字: 智能硬件  MCU  FPGA  

FPGA數(shù)字變換器控制電路設(shè)計(jì)攻略 —電路圖天天讀(102)

  • FPGA數(shù)字變換器控制電路設(shè)計(jì)攻略 —電路圖天天讀(102)-以FPGA為控制核心,開展數(shù)字量變換器測(cè)試系統(tǒng)設(shè)計(jì),系統(tǒng)通過USB 實(shí)現(xiàn)與計(jì)算機(jī)的通信,能夠產(chǎn)生計(jì)算機(jī)字信號(hào)及相應(yīng)移位脈沖信號(hào)、勤務(wù)信號(hào)和128路指令信號(hào),并能接收經(jīng)過數(shù)字量變換器變化后的計(jì)算機(jī)數(shù)碼和指令數(shù)碼信號(hào),測(cè)試系統(tǒng)能夠完成對(duì)數(shù)字量變換器各項(xiàng)性能指標(biāo)的測(cè)試。
  • 關(guān)鍵字: 數(shù)字信號(hào)處理器  FPGA  控制電路  

解讀FPGA電容在線測(cè)試系統(tǒng)電路設(shè)計(jì)方案

  • 解讀FPGA電容在線測(cè)試系統(tǒng)電路設(shè)計(jì)方案-本文研究了一種電容在線測(cè)試方法,并以向FPGA內(nèi)植入Nios II軟核作為控制器,以控制信號(hào)源的發(fā)生與測(cè)試檔位的自動(dòng)切換。實(shí)驗(yàn)證明了該測(cè)試方法的可行性及較高的精準(zhǔn)度,達(dá)到了設(shè)計(jì)目的。
  • 關(guān)鍵字: 智能硬件  FPGA  測(cè)試測(cè)量  

FPGA數(shù)碼相框電子電路設(shè)計(jì)大全 —電路圖天天讀(101)

  • FPGA數(shù)碼相框電子電路設(shè)計(jì)大全 —電路圖天天讀(101)-數(shù)碼相框同時(shí)還可以將靜態(tài)圖片提升為動(dòng)態(tài)的相冊(cè),攜帶方便,儲(chǔ)存時(shí)間長(zhǎng)遠(yuǎn),滿足于人們的需求,同時(shí)也會(huì)是一種節(jié)約型,環(huán)保低碳型的構(gòu)想。
  • 關(guān)鍵字: 控制電路  FPGA  數(shù)碼管  

揭秘FPGA多重配置硬件電路設(shè)計(jì)方案

  • 揭秘FPGA多重配置硬件電路設(shè)計(jì)方案-當(dāng)FPGA 完成上電自動(dòng)加載初始化的比特流后,可以通過觸發(fā)FPGA 內(nèi)部的多重啟動(dòng)事件使得FPGA 從外部配置存儲(chǔ)器(SPI FLASH)指定的地址自動(dòng)下載一個(gè)新的比特流來重新配置。
  • 關(guān)鍵字: MCU  存儲(chǔ)器  FPGA  

解讀FPGA設(shè)計(jì)程控濾波器系統(tǒng)電路

  • 解讀FPGA設(shè)計(jì)程控濾波器系統(tǒng)電路-設(shè)計(jì)了一個(gè)程控濾波器,實(shí)現(xiàn)了小信號(hào)程控放大、程控調(diào)整濾波器截止頻率和幅頻特性測(cè)試的功能。
  • 關(guān)鍵字: 智能硬件  濾波電路  FPGA  

精通信號(hào)處理設(shè)計(jì)小Tips(8):檢測(cè)淹沒在噪聲中的信號(hào)

  • 精通信號(hào)處理設(shè)計(jì)小Tips(8):檢測(cè)淹沒在噪聲中的信號(hào)-相關(guān)函數(shù)的應(yīng)用很廣,比如噪聲中信號(hào)的檢測(cè),信號(hào)中隱含周期性的檢測(cè),信號(hào)時(shí)延長(zhǎng)度的測(cè)量等等。這一節(jié)專門討論利用自相關(guān)函數(shù)檢測(cè)淹沒在噪聲下的周期性信號(hào)。
  • 關(guān)鍵字: 噪聲  DSP  數(shù)字信號(hào)處理  信號(hào)處理  

精通信號(hào)處理設(shè)計(jì)小Tips(7):應(yīng)用極其廣泛的相關(guān)

  • 精通信號(hào)處理設(shè)計(jì)小Tips(7):應(yīng)用極其廣泛的相關(guān)-相關(guān)不僅是一個(gè)非常有理論價(jià)值的概念,而且是一個(gè)在實(shí)踐中應(yīng)用極為廣泛的處理方法和有效的處理手段。在通信接收機(jī)的同步檢測(cè),導(dǎo)航,定位,電子偵察,延時(shí)估計(jì),譜估計(jì)等方面有著廣泛的應(yīng)用。后面系列文章,將風(fēng)別結(jié)合實(shí)際應(yīng)用,列舉數(shù)例一一說明。
  • 關(guān)鍵字: 信號(hào)處理  數(shù)字信號(hào)處理  DSP  
共9865條 49/658 |‹ « 47 48 49 50 51 52 53 54 55 56 » ›|

fpga+dsp介紹

您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473