EEPW首頁(yè) >>
主題列表 >>
fpga+dsp
fpga+dsp 文章 進(jìn)入fpga+dsp技術(shù)社區(qū)
基于DSP的變頻調(diào)速系統(tǒng)電磁干擾問(wèn)題研究
- 1 電磁干擾(EMI)分析 1.1 電磁干擾的概念及途徑 電磁干擾產(chǎn)生于干擾源,他是一種來(lái)自外部和內(nèi)部的并有損于有用信號(hào)的電磁現(xiàn)象。干擾經(jīng)過(guò)敏感元件、傳輸線、電感器、電容器、空間場(chǎng)等形式的途徑并以某種形式作用,其干擾效應(yīng)、現(xiàn)象普遍存在,形式各異,稱之為傳導(dǎo)干擾,他按帶不帶信息可以分為信息傳導(dǎo)干擾源和電磁噪聲傳導(dǎo)干擾源兩類。信息傳導(dǎo)干擾源是指帶有的無(wú)用信息對(duì)模擬通道的干擾。電磁噪聲傳導(dǎo)干擾源是指不帶任何信息的電磁噪聲對(duì)變頻系統(tǒng)的干擾。 傳導(dǎo)電磁干擾傳輸通道可以分為電容傳導(dǎo)耦合(或稱電場(chǎng)耦合)、電阻傳
- 關(guān)鍵字: DSP 變頻調(diào)速 單片機(jī) 電磁干擾 工業(yè)控制 嵌入式系統(tǒng) 工業(yè)控制
G.729A語(yǔ)音編碼TMS320VC5416 DSP實(shí)時(shí)實(shí)現(xiàn)
- 本文將介紹使用TI公司C5000系列實(shí)現(xiàn)ITU-T G.729A 8kb/s CS-ACELP語(yǔ)音壓縮編碼算法,并對(duì)TI公司的TMS320C54x系列DSPITU-T G.729A語(yǔ)音編碼算法做簡(jiǎn)單介紹,以及軟件編程、調(diào)試和實(shí)現(xiàn)結(jié)果。
- 關(guān)鍵字: 實(shí)時(shí) 實(shí)現(xiàn) DSP TMS320VC5416 語(yǔ)音 編碼 G.729A
CF卡與雙核DSP的實(shí)現(xiàn)
- 目前,許多工業(yè)檢測(cè)系統(tǒng)要求其前端設(shè)備能實(shí)時(shí)采集大量數(shù)據(jù),有些系統(tǒng)甚至還要求其前端設(shè)備能夠完成實(shí)時(shí)的數(shù)據(jù)處理。因此一般工業(yè)檢測(cè)系統(tǒng)將其前端嵌入式系統(tǒng)與一臺(tái)PC機(jī)相連或其前端設(shè)備就是一臺(tái)PC機(jī),再通過(guò)網(wǎng)絡(luò)將采集到的數(shù)據(jù)傳遞給主控制系統(tǒng)。這類工業(yè)檢測(cè)系統(tǒng)體積較大且對(duì)外部的環(huán)境要求高。 本文實(shí)現(xiàn)了TMS320VC5421與CompactFlash存儲(chǔ)卡(以下簡(jiǎn)稱CF卡)的接口。利用DSP的高速數(shù)字信號(hào)處理能力可完成數(shù)據(jù)的實(shí)時(shí)采集和處理;利用CF卡的容量大、非易失性和即插即用的特性可完成數(shù)據(jù)保存和傳輸。因此TM
- 關(guān)鍵字: CF卡 DSP 單片機(jī) 嵌入式系統(tǒng) 雙核
基于DSP的變頻調(diào)速系統(tǒng)電磁干擾問(wèn)題研究
- 1 電磁干擾(EMI)分析 1.1 電磁干擾的概念及途徑 電磁干擾產(chǎn)生于干擾源,他是一種來(lái)自外部和內(nèi)部的并有損于有用信號(hào)的電磁現(xiàn)象。干擾經(jīng)過(guò)敏感元件、傳輸線、電感器、電容器、空間場(chǎng)等形式的途徑并以某種形式作用,其干擾效應(yīng)、現(xiàn)象普遍存在,形式各異,稱之為傳導(dǎo)干擾,他按帶不帶信息可以分為信息傳導(dǎo)干擾源和電磁噪聲傳導(dǎo)干擾源兩類。信息傳導(dǎo)干擾源是指帶有的無(wú)用信息對(duì)模擬通道的干擾。電磁噪聲傳導(dǎo)干擾源是指不帶任何信息的電磁噪聲對(duì)變頻系統(tǒng)的干擾。 傳導(dǎo)電磁干擾傳輸通道可以分為電容傳導(dǎo)耦合(或稱電場(chǎng)耦合)、電阻
- 關(guān)鍵字: DSP 變頻調(diào)速 單片機(jī) 電磁干擾 嵌入式系統(tǒng)
基于FPGA的雷達(dá)脈沖壓縮系統(tǒng)設(shè)計(jì)
- 脈沖壓縮技術(shù)是指對(duì)雷達(dá)發(fā)射的寬脈沖信號(hào)進(jìn)行調(diào)制(如線性調(diào)頻、非線性調(diào)頻、相位編碼),并在接收端對(duì)回波寬脈沖信號(hào)進(jìn)行脈沖壓縮處理后得到窄脈沖的實(shí)現(xiàn)過(guò)程。脈沖壓縮有效地解決了雷達(dá)作用距離與距離分辨率之間的矛盾,可以在保證雷達(dá)在一定作用距離下提高距離分辨率。 線性調(diào)頻信號(hào)的脈沖壓縮 脈沖壓縮的過(guò)程是通過(guò)對(duì)接收信號(hào)s(t)與匹配濾波器的脈沖響應(yīng)h(t)求卷積的方法實(shí)現(xiàn)的。而處理數(shù)字信號(hào)時(shí),脈壓過(guò)程是通過(guò)對(duì)回波序列s(n)與匹配濾波器的脈沖響應(yīng)序列h(n)求卷積來(lái)實(shí)現(xiàn)的。匹配濾波器的輸出為: &nbs
- 關(guān)鍵字: FPGA 單片機(jī) 雷達(dá) 脈沖壓縮 嵌入式系統(tǒng)
DSP在三相無(wú)刷直流電機(jī)中的應(yīng)用
- 1 概述 無(wú)刷直流電機(jī)是隨著電力電子器件及新型材料發(fā)展而迅速成熟起來(lái)的一種新型機(jī)電一體化電機(jī),它既具有交流電機(jī)的結(jié)構(gòu)簡(jiǎn)單,運(yùn)行可靠,維護(hù)方便等優(yōu)點(diǎn),又具備直流電機(jī)那樣良好的調(diào)速特性而無(wú)由于機(jī)械式換向器帶來(lái)的問(wèn)題,還具有運(yùn)行轉(zhuǎn)速穩(wěn)定、效率高、相對(duì)成本低等優(yōu)點(diǎn),因此被廣泛應(yīng)用于各種調(diào)速驅(qū)動(dòng)場(chǎng)合[1]。以往的無(wú)刷直流電機(jī)多由單片機(jī)附加許多種接口設(shè)備構(gòu)成.不僅復(fù)雜,而且速度也受到限制,難于實(shí)現(xiàn)從位置環(huán)到速度、電流環(huán)的全數(shù)字控制,也不方便擴(kuò)展。而應(yīng)用數(shù)字信號(hào)處理器(DSP)實(shí)現(xiàn)的電機(jī)伺服系統(tǒng)卻可以只
- 關(guān)鍵字: DSP 單片機(jī) 嵌入式系統(tǒng) 三相無(wú)刷直流電機(jī)
設(shè)計(jì)靈活、高性能的嵌入式系統(tǒng)
- 您的下一個(gè)嵌入式系統(tǒng)設(shè)計(jì)項(xiàng)目需要的是什么:是可以讓您輕松地定制設(shè)計(jì)的靈活的系統(tǒng)元件,還是額外的性能空間,以便您在設(shè)計(jì)周期中加入更多的功能?為什么要讓自己承受過(guò)度的開(kāi)發(fā)壓力,并且只能舍此取彼呢?軟處理和IP定制能夠?yàn)橥瑫r(shí)確保靈活性和高性能提供了最佳的解決方案,將定制設(shè)計(jì)的概念和協(xié)處理帶來(lái)的性能加速結(jié)合起來(lái)。 分立處理器只能提供固定的外設(shè)選擇,并且一些性能受到時(shí)鐘頻率的限制。在嵌入式 FPGA所提供的平臺(tái)上,您可以創(chuàng)建一個(gè)具有大量定制處理器核、靈活的外設(shè)、甚至協(xié)處理減負(fù)引擎的系統(tǒng)?,F(xiàn)在,您能設(shè)計(jì)出一個(gè)不折
- 關(guān)鍵字: FPGA 單片機(jī) 嵌入式系統(tǒng)
Altera發(fā)布Quartus II設(shè)計(jì)軟件7.0支持Cyclone III FPGA
- Altera公司推出了Quartus® II軟件7.0,其訂購(gòu)版和免費(fèi)的網(wǎng)絡(luò)版均支持65nm Cyclone® III FPGA全系列產(chǎn)品。網(wǎng)絡(luò)版軟件對(duì)Cyclone III器件的支持表明,在所有FPGA供應(yīng)商免費(fèi)軟件包中,該軟件能夠支持密度最大的器件。與前一系列相比,Quartus II軟件的先進(jìn)技術(shù)和效能特性使設(shè)計(jì)人員能夠充分挖掘Cyclone III系列的潛能,器件功耗降低了50%,比最相近的低成本FPGA競(jìng)爭(zhēng)
- 關(guān)鍵字: Altera Cyclone FPGA II III Quartus 單片機(jī) 嵌入式系統(tǒng) 設(shè)計(jì)軟件7.0
嵌入式目標(biāo)模塊在DSP系統(tǒng)開(kāi)發(fā)中的應(yīng)用
- 引言隨著電子技術(shù)的不斷進(jìn)步,特別是3C(計(jì)算機(jī)、通信、消費(fèi)電子)的飛速發(fā)展,電子設(shè)備日趨數(shù)字化、小型化和集成化,嵌入式芯片逐漸成為設(shè)計(jì)開(kāi)發(fā)人員的首選。DSP作為嵌入式芯片的典型代表之一,在信息產(chǎn)業(yè)領(lǐng)域得到了廣泛應(yīng)用。DSP雖然為3C產(chǎn)品的開(kāi)發(fā)提供了很好的硬件支撐平臺(tái),但設(shè)計(jì)者仍得花費(fèi)一定的時(shí)間去掌握DSP內(nèi)部各種寄存器的正確設(shè)置、軟件編程方法以及控制算法設(shè)計(jì),這必然會(huì)增大產(chǎn)品開(kāi)發(fā)難度,延長(zhǎng)產(chǎn)品開(kāi)發(fā)周期,從而影響開(kāi)發(fā)效率。Matlab公司最新推出的針對(duì)DSP應(yīng)用控制系統(tǒng)而開(kāi)發(fā)的嵌入式目標(biāo)模塊Embedded
- 關(guān)鍵字: DSP 單片機(jī) 嵌入式系統(tǒng) 模塊
基于DSP的高速PCB抗干擾設(shè)計(jì)
- 引 言 隨著DSP(數(shù)字信號(hào)處理器)的廣泛應(yīng)用,基于DSP的高速信號(hào)處理PCB板的設(shè)計(jì)顯得尤為重要。在一個(gè)DSP系統(tǒng)中,DSP微處理器的工作頻率可高達(dá)數(shù)百M(fèi)Hz,其復(fù)位線、中斷線和控制線、集成電路開(kāi)關(guān)、高精度A/D轉(zhuǎn)換電路,以及含有微弱模擬信號(hào)的電路都非常容易受到干擾;所以設(shè)計(jì)開(kāi)發(fā)一個(gè)穩(wěn)定的、可靠的DSP系統(tǒng),抗干擾設(shè)計(jì)非常重要。 干擾即干擾能量使接收器處在不希望的狀態(tài)。干擾的產(chǎn)生分兩種:直接的(通過(guò)導(dǎo)體、公共阻抗耦合等)和間接的(通過(guò)串?dāng)_或輻射耦合)。很多電器發(fā)射源,如光照、電機(jī)和日光
- 關(guān)鍵字: DSP 單片機(jī) 高速PCB 抗干擾 嵌入式系統(tǒng) PCB 電路板
騰華實(shí)現(xiàn)可升級(jí)串行RapidIO交換機(jī)與德州儀器新款高性能DSP的互操作性
- 系統(tǒng)互連領(lǐng)域的領(lǐng)導(dǎo)廠商騰華半導(dǎo)體公司日前宣布,騰華 Tsi578? 串行 RapidIO交換機(jī)實(shí)現(xiàn)與德州儀器(Texas Instruments) 新近推出的 TMS320TCI6487 及 TMS320TCI6488 無(wú)線基礎(chǔ)設(shè)施優(yōu)化 DSP 的互操作性。 使用騰華Tsi578 串行 RapidIO 開(kāi)發(fā)平臺(tái),騰華及德州儀器最近完成互操作性測(cè)試。測(cè)試成功證明,騰華具有多播功能的第三代串行 RapidIO 交換機(jī)及德州儀器3 核、3GHz DSP 可用于開(kāi)發(fā)集合串行 RapidIO 交換的 DSP 群集
- 關(guān)鍵字: DSP RapidIO 德州儀器 騰華
Actel和ARM聯(lián)合開(kāi)發(fā)專為FPGA應(yīng)用而優(yōu)化的高性能32位處理器
- Actel公司進(jìn)一步擴(kuò)展其工業(yè)標(biāo)準(zhǔn)處理器系列,宣布推出ARM Cortex-M1處理器,這是與ARM公司聯(lián)合開(kāi)發(fā)的小型高性能32位軟件微處理器核,專為在FPGA中的實(shí)施而優(yōu)化。不象許多業(yè)界領(lǐng)先的處理器核通常需要支付授權(quán)費(fèi)用和權(quán)益金,Actel的客戶能夠免費(fèi)獲得先進(jìn)的ARM處理器技術(shù)如Cortex-M1,適用于廣闊的市場(chǎng)領(lǐng)域。 免費(fèi)提供的Cortex-M1可與Actel以Flash為基礎(chǔ)且可運(yùn)行M1核的Actel Fusion FPGA和ProASIC3 FPGA同用,為設(shè)計(jì)人員提供編程靈活性和系統(tǒng)級(jí)集成,
- 關(guān)鍵字: Actel ARM FPGA
Altera Announces Quartus II Design Software Version 7.0 With Support for Cyclone III FPGAs
- Web Edition Offers Free Design Support for Industry’s Highest-Density Low-Cost FPGAsBeijing, March 20, 2007—Altera Corporation (NASDAQ:ALTR) today introduced Quartus II software version 7.0 with support for the entire 65-nm Cyclone? III FPGA family in bot
- 關(guān)鍵字: Altera FPGA 單片機(jī) 嵌入式系統(tǒng)
fpga+dsp介紹
您好,目前還沒(méi)有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473