首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> fpga-ask

零基礎(chǔ)學(xué)FPGA(十四)第一片IC——精簡(jiǎn)指令集RISC_CPU設(shè)計(jì)精講

  •   不得不說(shuō),SDRAM的設(shè)計(jì)是我接觸FPGA以來(lái)調(diào)試最困難的一次設(shè)計(jì),早在一個(gè)多月以前,我就開始著手想做一個(gè)SDRAM方面的教程,受特權(quán)同學(xué)影響,開始學(xué)習(xí)《高手進(jìn)階,終極內(nèi)存技術(shù)指南》這篇論文,大家都知道這篇文章是學(xué)習(xí)內(nèi)存入門的必讀文章,小墨同學(xué)花了一些時(shí)間在這上面,說(shuō)實(shí)話看懂這篇文章是沒什么問(wèn)題的,文件講的比較直白,通俗易懂,很容易入手。當(dāng)了解了SDRAM工作方式之后,我便開始寫代碼,從特權(quán)同學(xué)的那篇經(jīng)典教程里面,我認(rèn)真研讀代碼的來(lái)龍去脈,終于搞懂了特權(quán)同學(xué)的設(shè)計(jì)思想,并花了一些時(shí)間將代碼自己敲一遍,
  • 關(guān)鍵字: FPGA  RISC  

美高森美使用物理不可克隆功能技術(shù)增強(qiáng)SmartFusion2 SoC FPGA和IGLOO2 FPGA器件

  •   致力于在電源、安全、可靠和性能方面提供差異化半導(dǎo)體技術(shù)方案的領(lǐng)先供應(yīng)商美高森美公司(Microsemi Corporation)宣布為其旗艦SmartFusion®2 SoC FPGA和IGLOO®2 FPGA 器件的領(lǐng)先網(wǎng)絡(luò)安全功能組合加入Intrinsic-ID, B.V授權(quán)許可的物理不可克隆功能(Physically Unclonable Function, PUF) 。Intrinsic-ID是基于其專利硬件固有安全技術(shù)(Hardware Intrinsic Security
  • 關(guān)鍵字: 美高森美  FPGA   

OFDM信道調(diào)制解調(diào)的仿真及其FPGA設(shè)計(jì)

  •   OFDM(正交頻分復(fù)用)是一種高效的多載波調(diào)制技術(shù),其最大的特點(diǎn)是傳輸速率高,具有很強(qiáng)的抗碼間干擾和信道選擇性衰落能力。OFDM最初用于高速M(fèi)ODEM、數(shù)字移動(dòng)通信和無(wú)線調(diào)頻信道上的寬帶數(shù)據(jù)傳輸,隨著IEEE802.11a協(xié)議、BRAN(Broadband Radio Access Network)和多媒體的發(fā)展,數(shù)字音頻廣播(DAB)、地面數(shù)字視頻廣播((DVB-T)和高清晰度電視((HDTV)都應(yīng)用了OFDM技術(shù)。   OFDM利用離散傅立葉反變換/離散傅立葉變換(IDFT/DFT)代替多載波調(diào)
  • 關(guān)鍵字: OFDM  FPGA  

OFDM系統(tǒng)中DAGC的應(yīng)用研究及FPGA實(shí)現(xiàn)

  •   O 引 言   隨著各種FFT算法的出現(xiàn),DFT在現(xiàn)代信號(hào)處理中起著越來(lái)越重要的作用。在B3G和4G移動(dòng)通信中所采用的0FDM技術(shù),更是以IDFT/DFT來(lái)進(jìn)行OFDM調(diào)制和解調(diào)制,IDFT/DFT的精度直接影響基帶解調(diào)的性能。   在硬件實(shí)現(xiàn)中,通常影響定點(diǎn)化FFT算法精度的有量化誤差、舍入誤差和溢出誤差。一旦決定了量化方式和數(shù)據(jù)位寬后,量化誤差和舍入誤差都是可估計(jì)的,而溢出誤差則隨著輸入信號(hào)功率的增大而急劇增加,造成SNR嚴(yán)重惡化。   中射頻接收時(shí),通常使用AAGc和DAGC來(lái)改善ADC正
  • 關(guān)鍵字: OFDM  FPGA  

高速移動(dòng)下OFDM均衡器的FPGA實(shí)現(xiàn)

  •   O 引言   正交頻分復(fù)用(OFDM)是一種正交多載波調(diào)制技術(shù),它將寬帶頻率選擇性衰落信道轉(zhuǎn)換成一系列窄帶平坦衰落信道,在克服信道多徑衰落所引起的碼間干擾,實(shí)現(xiàn)高數(shù)據(jù)傳輸?shù)确矫婢哂歇?dú)特的優(yōu)勢(shì)。但是由于OFDM信號(hào)頻譜重疊,對(duì)信道變化很敏感,在高速移動(dòng)下,信道的時(shí)變特性更加明顯,此時(shí)OFDM系統(tǒng)載波間的正交性會(huì)遭到破壞,出現(xiàn)載波間干擾(ICI),這會(huì)導(dǎo)致系統(tǒng)性能明顯降低。為了消除ICI,必須采用適當(dāng)?shù)木饧夹g(shù)以補(bǔ)償ICI。國(guó)內(nèi)外許多學(xué)者對(duì)這些問(wèn)題進(jìn)行了大量的研究,提出了各種不同的方法,得到了一些階段性
  • 關(guān)鍵字: OFDM  FPGA  

中頻軟件無(wú)線電系統(tǒng)的FPGA實(shí)現(xiàn)方案

  •   一、 引言   現(xiàn)代通信技術(shù)、微電子技術(shù)和計(jì)算機(jī)技術(shù)的飛速發(fā)展,促進(jìn)了無(wú)線通信技術(shù)從數(shù)字化走向軟件化。軟件無(wú)線電的出現(xiàn)掀起了無(wú)線通信技術(shù)的又一次革命,它已經(jīng)成為目前通信領(lǐng)域中最為重要的研究方向之一。所謂軟件無(wú)線電,是指構(gòu)造一個(gè)通用的、可重復(fù)編程的硬件平臺(tái),使其工作頻段、調(diào)制解調(diào)方式、業(yè)務(wù)種類、數(shù)據(jù)速率與格式、控制協(xié)議等都可以進(jìn)行重構(gòu)和控制,選用不同的軟件模塊就可以實(shí)現(xiàn)不同類型和功能的無(wú)線電臺(tái),其核心思想是在盡可能靠近天線的地方使用寬帶A/D和D/A變換器,并盡可能地用軟件來(lái)定義無(wú)線功能[1]。
  • 關(guān)鍵字: FPGA  無(wú)線電  

基于FPGA的軟件無(wú)線電平臺(tái)設(shè)計(jì)

  •   軟件無(wú)線電的出現(xiàn),是無(wú)線電通信從模擬到數(shù)字、從固定到移動(dòng)后,由硬件到軟件的第三次變革。簡(jiǎn)單地說(shuō),軟件無(wú)線電就是一種基于通用硬件平臺(tái),并通 過(guò)軟件可提供多種服務(wù)的、適應(yīng)多種標(biāo)準(zhǔn)的、多頻帶多模式的、可重構(gòu)可編程的無(wú)線電系統(tǒng)。軟件無(wú)線電的關(guān)鍵思想是,將AD(DA)盡可能靠近天線和用軟件來(lái) 完成盡可能多的無(wú)線電功能。   蜂窩移動(dòng)通信系統(tǒng)已經(jīng)發(fā)展到第三代,3G系統(tǒng)進(jìn)入商業(yè)運(yùn)行一方面需要解決不同標(biāo)準(zhǔn)的系統(tǒng)間的兼容性;另一方 面要求系統(tǒng)具有高度的靈活性和擴(kuò)展升級(jí)能力,軟件無(wú)線電技術(shù)無(wú)疑是最好的解決方案。用ASI
  • 關(guān)鍵字: FPGA  Virtex-4  PowerPC  

【從零開始走進(jìn)FPGA】對(duì)立統(tǒng)一——異步時(shí)鐘同步化

  •   一、什么是對(duì)立統(tǒng)一   什么是CEO,就是首席執(zhí)行官,是在一個(gè)企業(yè)中負(fù)責(zé)日常經(jīng)營(yíng)管理的最高級(jí)管理人員,又稱作行政總裁,或最高執(zhí)行長(zhǎng)或大班。   那么,在FPGA系統(tǒng),需不需要一個(gè)最高級(jí)別的執(zhí)行官,來(lái)管理所有進(jìn)程呢?為了系統(tǒng)的有序性,不至于凌亂、崩潰,答案必然是肯定的。   誰(shuí)都知道,F(xiàn)PGA內(nèi)部時(shí)序邏輯的工作,是通過(guò)時(shí)鐘的配合來(lái)完成任務(wù)的。那么當(dāng)系統(tǒng)中有異步時(shí)鐘的時(shí)候,怎么辦?每一個(gè)系統(tǒng)必須有一個(gè)最高級(jí)別的時(shí)鐘,執(zhí)行力最強(qiáng);同時(shí)它擔(dān)任著管理異步時(shí)鐘的任務(wù),其它異步時(shí)鐘想讓手下執(zhí)行任務(wù),必須告訴執(zhí)
  • 關(guān)鍵字: FPGA  異步時(shí)鐘  

零基礎(chǔ)學(xué)FPGA(十三)先來(lái)說(shuō)說(shuō)VGA

  •   這個(gè)實(shí)驗(yàn)其實(shí)已經(jīng)做好久了,但是一直沒有做筆記,今天就把這部分的內(nèi)容補(bǔ)一下,有興趣的朋友可以看一下,或許對(duì)你有什么幫助,對(duì)初學(xué)者來(lái)說(shuō)還是一個(gè)不錯(cuò)的實(shí)驗(yàn)。   先來(lái)了解一下VGA吧   我們家里用的臺(tái)式電腦就是一個(gè)VGA顯示器,小墨同學(xué)為做這方面的實(shí)驗(yàn)還特意買了一塊7寸的VGA液晶顯示器    ?   記得當(dāng)初自己也是傻得不得了,把寫好的代碼,燒到板子里就直接連到筆記本電腦上的VGA接口上,結(jié)果什么反應(yīng)也沒有,還調(diào)了一下午的程序...結(jié)果還是沒反應(yīng),到群里一問(wèn)才知道,原來(lái)筆記本電腦
  • 關(guān)鍵字: FPGA  VGA  

基于FPGA的跨時(shí)鐘域信號(hào)處理——專用握手信號(hào)

  •   在邏輯設(shè)計(jì)領(lǐng)域,只涉及單個(gè)時(shí)鐘域的設(shè)計(jì)并不多。尤其對(duì)于一些復(fù)雜的應(yīng)用,F(xiàn)PGA往往需要和多個(gè)時(shí)鐘域的信號(hào)進(jìn)行通信。異步時(shí)鐘域所涉及的兩個(gè)時(shí)鐘之間可能存在相位差,也可能沒有任何頻率關(guān)系,即通常所說(shuō)的不同頻不同相。   圖1是一個(gè)跨時(shí)鐘域的異步通信實(shí)例,發(fā)送域和接收域的時(shí)鐘分別是clk_a和clk_b。這兩個(gè)時(shí)鐘頻率不同,并且存在一定的相位差。對(duì)于接收時(shí)鐘域而言,來(lái)自發(fā)送時(shí)鐘域的信號(hào)data_a2b有可能在任何時(shí)刻變化。        圖1 跨時(shí)鐘域通信   對(duì)于上述的異步時(shí)鐘域通
  • 關(guān)鍵字: FPGA  信號(hào)處理  

基于SOPC的紅外視頻網(wǎng)絡(luò)傳輸系統(tǒng)

  •   摘要   人類接收的信息約有70%來(lái)自視覺。因此,圖像采集及處理設(shè)備在人們的日常生活中占有很重要的地位。隨著互聯(lián)網(wǎng)的普及及帶寬的提高,使得圖像的網(wǎng)絡(luò)傳輸成為可能,且應(yīng)用范圍越來(lái)越廣,為人們的日常生活帶來(lái)了極大的便利。同時(shí),隨著非制冷紅外技術(shù)的發(fā)展,紅外熱像系統(tǒng)在軍用和民用領(lǐng)域得到了廣泛的應(yīng)用。根據(jù)美國(guó)紅外市場(chǎng)權(quán)威調(diào)查機(jī)構(gòu)Maxtech International發(fā)布的2006年度紅外市場(chǎng)報(bào)告,2003年至2006年全球民用紅外熱像儀的平均增長(zhǎng)幅度為17%,并且正展現(xiàn)出更廣闊的市場(chǎng)需求。   由此可
  • 關(guān)鍵字: FPGA  ARM  Microblaze  

認(rèn)知無(wú)線電的頻譜檢測(cè)的FPGA實(shí)現(xiàn)

  •   項(xiàng)目背景   項(xiàng)目名稱:認(rèn)知無(wú)線電的頻譜檢測(cè)   項(xiàng)目背景:隨著無(wú)線通信需求的不斷增長(zhǎng),可用的頻譜資源越來(lái)越少,呈現(xiàn)日趨緊張的狀況;另一方面,人們發(fā)現(xiàn)全球授權(quán)頻段尤其是信號(hào)傳播特性較好的低頻段的頻譜利用率極低。認(rèn)知無(wú)線電技術(shù)為解決頻譜利用率低的問(wèn)題提供了行之有效的方法。由于認(rèn)知無(wú)線電在使用空閑頻段進(jìn)行通信的同時(shí)不斷地檢測(cè)授權(quán)用戶的出現(xiàn),一旦檢測(cè)到授權(quán)用戶要使用該頻段,認(rèn)知無(wú)線電用戶便自動(dòng)退出并轉(zhuǎn)移到其他空閑頻段繼續(xù)通信,確保在不干擾授權(quán)用戶的情況下,與他們進(jìn)行頻譜共享。這樣一來(lái),在沒有增加新頻段的
  • 關(guān)鍵字: FPGA  無(wú)線電  

用于 Virtex-5 FPGA 的浮點(diǎn)接口

  •   本文介紹Virtex - 5 FXT FPGA系列浮點(diǎn)接口,賽靈思logiCORE的IP處理器單元( APU )輔助PowerPC 440嵌入式微處理器設(shè)計(jì)的IP基礎(chǔ)知識(shí)。   點(diǎn)擊此處下載
  • 關(guān)鍵字: Virtex-5  FPGA  

使用Virtex-5 FPGA實(shí)現(xiàn)LTE仿真器

  •   功能強(qiáng)大的可編程邏輯平臺(tái)使得Prisma Engineering公司能夠針對(duì)所有蜂窩網(wǎng)絡(luò)提供可重配置無(wú)線測(cè)試設(shè)備。長(zhǎng)期演進(jìn)(LTE)是移動(dòng)寬帶的最3GPP標(biāo)準(zhǔn),它打破了現(xiàn)有蜂窩網(wǎng)絡(luò)的固有模式。LTE與前代UMTS和GSM標(biāo)準(zhǔn)相比,除采用高頻譜效率的射頻技術(shù)外,其架構(gòu)還得到了大幅簡(jiǎn)化。LTE系統(tǒng)的無(wú)線接入部分Node-B,是連接無(wú)線電和整個(gè)互聯(lián)網(wǎng)協(xié)議核心網(wǎng)絡(luò)之間的邊緣設(shè)備。這種架構(gòu)無(wú)法監(jiān)測(cè)和測(cè)試等效于UMTS中間鏈路上的元件。必須通過(guò)無(wú)線電接口,才能有效地測(cè)試LTE網(wǎng)絡(luò)元件。   這正是Prisma
  • 關(guān)鍵字: Virtex-5  FPGA  仿真器  

基于Virtex-5的3.125G串行傳輸系統(tǒng)的設(shè)計(jì)與驗(yàn)證

  •   1 引言   隨著電子系統(tǒng)的不斷發(fā)展,芯片間以及板間的數(shù)據(jù)傳輸需求也在不斷增長(zhǎng),傳統(tǒng)的單端并行數(shù)據(jù)傳輸模式早已不能滿足現(xiàn)在高帶寬應(yīng)用的要求。USB 3.0、SATA 3.0、PCI-E 2.0等新串行規(guī)范的發(fā)布以及更高速的串并/并串轉(zhuǎn)換單元(SERDES)芯片的推出更是引起了業(yè)界對(duì)高速差分串行數(shù)據(jù)傳輸?shù)臒o(wú)限憧憬。為了解決下一代無(wú)線通信基站中多天線(MIMO)信號(hào)處理所帶來(lái)的巨大數(shù)據(jù)吞吐量要求,本文基于Virtex-5 FPGA的GTP單元給出了一種在高級(jí)電信計(jì)算架構(gòu)(ATCA)機(jī)箱內(nèi)實(shí)現(xiàn)單對(duì)差分線進(jìn)
  • 關(guān)鍵字: FPGA  Virtex-5  
共6376條 131/426 |‹ « 129 130 131 132 133 134 135 136 137 138 » ›|

fpga-ask介紹

您好,目前還沒有人創(chuàng)建詞條fpga-ask!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-ask的理解,并與今后在此搜索fpga-ask的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473