fpga-ask 文章 進入fpga-ask技術社區(qū)
基于FPGA的精密離心機光柵信號細分系統(tǒng)
- 介紹一種基于FPGA的精密離心機光柵信號細分系統(tǒng)。說明了光柵信號的產(chǎn)生過程和基本處理方法,提出了一種綜合EDA技術與光柵莫爾條紋電子學細分技術的設計方案。通過VerilogHDL實現(xiàn)該系統(tǒng)的主要設計,并利用ISE軟件進行了仿真試驗。試驗表明,該系統(tǒng)具有捕捉速度快、跟蹤精度高、相位誤差小、成本低廉等特點。
- 關鍵字: ISE 信號細分系統(tǒng) 光柵信號 FPGA
利用XCS40實現(xiàn)小型聲納的片上系統(tǒng)集成
- 介紹大規(guī)模、高速度的FPGA在小型漁用聲納系統(tǒng)設計中的應用。在該系統(tǒng)設計中,采用了Xilinx公司的FPGA芯片XCS40作為主要器件,基本上將整個系統(tǒng)的功能集成在了一片芯片上。實踐證明,即降低了成本,又縮短了設計和調(diào)試的時間。
- 關鍵字: 漁用聲納系統(tǒng) 片上系統(tǒng) FPGA
基于軟件無線電的數(shù)字偵聽接收機研究
- 為實現(xiàn)頻譜監(jiān)測、通信偵察等任務,提出了一種基于軟件無線電的數(shù)字偵察接收機的軟、硬件體系結構。該接收機基于高速數(shù)字信號處理器、大規(guī)?,F(xiàn)場可編程門陣列、高速AD芯片、高精度大動態(tài)范圍AGC電路,實現(xiàn)了信號的寬頻段、寬帶接收;采用盲信號處理技術,實現(xiàn)了對未知信號的參數(shù)辨識、分類、盲解調(diào)。
- 關鍵字: 頻譜監(jiān)測 軟件無線電 FPGA
基于FPGA的多軟核圖像處理系統(tǒng)設計
- 介紹以圖像處理為應用背景、基于FPGA芯片建立的多軟核系統(tǒng)設計。系統(tǒng)中包含兩個Nios II軟核處理器和兩個用于進行圖像顏色空間轉換的CSC MegaCore IP核。兩個Nios II軟核處理器共享程序存儲器、數(shù)據(jù)存儲器及啟動存儲器。在硬件設計方面,CSC MegaCore IP作為外圍組件通過一個自定義的接口控制器連接到以Nios II軟核處理器為核心的SoPC系統(tǒng)中。在軟件設計方面,運行在每個Nios II軟核處理器上的程序通過硬件Mutex核協(xié)調(diào)對共享數(shù)據(jù)存儲器的訪問。
- 關鍵字: 圖像處理 多軟核系統(tǒng) FPGA
一種基于偏振原理和FPGA的調(diào)光系統(tǒng)設計
- 設計了一種光強自動調(diào)節(jié)系統(tǒng)。通過光電傳感電路實現(xiàn)光電信號的轉換,使用FPGA對數(shù)據(jù)進行實時處理,并以實驗環(huán)境光照強度測試結果為參照對所測光強進行線性變換修正,進而查表獲得舵機偏轉角度的控制量,通過改變偏振片偏振化方向夾角來調(diào)節(jié)入射光強。自動調(diào)光系統(tǒng)測量精度較高,實時調(diào)節(jié)性較好,魯棒性較強。
- 關鍵字: 光強調(diào)節(jié) 光電傳感 FPGA
同步數(shù)字復接的設計及其FPGA技術實現(xiàn)
- 在簡要介紹同步數(shù)字復接基本原理的基礎上,采用VHDL語言對同步數(shù)字復接各組成模塊進行了設計,并在ISE集成環(huán)境下進行了設計描述、綜合、布局布線及時序仿真,取得了正確的設計結果,同時利用中小容量的FPGA實現(xiàn)了同步數(shù)字復接功能。
- 關鍵字: 同步數(shù)字復接 VHDL FPGA
基于FPGA的數(shù)字復接系統(tǒng)的設計與實現(xiàn)
- 提出了基于FPGA技術實現(xiàn)數(shù)字復接系統(tǒng)的設計方案,并介紹了基群與二次群之間的復接與分接的系統(tǒng)總體設計。硬件電路調(diào)試證明,該方案是行之有效的。
- 關鍵字: 數(shù)字復接系統(tǒng) 基群 FPGA
多相結構采樣率變換器的FPGA實現(xiàn)
- 采樣率變換器是多采樣率系統(tǒng)的一個重要組成部分。詳細討論了有理數(shù)采樣率變換器的原理,同時結合多采樣率系統(tǒng)網(wǎng)絡的等效變換和FIR濾波器的多相分解形式[1~2],給出了適合于硬件實現(xiàn)的一種高效的多相結構,并在Altera公司的FPGA芯片EP1C3T144C6上進行了實現(xiàn)與驗證。
- 關鍵字: 多采樣率系統(tǒng) 多相結構 FPGA
激光告警系統(tǒng)的異步FIFO設計
- 介紹了在激光告警系統(tǒng)中采用異步FIFO解決A/D數(shù)據(jù)采樣與FPGA數(shù)據(jù)處理模塊之間的不同速率匹配問題。在分析異步FIFO設計難點基礎上,提出利用Gray碼計數(shù)器作為讀寫地址編碼,有效地同步了異步信號,避免了亞穩(wěn)態(tài)現(xiàn)象的產(chǎn)生,給不同速率間的數(shù)據(jù)傳輸提供了一種有效的解決方案。
- 關鍵字: 異步FIFO A/D數(shù)據(jù)采樣 FPGA
fpga-ask介紹
您好,目前還沒有人創(chuàng)建詞條fpga-ask!
歡迎您創(chuàng)建該詞條,闡述對fpga-ask的理解,并與今后在此搜索fpga-ask的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對fpga-ask的理解,并與今后在此搜索fpga-ask的朋友們分享。 創(chuàng)建詞條
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473