首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> fsp:fpga-pcb

串口監(jiān)視系統(tǒng)設(shè)計(jì)

  • 實(shí)驗(yàn)任務(wù)任務(wù):基于 STEP-MAX10M08核心板 和 STEP BaseBoard V3.0底板 完成串口監(jiān)視系統(tǒng)設(shè)計(jì)并觀(guān)察調(diào)試結(jié)果。要求:設(shè)計(jì)串口監(jiān)視系統(tǒng),實(shí)時(shí)監(jiān)控串口(UART)接收數(shù)據(jù),并將數(shù)據(jù)顯示在底板的8位數(shù)碼管上(僅限數(shù)字0~9)。解析:通過(guò)FPGA編程驅(qū)動(dòng)底板上的CP2102串口通信模塊,接收來(lái)自PC(串口調(diào)試助手)或其他串口設(shè)備的數(shù)據(jù),經(jīng)過(guò)處理,最后通過(guò)驅(qū)動(dòng)8位掃描式數(shù)碼管模塊,將接收到的數(shù)據(jù)顯示在底板數(shù)碼管上。實(shí)驗(yàn)?zāi)康谋緦?shí)驗(yàn)主要學(xué)習(xí)串口(UART)總線(xiàn)工作原理、協(xié)議及相關(guān)知識(shí),練習(xí)如
  • 關(guān)鍵字: STEP BaseBoard V3.0  小腳丫核心板   STEP-MAX10M08  FPGA  串口監(jiān)視  

比賽計(jì)分系統(tǒng)設(shè)計(jì)

  • 實(shí)驗(yàn)任務(wù)任務(wù):基于 STEP-MAX10M08核心板 和 STEP BaseBoard V3.0底板 完成比賽計(jì)分系統(tǒng)設(shè)計(jì)并觀(guān)察調(diào)試結(jié)果要求:按動(dòng)核心板獨(dú)立按鍵,驅(qū)動(dòng)底板上8位數(shù)碼管為比賽雙方在0~999內(nèi)計(jì)分。解析:FPGA驅(qū)動(dòng)獨(dú)立按鍵,當(dāng)按動(dòng)兩隊(duì)加分按鍵時(shí),控制兩隊(duì)分?jǐn)?shù)調(diào)整,最后通過(guò)驅(qū)動(dòng)底板上的數(shù)碼管電路將得分值顯示在數(shù)碼管上。實(shí)驗(yàn)?zāi)康脑诨A(chǔ)數(shù)字電路實(shí)驗(yàn)部分我們已經(jīng)掌握了FPGA驅(qū)動(dòng)獨(dú)立按鍵的原理及方法,控制數(shù)碼管顯示十進(jìn)制數(shù)的BCD碼方案前面也多次介紹,本實(shí)驗(yàn)主要學(xué)習(xí)數(shù)碼管掃描顯示的原理及方法。熟悉
  • 關(guān)鍵字: STEP BaseBoard V3.0  小腳丫核心板   STEP-MAX10M08  FPGA  比賽計(jì)分系統(tǒng)  

基于旋轉(zhuǎn)編碼器的調(diào)節(jié)系統(tǒng)設(shè)計(jì)

  • 實(shí)驗(yàn)任務(wù)任務(wù):基于 STEP-MAX10M08核心板 和 STEP BaseBoard V3.0底板 完成旋轉(zhuǎn)調(diào)節(jié)系統(tǒng)設(shè)計(jì)并觀(guān)察調(diào)試結(jié)果要求:轉(zhuǎn)動(dòng)底板上的旋轉(zhuǎn)編碼器,調(diào)整核心板數(shù)碼管數(shù)值在0~99之間變化,右旋增加,左旋減小。解析:通過(guò)FPGA編程驅(qū)動(dòng)旋轉(zhuǎn)編碼器獲取操作信息,根據(jù)操作信息控制變量增加或減小,最后驅(qū)動(dòng)獨(dú)立式數(shù)碼管將變量顯示出來(lái)。實(shí)驗(yàn)?zāi)康脑诨A(chǔ)數(shù)字電路實(shí)驗(yàn)部分我們已經(jīng)掌握了FPGA驅(qū)動(dòng)獨(dú)立顯示數(shù)碼管的原理及方法,本實(shí)驗(yàn)主要學(xué)習(xí)旋轉(zhuǎn)編碼器的驅(qū)動(dòng)原理,最后完成旋轉(zhuǎn)調(diào)節(jié)系統(tǒng)總體設(shè)計(jì)。熟悉獨(dú)立顯示數(shù)碼
  • 關(guān)鍵字: STEP BaseBoard V3.0  小腳丫核心板   STEP-MAX10M08  FPGA  旋轉(zhuǎn)編碼器  

萊迪思不斷快速擴(kuò)展產(chǎn)品組合,開(kāi)啟下一個(gè)創(chuàng)新時(shí)代

  • 在近日舉辦的萊迪思開(kāi)發(fā)者大會(huì)上,低功耗可編程器件的領(lǐng)先供應(yīng)商萊迪思半導(dǎo)體公司近日宣布繼續(xù)擴(kuò)展其產(chǎn)品線(xiàn),推出了多款全新硬件和軟件解決方案更新。萊迪思推出了兩款基于屢獲殊榮的萊迪思Avant?中端平臺(tái)打造的全新創(chuàng)新中端FPGA系列產(chǎn)品——萊迪思Avant-G?和萊迪思Avant-X?,分別用于通用設(shè)計(jì)和高級(jí)互連。萊迪思還發(fā)布了面向人工智能(AI)、嵌入式視覺(jué)、安全和工廠(chǎng)自動(dòng)化的專(zhuān)用解決方案集合的最新版本,添加了新的特性和功能,幫助客戶(hù)加快產(chǎn)品上市。此外,萊迪思還發(fā)布了其軟件工具以及Glance by Mira
  • 關(guān)鍵字: 萊迪思  FPGA  Avant  

簡(jiǎn)易電子琴設(shè)計(jì)

  • 實(shí)驗(yàn)任務(wù)任務(wù):基于 STEP-MAX10M08核心板 和 STEP BaseBoard V3.0底板 完成簡(jiǎn)易電子琴設(shè)計(jì)并觀(guān)察調(diào)試結(jié)果要求:按動(dòng)矩陣鍵盤(pán),驅(qū)動(dòng)底板無(wú)源蜂鳴器發(fā)出產(chǎn)生不同音調(diào),彈奏一首《小星星》。解析:通過(guò)FPGA編程驅(qū)動(dòng)矩陣鍵盤(pán)電路,獲取矩陣鍵盤(pán)鍵入的信息,然后通過(guò)編碼將鍵盤(pán)輸出的信息譯碼成對(duì)應(yīng)的音節(jié)數(shù)據(jù),最后通過(guò)PWM發(fā)生模塊驅(qū)動(dòng)底板上的無(wú)源蜂鳴器發(fā)出聲音。實(shí)驗(yàn)?zāi)康脑诨A(chǔ)數(shù)字電路實(shí)驗(yàn)部分我們已經(jīng)掌握了FPGA設(shè)計(jì)PWM信號(hào)發(fā)生器的原理及方法,上節(jié)實(shí)驗(yàn)中又學(xué)習(xí)了矩陣鍵盤(pán)的驅(qū)動(dòng)原理及方法,本
  • 關(guān)鍵字: STEP BaseBoard V3.0  小腳丫核心板   STEP-MAX10M08  FPGA  矩陣鍵盤(pán)  

矩陣鍵盤(pán)鍵入系統(tǒng)設(shè)計(jì)

  • 實(shí)驗(yàn)任務(wù)任務(wù):基于 STEP-MAX10M08核心板 和 STEP BaseBoard V3.0底板 設(shè)計(jì)矩陣鍵盤(pán)鍵入系統(tǒng)并觀(guān)察調(diào)試結(jié)果要求:按動(dòng)矩陣鍵盤(pán)按鍵,通過(guò)核心板上的數(shù)碼管顯示按鍵的鍵值。解析:通過(guò)FPGA編程驅(qū)動(dòng)矩陣鍵盤(pán)電路,獲取矩陣鍵盤(pán)鍵入的信息,然后通過(guò)編碼將鍵盤(pán)輸出的信息譯碼成對(duì)應(yīng)的鍵值信息,最后通過(guò)驅(qū)動(dòng)核心板獨(dú)立數(shù)碼管,將鍵盤(pán)按鍵的鍵值顯示在數(shù)碼管上。實(shí)驗(yàn)?zāi)康脑诨A(chǔ)數(shù)字電路實(shí)驗(yàn)部分我們已經(jīng)掌握了FPGA驅(qū)動(dòng)獨(dú)立顯示數(shù)碼管的原理及方法,掌握了有限狀態(tài)機(jī)的設(shè)計(jì)實(shí)現(xiàn)思想,本實(shí)驗(yàn)主要學(xué)習(xí)矩陣鍵盤(pán)
  • 關(guān)鍵字: STEP BaseBoard V3.0  小腳丫核心板   STEP-MAX10M08  FPGA  矩陣鍵盤(pán)  

貿(mào)澤開(kāi)售LoadSlammer LSP-Kit-OracADJ-X套件 幫助工程師為AMD/Xilinx FPGA設(shè)計(jì)安全高效的電源

  • 專(zhuān)注于推動(dòng)行業(yè)創(chuàng)新的知名新品引入?(NPI)?代理商?貿(mào)澤電子?(Mouser Electronics)?即日起供貨LoadSlammer的LSP-Kit-OracADJ-X控制器。該器件旨在搭配FFED-VC1902-VSVA2197電源測(cè)試適配器?(PTA)?和X-Pod適配器使用,可以快速、全面地測(cè)試和驗(yàn)證AMD/Xilinx片上系統(tǒng)?(SoC)?和現(xiàn)場(chǎng)可編程門(mén)陣列?(FPGA)?的供電解決方案。貿(mào)澤
  • 關(guān)鍵字: 貿(mào)澤  LoadSlammer    AMD  Xilinx  FPGA  電源  

基于STEP FPGA的8色VGA功能驅(qū)動(dòng)

  • 硬件說(shuō)明VGA(video graphics array)即視頻圖形陣列,是IBM在1987年隨PS/2一起推出的使用模擬信號(hào)的一種視頻傳輸標(biāo)準(zhǔn)。VGA接口分公口和母口,如下圖:VGA接口引腳定義如下:一個(gè)標(biāo)準(zhǔn)的VGA接口應(yīng)該有以下端口:紅綠藍(lán)三色信號(hào)(RGB)行場(chǎng)同步信號(hào)(HSVS)以及很多的地屏蔽;三色信號(hào)都是模擬信號(hào),行場(chǎng)同步信號(hào)都是數(shù)字信號(hào);對(duì)于VGA的接口模擬電壓,為0~0.714V,0代表無(wú)色,0.714代表滿(mǎn)色,F(xiàn)PGA輸出3.3V,所以還必須要經(jīng)過(guò)DAC的轉(zhuǎn)換。現(xiàn)今有兩種比較成熟的方法:電
  • 關(guān)鍵字: STEP-Baseboard  小腳丫核心板   FPGA  VGA功能驅(qū)動(dòng)  

Achronix推出基于FPGA的加速自動(dòng)語(yǔ)音識(shí)別解決方案

  • 高性能FPGA芯片和嵌入式FPGA(eFPGA IP)領(lǐng)域的領(lǐng)先企業(yè)Achronix半導(dǎo)體公司日前自豪地宣布:正式推出Achronix與Myrtle.ai合作的最新創(chuàng)新——基于Speedster7t FPGA的自動(dòng)語(yǔ)音識(shí)別(ASR)加速方案。這一變革性的解決方案,實(shí)現(xiàn)了高精度和快速響應(yīng),可將超過(guò)1000個(gè)并發(fā)的實(shí)時(shí)語(yǔ)音流轉(zhuǎn)換為文本,同時(shí)性能比競(jìng)爭(zhēng)方案高20倍。Achronix于2023年11月12日至17日在丹佛舉辦的“2023年超級(jí)計(jì)算大會(huì)(SC23)”上演示了該方案。該解決方案由搭載Speedster
  • 關(guān)鍵字: Achronix  FPGA  自動(dòng)語(yǔ)音識(shí)別  

基于FPGA的DS18B20數(shù)字溫度傳感器測(cè)溫實(shí)例

  • 1、DS18B20數(shù)字溫度傳感器本文將使用三段式狀態(tài)機(jī)(Moore型)的寫(xiě)法來(lái)對(duì)DS18B20進(jìn)行測(cè)溫操作,以便了解DS18B20和熟悉三段式狀態(tài)機(jī)的寫(xiě)法。1.1、概述溫度傳感器(temperature transducer)是指能感受溫度并轉(zhuǎn)換成可用輸出信號(hào)的傳感器, 是各種傳感器中最常用的一種。隨著現(xiàn)代儀器的發(fā)展,微型化、集成化、數(shù)字化正成為傳感器發(fā)展的一個(gè)重要方向。美國(guó)DALLAS半導(dǎo)體公司推出的數(shù)字化溫度傳 感器DS18B20采用單總線(xiàn)協(xié)議,即與FPGA接口僅需占用一個(gè)I/O端口,無(wú)須任何外部元件
  • 關(guān)鍵字: FPGA  DS18B2溫度傳感器  

基于 STEP-MAX10M08核心板的簡(jiǎn)易電子琴設(shè)計(jì)

  • 實(shí)驗(yàn)任務(wù)任務(wù):基于 STEP-MAX10M08核心板 和 STEP BaseBoard V3.0底板 完成簡(jiǎn)易電子琴設(shè)計(jì)并觀(guān)察調(diào)試結(jié)果要求:按動(dòng)矩陣鍵盤(pán),驅(qū)動(dòng)底板無(wú)源蜂鳴器發(fā)出產(chǎn)生不同音調(diào),彈奏一首《小星星》。解析:通過(guò)FPGA編程驅(qū)動(dòng)矩陣鍵盤(pán)電路,獲取矩陣鍵盤(pán)鍵入的信息,然后通過(guò)編碼將鍵盤(pán)輸出的信息譯碼成對(duì)應(yīng)的音節(jié)數(shù)據(jù),最后通過(guò)PWM發(fā)生模塊驅(qū)動(dòng)底板上的無(wú)源蜂鳴器發(fā)出聲音。實(shí)驗(yàn)?zāi)康脑诨A(chǔ)數(shù)字電路實(shí)驗(yàn)部分我們已經(jīng)掌握了FPGA設(shè)計(jì)PWM信號(hào)發(fā)生器的原理及方法,上節(jié)實(shí)驗(yàn)中又學(xué)習(xí)了矩陣鍵盤(pán)的驅(qū)動(dòng)原理及方法,本
  • 關(guān)鍵字: FPGA  電子琴  STEP-MAX10M08  STEP BaseBoard V3.0  

嵌入式FPGA IP正在發(fā)現(xiàn)更廣闊的用武之地

  • 郭道正 Achronix Semiconductor中國(guó)區(qū)總經(jīng)理
  • 關(guān)鍵字: FPGA IP   Achronix  

七個(gè)訣竅了解如何設(shè)計(jì)小型藍(lán)牙可穿戴醫(yī)療設(shè)備

  • 對(duì)于開(kāi)發(fā)人員來(lái)說(shuō),構(gòu)建小型的藍(lán)牙醫(yī)療設(shè)備不僅僅是從市場(chǎng)上選擇最小的硬件,也需要通過(guò)優(yōu)化物料清單(BOM)來(lái)減小產(chǎn)品的尺寸和成本。使用Silicon Labs(亦稱(chēng)“芯科科技”)集成的藍(lán)牙SoC和模塊,除了具備超低功耗和極小封裝的優(yōu)勢(shì)外,還能夠提供醫(yī)療應(yīng)用所需的各種外設(shè)功能和特性,從而節(jié)省大量PCB占地面積,增強(qiáng)設(shè)計(jì)靈活性并降低成本。幾十年來(lái),芯科科技一直與許多醫(yī)療設(shè)備制造商合作。由于這些成功的合作,我們已經(jīng)開(kāi)發(fā)了幾個(gè)與無(wú)線(xiàn)醫(yī)療應(yīng)用相關(guān)的功能,并將它們集成到我們的藍(lán)牙SoC和模塊中。在這篇博客中,我們將解釋
  • 關(guān)鍵字: 藍(lán)牙醫(yī)療設(shè)備  PCB  芯科  

Altera MAX10: 交通燈控制

  • 簡(jiǎn)易交通燈:本節(jié)將向您介紹Verilog語(yǔ)法之中的精髓內(nèi)容——狀態(tài)機(jī),并且將利用狀態(tài)機(jī)實(shí)現(xiàn)十字路口的交通燈。====硬件說(shuō)明與實(shí)現(xiàn)項(xiàng)目框圖====上圖為十字路口交通示意圖分之路與主路,要求如下:交通燈主路上綠燈持續(xù)15s的時(shí)間,黃燈3s的時(shí)間,紅燈10s的時(shí)間;交通燈支路上綠燈持續(xù)7s的時(shí)間, 黃燈持續(xù)3秒的時(shí)間,紅燈18秒的時(shí)間;根據(jù)上述要求,狀態(tài)機(jī)設(shè)計(jì)框架分析如下:S1:主路綠燈點(diǎn)亮,支路紅燈點(diǎn)亮,持續(xù)15s的時(shí)間;S2:主路黃燈點(diǎn)亮,支路紅燈點(diǎn)亮,持續(xù)3s的時(shí)間;S3:主路紅燈點(diǎn)亮,支路綠燈點(diǎn)亮,持
  • 關(guān)鍵字: 交通燈  狀態(tài)機(jī)  FPGA  Lattice Diamond  小腳丫  

Lattice MXO2: 交通燈控制

  • 簡(jiǎn)易交通燈:本節(jié)將向您介紹Verilog語(yǔ)法之中的精髓內(nèi)容——狀態(tài)機(jī),并且將利用狀態(tài)機(jī)實(shí)現(xiàn)十字路口的交通燈。硬件說(shuō)明與實(shí)現(xiàn)項(xiàng)目框圖上圖為十字路口交通示意圖分之路與主路,要求如下: * 交通燈主路上綠燈持續(xù)15s的時(shí)間,黃燈3s的時(shí)間,紅燈10s的時(shí)間; * 交通燈支路上綠燈持續(xù)7s的時(shí)間, 黃燈持續(xù)3秒的時(shí)間,紅燈18秒的時(shí)間;根據(jù)上述要求,狀態(tài)機(jī)設(shè)計(jì)框架分析如下: * S1:主路綠燈點(diǎn)亮,支路紅燈點(diǎn)亮,持續(xù)15s的時(shí)間; * S2:主路黃燈點(diǎn)亮,支路紅燈點(diǎn)亮,持續(xù)3s的時(shí)間; * S3:主路紅燈點(diǎn)亮,支
  • 關(guān)鍵字: 交通燈  狀態(tài)機(jī)  FPGA  Lattice Diamond  小腳丫  
共8328條 14/556 |‹ « 12 13 14 15 16 17 18 19 20 21 » ›|

fsp:fpga-pcb介紹

您好,目前還沒(méi)有人創(chuàng)建詞條fsp:fpga-pcb!
歡迎您創(chuàng)建該詞條,闡述對(duì)fsp:fpga-pcb的理解,并與今后在此搜索fsp:fpga-pcb的朋友們分享。    創(chuàng)建詞條

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473