fsp:fpga-pcb 文章 進入fsp:fpga-pcb技術社區(qū)
Achronix再次突破FPGA網(wǎng)絡極限!為智能網(wǎng)卡(SmartNIC)提供400 GbE速度和PCIe Gen 5.0功能
- 高性能FPGA芯片和嵌入式FPGA硅知識產(chǎn)權(eFPGA IP)領域的領導性企業(yè)Achronix半導體公司日前宣布:Achronix網(wǎng)絡基礎架構(gòu)代碼(ANIC)現(xiàn)已包括400 GbE的連接速度。ANIC是一套靈活的FPGA IP模塊,專為提升高性能網(wǎng)絡傳輸速度而進行了優(yōu)化,可用于Speedster?7t FPGA芯片和基于該芯片的VectorPath?加速卡。Achronix的FPGA產(chǎn)品和IP網(wǎng)絡解決方案為要求最苛刻的應用提供最高的性能。隨著對高速數(shù)據(jù)處理的需求呈指數(shù)級增長,Achronix始終走在創(chuàng)新
- 關鍵字: Achronix FPGA 智能網(wǎng)卡 SmartNIC
簡化半導體設計驗證! AMD發(fā)布最新FPGA芯片
- FPGA(現(xiàn)場可編程邏輯柵陣列)靈活性高,成為智能網(wǎng)卡、電訊網(wǎng)絡等各種應用的理想選擇。AMD(前身為賽靈思)27日發(fā)表最新Versal FPGAs,設計成芯片建成前可模擬測試。AMD Versal系列高級產(chǎn)品線經(jīng)理Rob Bauer指出,透過這些FPGA,芯片設計者能在芯片下線(tapeout)前先為即將完成的ASIC或SOC創(chuàng)建數(shù)位雙胞胎或數(shù)字版,有助設計者驗證,并更早開始軟件開發(fā)等。Bauer指出,隨著先進封裝技術過渡到2.5D和3D芯片架構(gòu),這對芯片制造商只會變得更困難。芯片設計者不再為單片,而是多
- 關鍵字: 半導體設計驗證 AMD FPGA
萊迪思推出Lattice Insights培訓網(wǎng)站,助力FPGA應用設計和開發(fā)
- 萊迪思半導體公司,低功耗可編程器件的領先供應商,今日宣布推出官方培訓門戶網(wǎng)站“Lattice Insights?”,幫助客戶和合作伙伴充分體驗低功耗FPGA設計。Lattice Insights由FPGA和培訓專家開發(fā),提供各種學習計劃、強大的課程庫以及可定制的交互式講師指導培訓,涵蓋FPGA開發(fā)的方方面面,包括芯片、軟件、解決方案、開發(fā)板等。萊迪思全球銷售高級副總裁Mark Nelson表示:“Lattice Insights旨在為我們的客戶提供全面的內(nèi)容和實踐培訓,幫助他們擴展專業(yè)知識,并將先進的解決
- 關鍵字: 萊迪思 Lattice Insights FPGA
為什么PCB板大多都是綠色的?答案不是便宜
- 如果關注過電腦硬件,就會發(fā)現(xiàn)不管CPU主板,還是內(nèi)存顯卡,PCB電路板的顏色大多數(shù)都是綠色的。既然有很多玩家愿意多花錢買不同顏色的版本,為什么商家沒有做出多彩的PCB呢?我們看到的PCB板的顏色其實是阻焊劑的顏色,不同顏色的阻焊劑在生產(chǎn)制造中的作用和影響不同,導致最后廠商的選擇不同。首先是在生產(chǎn)中需要阻焊劑更好地讓紫外線通過,確保曝光需要曝光的地方,而不同顏色的阻焊劑對紫外光的影響不同,其中綠色,藍色和紅色的透光率更高,也就更適合涂布。其次是在線路檢查中需要有電路的部分和沒有電路的部分有更高的差別,采用黃
- 關鍵字: PCB
PCB 布局挑戰(zhàn)——改進您的開關模式電源設計
- 這里發(fā)揮作用的機制和風險是不需要的能量以電容 (dv/dt) 和電感 (di/dt) 耦合到系統(tǒng)的其他部分,或者更糟的是,以輻射和傳導發(fā)射的形式耦合到系統(tǒng)之外。隱藏的 PCB 布局威脅——PCB 耦合與 SMPS 相關的 EMC 原則通常要求設計人員密切注意 SMPS 布局中的兩個耦合因素,如圖 1 所示: 具有高 dv/dt 的電壓開關節(jié)點“熱電流回路”,其中包含子系統(tǒng)中的 di/dt圖 1.顯示降壓轉(zhuǎn)換器 di/dt 和 dv/dt 位置的示意圖。圖片(修改后)由Analog Devices
- 關鍵字: PCB 開關
Microchip發(fā)布中端FPGA工業(yè)邊緣協(xié)議棧、核心庫IP和轉(zhuǎn)換工具
- 這些新工具使得轉(zhuǎn)向使用PolarFire? FPGA和片上系統(tǒng)(SoC)FPGA變得比以往更容易 隨著智能邊緣設備對能效、安全性和可靠性提出新要求,系統(tǒng)架構(gòu)師和設計工程師不得不尋找新的解決方案。Microchip Technology Inc.(美國微芯科技公司)今日宣布推出新的開發(fā)資源和設計服務,以幫助系統(tǒng)設計人員轉(zhuǎn)向使用PolarFire FPGA和SoC,包括業(yè)界首款中端工業(yè)邊緣協(xié)議棧、可定制的加密和軟知識產(chǎn)權(IP)啟動庫,以及將現(xiàn)有FPGA設計轉(zhuǎn)換為PolarFire器件的新工具。&n
- 關鍵字: Microchip FPGA 工業(yè)邊緣協(xié)議棧
先進的系統(tǒng)控制FPGA為您帶來全新可能
- 在過去的幾年里,我們見證了人工智能模型的革命性發(fā)展,尤其是隨著市場上生成式人工智能工具的興起(如OpenAI的ChatGPT、谷歌的Bard和其他每天都在推出的新模型),這種發(fā)展比以往任何時候都要迅猛。AI模型包括自然語言處理、計算機視覺和其他工作類型,這些任務將推動AI的進一步發(fā)展,但這也需要系統(tǒng)基礎設施跟上步伐,因為系統(tǒng)控制復雜性與日俱增,同時對存儲容量、系統(tǒng)控制接口速度和帶寬要求也不斷增長。隨著這些技術創(chuàng)新帶來的計算吞吐量的顯著提高,先進、復雜的系統(tǒng)設計和系統(tǒng)控制架構(gòu)的需求和重要性只會進一步增加。這
- 關鍵字: 系統(tǒng)控制 FPGA
利用VectorBlox開發(fā)工具包在PolarFire FPGA實現(xiàn)人工智能
- 隨著人工智能、機器學習技術和物聯(lián)網(wǎng)的興起,人工智能的應用開始逐漸轉(zhuǎn)移到收集數(shù)據(jù)的邊緣裝置。為縮小體積、減少產(chǎn)熱、提高計算性能,這些邊緣應用需要節(jié)能型的解決方案。Microchip的智能嵌入式視覺解決方案,致力于讓軟件開發(fā)人員可以更方便地在PolarFire?現(xiàn)場可編程門陣列(FPGA)內(nèi)執(zhí)行人工智能的模型,進而滿足邊緣應用對節(jié)能型推理功能日益增長的需求。作為Microchip嵌入式解決方案組合的重要新成員,VectorBlox?加速器軟件開發(fā)工具包(SDK)可幫助軟件開發(fā)人員在不學習FPGA工具流程的前提
- 關鍵字: VectorBlox 開發(fā)工具包 PolarFire FPGA 人工智能
一種用于溫濕度批量自動校準系統(tǒng)的設計與實現(xiàn)
- 設計了一種基于FPGA的多UART擴展系統(tǒng),用來批量采集溫濕度傳感器的數(shù)據(jù),簡單介紹FPGA擴展UART的方法。上位機控制程序?qū)邮盏降呐繙貪穸葦?shù)據(jù)進行自動分選、存儲,并實現(xiàn)批量自動線性校準。溫濕度校準前后的測量數(shù)據(jù)表明,設備數(shù)據(jù)的一致性得到很大提升。此設計已成功應用于生產(chǎn)校準系統(tǒng)中,方便快捷。此設計方法和思想可以推廣到其他需要批量數(shù)據(jù)采集,批量數(shù)據(jù)自動處理的場合。
- 關鍵字: 202305 批量 自動校準 FPGA UART擴展 線性擬合
英特爾發(fā)布首款具有PCIe5.0和CXL功能的FPGA
- 當?shù)貢r間5月22日,英特爾可編程解決方案事業(yè)部宣布,符合量產(chǎn)要求的英特爾Agilex?7 R-tile正在批量交付。該設備是首款具備PCIe 5.0和CXL功能的FPGA,同時這款FPGA亦是唯一一款擁有支持上述接口所需的硬化知識產(chǎn)權(IP)的產(chǎn)品。英特爾表示,面對時間、預算和功耗所帶來的限制,包括數(shù)據(jù)中心、電信和金融服務在內(nèi)的各行業(yè)組織都將FPGA視為靈活、可編程的,以及高效的解決方案。使用Agilex 7 R-Tile,客戶可以將FPGA與諸如第四代英特爾至強可擴展處理器等進行無縫銜接,并通過
- 關鍵字: 英特爾 PCIe5.0 CXL FPGA
英特爾Agilex 7 FPGA R-Tile現(xiàn)已量產(chǎn),為CPU提供領先的帶寬
- 在技術創(chuàng)新的推動下,從邊緣計算到云的新連接和處理模型也在高速發(fā)展,隨之而來的,則是對靈活硬件解決方案與日俱增的需求。隨著市場上對帶寬的要求不斷增加,對更快、更靈活的設備的需求也日益迫切。而于近期推出的英特爾Agilex? 7 FPGA R-Tile,憑借其高帶寬接口和靈活的可編程邏輯,能夠滿足行業(yè)發(fā)展需求。目前,基于R-Tile的英特爾Agilex 7 FPGA正在量產(chǎn)。近年來,F(xiàn)PGA 加速器在市場上的應用率穩(wěn)步增長,而隨著配備R-Tile的FPGA 的推出,更高性能的加速器也隨之而來。FPGA 加速器
- 關鍵字: 英特爾 Agilex FPGA
基于PCIe+X86系統(tǒng)的毫米波信號實時處理研究及FPGA實現(xiàn)*
- 為了滿足毫米波5G信號采集傳輸控制系統(tǒng)中對前端射頻芯片的控制以及5G數(shù)據(jù)到上位機的高速傳輸?shù)男枨螅O計了一套基于FPGA的高速采集系統(tǒng)。實現(xiàn)了基帶數(shù)據(jù)的高速傳輸,測試結(jié)果驗證了設計方案的可行性。該系統(tǒng)可允許用戶通過PCIe總線訪問FPGA中的用戶配置寄存器,同時該系統(tǒng)可對前端射頻產(chǎn)生的不高于4 GB/s的連續(xù)或非連續(xù)上行數(shù)據(jù)進行實時采集,同時可以將上位機中的下行數(shù)據(jù)以不少于4 GB/s的速率寫入FPGA側(cè)的DDR4。
- 關鍵字: 202305 5G NR 毫米波 PCIe FPGA X86
用于多時鐘域 SoC 和 FPGA 的同步器技術
- 通常,傳統(tǒng)的雙觸發(fā)器同步器用于同步單比特電平信號。如圖1和圖2所示,觸發(fā)器A和B1工作在異步時鐘域。CLK_B 時鐘域中的觸發(fā)器 B1 對輸入 B1-d 進行采樣時,輸出 B1-q 有可能進入亞穩(wěn)態(tài)。但在 CLK_B 時鐘的一個時鐘周期期間,輸出 B1-q 可能穩(wěn)定到某個穩(wěn)定值。常規(guī)二觸發(fā)器同步器通常,傳統(tǒng)的雙觸發(fā)器同步器用于同步單比特電平信號。如圖1和圖2所示,觸發(fā)器A和B1工作在異步時鐘域。CLK_B 時鐘域中的觸發(fā)器 B1 對輸入 B1-d 進行采樣時,輸出 B1-q 有可能進入亞穩(wěn)態(tài)。但在 CLK
- 關鍵字: SoC FPGA
fsp:fpga-pcb介紹
您好,目前還沒有人創(chuàng)建詞條fsp:fpga-pcb!
歡迎您創(chuàng)建該詞條,闡述對fsp:fpga-pcb的理解,并與今后在此搜索fsp:fpga-pcb的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對fsp:fpga-pcb的理解,并與今后在此搜索fsp:fpga-pcb的朋友們分享。 創(chuàng)建詞條
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473