首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fsp:fpga-pcb

嵌入式系統(tǒng)中FPGA的被動串行配置方式

  • 嵌入式系統(tǒng)中FPGA的被動串行配置方式,介紹一種在嵌放式系統(tǒng)中使用微處理器被動串行配置方式實現(xiàn)對FPGA配置的方案,將系統(tǒng)程序及配置文件存在系統(tǒng)Flash中,利用微處理器的I/O口產(chǎn)生配置時序,省去配置器件;討論FPGA的各種配置方式及各種配置文件的使用。
  • 關(guān)鍵字: 配置  方式  串行  被動  系統(tǒng)  FPGA  嵌入式  

數(shù)字頻率合成器的FPGA實現(xiàn)

  • 介紹了DDFS的原理和Altera公司的FPGA器件ACEX 1K的主要特點,給出了用ACEX 1K系列器件EP1K10TC144-1實現(xiàn)數(shù)字頻率合成器的工作原理、設計思路、電路結(jié)構(gòu)和仿真結(jié)果。
  • 關(guān)鍵字: FPGA  數(shù)字頻率合成器    

基于MicroBlaze軟核的FPGA片上系統(tǒng)設計

  • 分析軟處理器MicroBlaze的體系結(jié)構(gòu),給出MicroBlaze內(nèi)核在軟件無線電系統(tǒng)中的應用,實現(xiàn)SOPC(可編程系統(tǒng)芯片)。
  • 關(guān)鍵字: MicroBlaze  FPGA  軟核  片上系統(tǒng)    

Stratix II FPGA:成功的90nm開發(fā)和推出案例研究

  • Stratix II FPGA:成功的90nm開發(fā)和推出案例研究
  • 關(guān)鍵字: Stratix  FPGA  II  90    

用FPGA實現(xiàn)1553B總線接口中的曼碼編解碼器

  • 介紹用FPGA設計實現(xiàn)MIL-STD1553B部接口中的曼徹斯特碼編解碼器。
  • 關(guān)鍵字: 1553B  FPGA  總線接口  編解碼器    

基于FPGA的高頻時鐘的分頻和分配設計

  • 介紹了為PET(正電子發(fā)射斷層掃描儀)的前端電子學模塊提供時間基準而設計的一種新型高頻時鐘扇出電路。
  • 關(guān)鍵字: FPGA  高頻時鐘  分頻  分配    

基于FPGA的新型諧波分析儀設計

  • 給出一種基于FPGA的新型諧波分析儀的設計方案。
  • 關(guān)鍵字: FPGA  諧波分析儀    

數(shù)字簽名算法SHA-1的FPGA高速實現(xiàn)

  • 常用的信息驗證碼是使用單向散列函數(shù)生成驗證碼,安全散列算法SHA-1使用在是因特網(wǎng)協(xié)議安全性(IPSec)標準中。
  • 關(guān)鍵字: FPGA  SHA  數(shù)字簽名算法  高速實現(xiàn)    

PCB設計中的注意事項

  • PCB設計中的注意事項
  • 關(guān)鍵字: PCB  注意事項    

實現(xiàn)PCB高效自動布線的設計技巧和要點

FPGA芯片APA150及其應用

  • 文章介紹了APA150的主要特點、內(nèi)部結(jié)構(gòu)、主要性能參數(shù),給出了APA150在通信系統(tǒng)設計中的應用實例。
  • 關(guān)鍵字: FPGA  APA  150  芯片    

基于FPGA的快速傅立葉變換

  • 在對FFT(快速傅立葉變換)算法進行研究的基礎(chǔ)上,描述了用FPGA實現(xiàn)FFT的方法,并對其中的整體結(jié)構(gòu)、蝶形單元及性能等進行了分析。
  • 關(guān)鍵字: FPGA  傅立葉變換    

異步FIFO結(jié)構(gòu)及FPGA設計

  • 首先介紹異步FIFO的概念、應用及其結(jié)構(gòu),然后分析實現(xiàn)異步FIFO的難點問題及其解決辦法;在傳統(tǒng)設計的基礎(chǔ)上提出一種新穎的電路結(jié)構(gòu)并對其進行綜合仿真和FPGA實現(xiàn)。
  • 關(guān)鍵字: FIFO  FPGA    

3-DES算法的FPGA高速實現(xiàn)

  • 介紹3-DES算法的概要;以Xilinx公司SPARTANII結(jié)構(gòu)的XC2S100為例,闡述用FPGA高速實現(xiàn)3-DES算法的設計要點及關(guān)鍵部分的設計。
  • 關(guān)鍵字: FPGA  DES  算法  高速實現(xiàn)    

基于CPLD/FPGA的半整數(shù)分頻器的設計

  • 簡要介紹了CPLD/FPGA器件的特點和應用范圍,并以分頻比為2.5的半整數(shù)分頻器的設計為例,介紹了在MAX+plus II開發(fā)軟件下,利用VHDL硬件描述語言以及原理圖的輸入方式來設計數(shù)字邏輯電路的過程和方法。
  • 關(guān)鍵字: CPLD  FPGA  整數(shù)  分頻器    
共8353條 553/557 |‹ « 548 549 550 551 552 553 554 555 556 557 »

fsp:fpga-pcb介紹

您好,目前還沒有人創(chuàng)建詞條fsp:fpga-pcb!
歡迎您創(chuàng)建該詞條,闡述對fsp:fpga-pcb的理解,并與今后在此搜索fsp:fpga-pcb的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473