首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> risc-v soc

紅外圖像處理中平臺實時直方圖均衡器的SoC實現(xiàn)

SOC芯片設(shè)計與測試

  • 摘要:SOC已經(jīng)成為集成電路設(shè)計的主流。SOC測試變得越來越復(fù)雜,在設(shè)計時必須考慮DFT和DFM。本文以一SOC單芯片系統(tǒng)為例,在其設(shè)計、測試和可制造性等方面進行研究,并詳細介紹了SOC測試解決方案及設(shè)計考慮。 關(guān)鍵詞:單芯片系統(tǒng);面向測試設(shè)計;面向制造設(shè)計;位失效圖;自動測試設(shè)備 ??? 引言 ??? 以往的系統(tǒng)設(shè)計是將CPU,DSP,PLL,ADC,DAC或Memory等電路設(shè)計成IC后,再加以組合變成完整的系統(tǒng),但現(xiàn)今的設(shè)計方式是將上
  • 關(guān)鍵字: SOC  

發(fā)展中的中國IC/SoC產(chǎn)業(yè)

基于平臺的CTG SoC系統(tǒng)建模方法

  •   引言   基于平臺的設(shè)計PBD ( Platform-Based Design,簡稱PBD)方法是最近幾年提出的SoC系統(tǒng)設(shè)計新方法,它延伸并發(fā)展了IP重用的設(shè)計理念,強調(diào)系統(tǒng)重用。其基本思想是為應(yīng)用領(lǐng)域定義通用的設(shè)計模板,在此設(shè)計模板中涵蓋了IP庫、接口互連、軟/硬件系統(tǒng)結(jié)構(gòu)等設(shè)計信息。系統(tǒng)建模是基于平臺的SoC系統(tǒng)設(shè)計中需要解決的首要問題。電子產(chǎn)品設(shè)計領(lǐng)域常見的、基本的系統(tǒng)模型有離散事件模]、有限狀態(tài)機模型、數(shù)據(jù)流/控制流模型、通信進程模型與Petri網(wǎng)模型。這些模型各有特色,但它們用作基于平臺
  • 關(guān)鍵字: SoC  

香港科技園與Mentor Graphics合建SOC/IC設(shè)計培訓(xùn)中心

  • ??????? 香港科技園公司(香港科技園)和美國Mentor Graphics公司進行戰(zhàn)略合作,于日前同意共建中國華南地區(qū)及香港地區(qū)“SOC/IC設(shè)計技術(shù)培訓(xùn)中心”。Mentor Graphics公司向香港科技園投入目前國際流行的各類EDA軟件及技術(shù)資料,以支持香港及華南地區(qū)的客戶能在香港科技園獲得技術(shù)培訓(xùn)和支持服務(wù);香港科技園更會將此中心的技術(shù)培訓(xùn)活動推廣至大學(xué)及研究中心。 ??&nbs
  • 關(guān)鍵字: 香港科技園 Mentor SOC IC   

Tensilica增強Xtensa系列, 添加新硬件選項、總線橋和軟件工具

  •   Tensilica日前宣布,完成對其Xtensa可配置處理器系列(Xtensa 7和Xtensa LX2)進行升級,添加新硬件選項和軟件增強工具,使其適合更多SoC(片上系統(tǒng))設(shè)計工程師的需求。添加功能包括支持新型、更小通用寄存器文件、一個新型整數(shù)乘法器和除法器運算單元、2種新AMBA?(高級微控制器總線架構(gòu)3.0)總線橋,以及一款易用的新配置工具,該工具可分析C/C++源代碼,并可自動建議VLIW(超長指令字)指令擴展,從而代碼性能比通用代碼的提高30%-60%。所有新功能為設(shè)計工程師提
  • 關(guān)鍵字: Tensilica Xtensa SoC  

從8或16位微控制器向32位SoC轉(zhuǎn)變

  •   長久以來,人們一直認為微控制器就是系統(tǒng)內(nèi)部的一個8位或16位處理器,僅僅具有一些簡單功能。如今,這種觀念似乎已經(jīng)過于陳舊了。受到日益復(fù)雜的高級應(yīng)用程序推動,微控制器已經(jīng)得到了長足的發(fā)展,能夠提供足夠的功率和內(nèi)置外圍設(shè)備,成為一個獨立的"系統(tǒng)"。事實上,人們所說的"片上系統(tǒng)" (system-on-chip, 即SoC),指的就是這些功能強大的微控制器。   從8位和16位微控制器向32位SoC的轉(zhuǎn)變需要經(jīng)過許多慎重的考慮,常常意味著人們需要學(xué)習一個新的CPU結(jié)
  • 關(guān)鍵字: 微控制器 SoC  

基于SoC單片機的無線通信系統(tǒng)設(shè)計

基于LEON開源軟核的SOC平臺構(gòu)建與測試

  •   引 言   伴隨著導(dǎo)航系統(tǒng)功能日益多樣化、軟件算法愈加復(fù)雜和集成度要求更高的趨勢,在大規(guī)??删幊唐骷显O(shè)計、驗證和測試導(dǎo)航SoC芯片成為解決方案之一。導(dǎo)航系統(tǒng)SoC芯片設(shè)計的要求主要有:  ?、侔踩?。芯片的所有功能模塊運行正常,運行機制透明,可靠性強。  ?、诳膳渲眯?。根據(jù)應(yīng)用要求對硬件進行裁減和配置,達到最佳的功能、功耗和面積比。  ?、鄹哌\算能力。具備在特定時間內(nèi)完成復(fù)雜算法的運算能力。   SoC芯片的核心是實現(xiàn)運算和控制功能的微處理器。LEON是一款基于SPARC V8架構(gòu)的開源微
  • 關(guān)鍵字: SoC  芯片  導(dǎo)航  MCU和嵌入式微處理器  

3D IP授權(quán)形勢大好,ARM MALI圖形技術(shù)躋身主流

  •   ARM公司宣布,已有18家ARM合作伙伴在使用其Mali™產(chǎn)品線中的產(chǎn)品。ARM® Mali55™和Mali200™圖形處理單元(GPU)是2007年在3GSM上發(fā)布的產(chǎn)品,迄今為止已有九家SoC廠商通過授權(quán)獲得,其中包括Micronas Inc.,和Zoran(Zoran將其整合到他們的APPROACH® 5C多媒體處理器中)。此外,已有九家領(lǐng)先的OEM廠商通過授權(quán)獲得了ARM Mali-JSR184™ 3D圖形引擎,其中包括三星電子。
  • 關(guān)鍵字: ARM  GPU  SoC  音視頻技術(shù)  

基于FPGA的SOC系統(tǒng)中的串口設(shè)計

  •   1 概述   在基于FPGA的SOC設(shè)計中,常使用串口作為通信接口,但直接用FPGA進行串口通信數(shù)據(jù)的處理是比較繁雜的,特別是直接使用FPGA進行串口通信的協(xié)議的解釋和數(shù)據(jù)打包等處理,將會消耗大量的FPGA硬件資源。   為簡化設(shè)計,降低硬件資源開銷,可以在FPGA中利用IP核實現(xiàn)的嵌入式微處理器來對串口數(shù)據(jù)進行處理。   本文中的設(shè)計采用了XILINX的FPGA,可選用的嵌入式微處理器IP核種類繁多,但基于對硬件資源開銷最少的考慮,最終選用了Picoblaze。   嵌入式微處理器PicoB
  • 關(guān)鍵字: FPGA  SOC  串口  MCU和嵌入式微處理器  

片上SDRAM控制器的設(shè)計與集成

  •   隨著設(shè)計與制造技術(shù)的發(fā)展,集成電路設(shè)計從晶體管的集成發(fā)展到邏輯門的集成, 現(xiàn)在又發(fā)展到IP的集成,即SoC設(shè)計技術(shù)。SoC可以有效地降低電子信息系統(tǒng)產(chǎn)品的開發(fā)成本,縮短開發(fā)周期,提高產(chǎn)品的競爭力,是工業(yè)界將采用的最主要的產(chǎn)品開發(fā)方式。目前國內(nèi)也加大了在SoC 設(shè)計以及IP 集成領(lǐng)域的研究。本文介紹的便是國家基金項目支持的龍芯SoC—ICT- E32 設(shè)計所集成的片上SDRAM 控制器模塊設(shè)計與實現(xiàn)。   1  ICT-E32 體系結(jié)構(gòu)   ICT-E32 是一款32位高性能SoC ,它集成龍芯1號
  • 關(guān)鍵字: SoC  SDRAM  控制器  MCU和嵌入式微處理器  

奧地利微電子推出第四代音頻前端AS3543

  •   通信、工業(yè)、醫(yī)療和汽車領(lǐng)域模擬集成電路設(shè)計者及制造商奧地利微電子公司發(fā)布新器件AS3543,擴展其音頻前端系列。該器件采用SNR超過100dB,功耗低于7mW的立體聲DAC,在實現(xiàn)極佳音頻性能的同時實現(xiàn)了前所未有的低功耗。   AS3543是奧地利微電子集成音頻和電源管理器件的完整系列的最新產(chǎn)品。該系列在單芯片上集成了用于移動娛樂產(chǎn)品的數(shù)字系統(tǒng)級芯片(SoC)所需的所有系統(tǒng)模擬功能。奧地利微電子致力于越來越復(fù)雜的移動SoC處理器所需的多功能單芯片匹配模擬器件,與分立元件相比,可在改善性能的同時減少電
  • 關(guān)鍵字: 奧地利微電子  AS3543  SoC  音視頻技術(shù)  

Xilinx開放源碼硬件創(chuàng)新大賽復(fù)賽名單公布

  •   2008年1月8日,北京訊:自2007年6月正式開始的覆蓋全國高校的“中國電子學(xué)會Xilinx開放源碼硬件創(chuàng)新大賽”初賽經(jīng)過大賽組委會的認真篩選,來自34所高校的53支隊伍從170多支參賽隊伍中脫穎而出,入圍復(fù)賽階段。入圍隊伍中,大連理工,清華,電子科大, 西安電子科大等表現(xiàn)突出, 僅大連理工就有6支隊伍進入復(fù)賽。 開賽以來,包括清華、北大、中國電子科技大學(xué)、西安電子科技大學(xué)、中國科技大學(xué)等在內(nèi)的近50所高校學(xué)生踴躍報名, 共有170多只隊伍的1000多位在校
  • 關(guān)鍵字: Xilinx  開放源碼硬件創(chuàng)新大賽  入圍  復(fù)賽  模擬技術(shù)  電源技術(shù)  SoC  ASIC  

電壓調(diào)節(jié)技術(shù)用于SoC低功耗設(shè)計

  •   引言   SoC即“System on chip”,通俗講為“芯片上的系統(tǒng)”,主要用于便攜式和民用的消費的電子產(chǎn)品。隨著便攜式和民用電子產(chǎn)品的高速發(fā)展,廣大用戶對便攜設(shè)備新功能的要求永無止境。于是要求設(shè)計人員在設(shè)計小型便攜式消費類電子產(chǎn)品時,不僅要縮小產(chǎn)品尺寸、降低成本,更重要的是降低功耗,用戶都希望便攜式產(chǎn)品的電池充電后的工作時間越長越好。于是,系統(tǒng)設(shè)計與SoC 設(shè)計人員面臨著在增加功能的同時保證電池的使用時間的挑戰(zhàn)。要達到這一點,就需要使用新的節(jié)能技術(shù),比如電壓調(diào)節(jié)(voltage scalin
  • 關(guān)鍵字: SoC  芯片  電壓調(diào)節(jié)  SoC  ASIC  
共2076條 122/139 |‹ « 120 121 122 123 124 125 126 127 128 129 » ›|

risc-v soc介紹

您好,目前還沒有人創(chuàng)建詞條risc-v soc!
歡迎您創(chuàng)建該詞條,闡述對risc-v soc的理解,并與今后在此搜索risc-v soc的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473